12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001100210031004100510061007100810091010101110121013101410151016101710181019102010211022102310241025102610271028102910301031103210331034103510361037103810391040104110421043104410451046104710481049105010511052105310541055105610571058105910601061106210631064106510661067106810691070107110721073107410751076107710781079108010811082108310841085108610871088108910901091109210931094109510961097109810991100110111021103110411051106110711081109111011111112111311141115111611171118111911201121112211231124112511261127112811291130113111321133113411351136113711381139114011411142114311441145114611471148114911501151115211531154115511561157115811591160116111621163116411651166116711681169117011711172117311741175117611771178117911801181118211831184118511861187118811891190119111921193119411951196119711981199120012011202120312041205120612071208120912101211121212131214121512161217121812191220122112221223122412251226122712281229123012311232123312341235123612371238123912401241124212431244124512461247124812491250125112521253125412551256125712581259126012611262126312641265126612671268126912701271127212731274127512761277127812791280128112821283128412851286128712881289129012911292129312941295129612971298129913001301130213031304130513061307130813091310131113121313131413151316131713181319132013211322132313241325132613271328132913301331133213331334133513361337133813391340134113421343134413451346134713481349135013511352135313541355135613571358135913601361136213631364136513661367136813691370137113721373137413751376137713781379138013811382138313841385138613871388138913901391139213931394139513961397139813991400140114021403140414051406140714081409141014111412141314141415141614171418141914201421142214231424142514261427142814291430143114321433143414351436143714381439144014411442144314441445144614471448144914501451145214531454145514561457145814591460146114621463146414651466146714681469147014711472147314741475147614771478147914801481148214831484148514861487148814891490149114921493149414951496149714981499150015011502150315041505150615071508150915101511151215131514151515161517151815191520152115221523152415251526152715281529153015311532153315341535153615371538153915401541154215431544154515461547154815491550155115521553155415551556155715581559156015611562156315641565156615671568156915701571157215731574157515761577157815791580158115821583158415851586158715881589159015911592159315941595159615971598159916001601160216031604160516061607160816091610161116121613161416151616161716181619162016211622162316241625162616271628162916301631163216331634163516361637163816391640164116421643164416451646164716481649165016511652165316541655165616571658165916601661166216631664166516661667166816691670167116721673167416751676167716781679168016811682168316841685168616871688168916901691169216931694169516961697169816991700170117021703170417051706170717081709171017111712171317141715171617171718171917201721172217231724172517261727172817291730173117321733173417351736173717381739174017411742174317441745174617471748174917501751175217531754175517561757175817591760176117621763176417651766176717681769177017711772177317741775177617771778177917801781178217831784178517861787178817891790179117921793179417951796179717981799180018011802180318041805180618071808180918101811181218131814181518161817181818191820182118221823182418251826182718281829183018311832183318341835183618371838183918401841184218431844184518461847184818491850185118521853185418551856185718581859186018611862186318641865186618671868186918701871187218731874187518761877187818791880188118821883188418851886188718881889189018911892189318941895189618971898189919001901190219031904190519061907190819091910191119121913191419151916191719181919192019211922192319241925192619271928192919301931193219331934193519361937193819391940194119421943194419451946194719481949195019511952195319541955195619571958195919601961196219631964196519661967196819691970197119721973197419751976197719781979198019811982198319841985198619871988198919901991199219931994199519961997199819992000200120022003200420052006200720082009201020112012201320142015201620172018201920202021202220232024202520262027202820292030203120322033203420352036203720382039204020412042204320442045204620472048204920502051205220532054205520562057205820592060206120622063206420652066206720682069207020712072207320742075207620772078207920802081208220832084208520862087208820892090209120922093209420952096209720982099210021012102210321042105210621072108210921102111211221132114211521162117211821192120212121222123212421252126212721282129213021312132213321342135213621372138213921402141214221432144214521462147214821492150215121522153215421552156215721582159216021612162216321642165216621672168216921702171217221732174217521762177217821792180218121822183218421852186218721882189219021912192219321942195219621972198219922002201220222032204220522062207220822092210221122122213221422152216221722182219222022212222222322242225222622272228222922302231223222332234223522362237223822392240224122422243224422452246224722482249225022512252225322542255225622572258225922602261226222632264226522662267226822692270227122722273227422752276227722782279228022812282228322842285228622872288228922902291229222932294229522962297229822992300230123022303230423052306230723082309231023112312231323142315231623172318231923202321232223232324232523262327232823292330233123322333233423352336233723382339234023412342234323442345234623472348234923502351235223532354235523562357235823592360236123622363236423652366236723682369237023712372237323742375237623772378237923802381238223832384238523862387238823892390239123922393239423952396239723982399240024012402240324042405240624072408240924102411241224132414241524162417241824192420242124222423242424252426242724282429243024312432243324342435243624372438243924402441244224432444244524462447244824492450245124522453245424552456245724582459246024612462246324642465246624672468246924702471247224732474247524762477247824792480248124822483248424852486248724882489249024912492249324942495249624972498249925002501250225032504250525062507250825092510251125122513251425152516251725182519252025212522252325242525252625272528252925302531253225332534253525362537253825392540254125422543254425452546254725482549255025512552255325542555255625572558255925602561256225632564256525662567256825692570257125722573257425752576257725782579258025812582258325842585258625872588258925902591259225932594259525962597259825992600260126022603260426052606260726082609261026112612261326142615261626172618261926202621262226232624262526262627262826292630263126322633263426352636263726382639264026412642264326442645264626472648264926502651265226532654265526562657265826592660266126622663266426652666266726682669267026712672267326742675267626772678267926802681268226832684268526862687268826892690269126922693269426952696269726982699270027012702270327042705270627072708270927102711271227132714271527162717271827192720272127222723272427252726272727282729273027312732273327342735273627372738273927402741274227432744274527462747274827492750275127522753275427552756275727582759276027612762276327642765276627672768276927702771277227732774277527762777277827792780278127822783278427852786278727882789279027912792279327942795279627972798279928002801280228032804280528062807280828092810281128122813281428152816281728182819282028212822282328242825282628272828282928302831283228332834283528362837283828392840284128422843284428452846284728482849285028512852285328542855285628572858285928602861286228632864286528662867286828692870287128722873287428752876287728782879288028812882288328842885288628872888288928902891289228932894289528962897289828992900290129022903290429052906290729082909291029112912291329142915291629172918291929202921292229232924292529262927292829292930293129322933293429352936293729382939294029412942294329442945294629472948294929502951295229532954295529562957295829592960296129622963296429652966296729682969297029712972297329742975297629772978297929802981298229832984298529862987298829892990299129922993299429952996299729982999300030013002300330043005300630073008300930103011301230133014301530163017301830193020302130223023302430253026302730283029303030313032303330343035303630373038303930403041304230433044304530463047304830493050305130523053305430553056305730583059306030613062306330643065306630673068306930703071307230733074307530763077307830793080308130823083308430853086308730883089309030913092309330943095309630973098309931003101310231033104310531063107310831093110311131123113311431153116311731183119312031213122312331243125312631273128312931303131313231333134313531363137313831393140314131423143314431453146314731483149315031513152315331543155315631573158315931603161316231633164316531663167316831693170317131723173317431753176317731783179318031813182318331843185318631873188318931903191319231933194319531963197319831993200320132023203320432053206320732083209321032113212321332143215321632173218321932203221322232233224322532263227322832293230323132323233323432353236323732383239324032413242324332443245324632473248324932503251325232533254325532563257325832593260326132623263326432653266326732683269327032713272327332743275327632773278327932803281328232833284328532863287328832893290329132923293329432953296329732983299330033013302330333043305330633073308330933103311331233133314331533163317331833193320332133223323332433253326332733283329333033313332333333343335333633373338333933403341334233433344334533463347334833493350335133523353335433553356335733583359336033613362336333643365336633673368336933703371337233733374337533763377337833793380338133823383338433853386338733883389339033913392339333943395339633973398339934003401340234033404340534063407340834093410341134123413341434153416341734183419342034213422342334243425342634273428342934303431343234333434343534363437343834393440344134423443344434453446344734483449345034513452345334543455345634573458345934603461346234633464346534663467346834693470347134723473347434753476347734783479348034813482348334843485348634873488348934903491349234933494349534963497349834993500350135023503350435053506350735083509351035113512351335143515351635173518351935203521352235233524352535263527352835293530353135323533353435353536353735383539354035413542354335443545354635473548354935503551355235533554355535563557355835593560356135623563356435653566356735683569357035713572357335743575357635773578357935803581358235833584358535863587358835893590359135923593359435953596359735983599360036013602360336043605360636073608360936103611361236133614361536163617361836193620362136223623362436253626362736283629363036313632363336343635363636373638363936403641364236433644364536463647364836493650365136523653365436553656365736583659366036613662366336643665366636673668366936703671367236733674367536763677367836793680368136823683368436853686368736883689369036913692369336943695369636973698369937003701370237033704370537063707370837093710371137123713371437153716371737183719372037213722372337243725372637273728372937303731373237333734373537363737373837393740374137423743374437453746374737483749375037513752375337543755375637573758375937603761376237633764376537663767376837693770377137723773377437753776377737783779378037813782378337843785378637873788378937903791379237933794379537963797379837993800380138023803380438053806380738083809381038113812381338143815381638173818381938203821382238233824382538263827382838293830383138323833383438353836383738383839384038413842384338443845384638473848384938503851385238533854385538563857385838593860386138623863386438653866386738683869387038713872387338743875387638773878387938803881388238833884388538863887388838893890389138923893389438953896389738983899390039013902390339043905390639073908390939103911391239133914391539163917391839193920392139223923392439253926392739283929393039313932393339343935393639373938393939403941394239433944394539463947394839493950395139523953395439553956395739583959396039613962396339643965396639673968396939703971397239733974397539763977397839793980398139823983398439853986398739883989399039913992399339943995399639973998399940004001400240034004400540064007400840094010401140124013401440154016401740184019402040214022402340244025402640274028402940304031403240334034403540364037403840394040404140424043404440454046404740484049405040514052405340544055405640574058405940604061406240634064406540664067406840694070407140724073407440754076407740784079408040814082408340844085408640874088408940904091409240934094409540964097409840994100410141024103410441054106410741084109411041114112411341144115411641174118411941204121412241234124412541264127412841294130413141324133413441354136413741384139414041414142414341444145414641474148414941504151415241534154415541564157415841594160416141624163416441654166416741684169417041714172417341744175417641774178417941804181418241834184418541864187418841894190419141924193419441954196419741984199420042014202420342044205420642074208420942104211421242134214421542164217421842194220422142224223422442254226422742284229423042314232423342344235423642374238423942404241424242434244424542464247424842494250425142524253425442554256425742584259426042614262426342644265426642674268426942704271427242734274427542764277427842794280428142824283428442854286428742884289429042914292429342944295429642974298429943004301430243034304430543064307430843094310431143124313431443154316431743184319432043214322432343244325432643274328432943304331433243334334433543364337433843394340434143424343434443454346434743484349435043514352435343544355435643574358435943604361436243634364436543664367436843694370437143724373437443754376437743784379438043814382438343844385438643874388438943904391439243934394439543964397439843994400440144024403440444054406440744084409441044114412441344144415441644174418441944204421442244234424442544264427442844294430443144324433443444354436443744384439444044414442444344444445444644474448444944504451445244534454445544564457445844594460446144624463446444654466446744684469447044714472447344744475447644774478447944804481448244834484448544864487448844894490449144924493449444954496449744984499450045014502450345044505450645074508450945104511451245134514451545164517451845194520452145224523452445254526452745284529453045314532453345344535453645374538453945404541454245434544454545464547454845494550455145524553455445554556455745584559456045614562456345644565456645674568456945704571457245734574457545764577457845794580458145824583458445854586458745884589459045914592459345944595459645974598459946004601460246034604460546064607460846094610461146124613461446154616461746184619462046214622462346244625462646274628462946304631463246334634463546364637463846394640464146424643464446454646464746484649465046514652465346544655465646574658465946604661466246634664466546664667466846694670467146724673467446754676467746784679468046814682468346844685468646874688468946904691469246934694469546964697469846994700470147024703470447054706470747084709471047114712471347144715471647174718471947204721472247234724472547264727472847294730473147324733473447354736473747384739474047414742474347444745474647474748474947504751475247534754475547564757475847594760476147624763476447654766476747684769477047714772477347744775477647774778477947804781478247834784478547864787478847894790479147924793479447954796479747984799480048014802480348044805480648074808480948104811481248134814481548164817481848194820482148224823482448254826482748284829483048314832483348344835483648374838483948404841484248434844484548464847484848494850485148524853485448554856485748584859486048614862486348644865486648674868486948704871487248734874487548764877487848794880488148824883488448854886488748884889489048914892489348944895489648974898489949004901490249034904490549064907490849094910491149124913491449154916491749184919492049214922492349244925492649274928492949304931493249334934493549364937493849394940494149424943494449454946494749484949495049514952495349544955495649574958495949604961496249634964496549664967496849694970497149724973497449754976497749784979498049814982498349844985498649874988498949904991499249934994499549964997499849995000500150025003500450055006500750085009501050115012501350145015501650175018501950205021502250235024502550265027502850295030503150325033503450355036503750385039504050415042504350445045504650475048504950505051505250535054505550565057505850595060506150625063506450655066506750685069507050715072507350745075507650775078507950805081508250835084508550865087508850895090509150925093509450955096509750985099510051015102510351045105510651075108510951105111511251135114511551165117511851195120512151225123512451255126512751285129513051315132513351345135513651375138513951405141514251435144514551465147514851495150515151525153515451555156515751585159516051615162516351645165516651675168516951705171517251735174517551765177517851795180518151825183518451855186518751885189519051915192519351945195519651975198519952005201520252035204520552065207520852095210521152125213521452155216521752185219522052215222522352245225522652275228522952305231523252335234523552365237523852395240524152425243524452455246524752485249525052515252525352545255525652575258525952605261526252635264526552665267526852695270527152725273527452755276527752785279528052815282528352845285528652875288528952905291529252935294529552965297529852995300530153025303530453055306530753085309531053115312531353145315531653175318531953205321532253235324532553265327532853295330533153325333533453355336533753385339534053415342534353445345534653475348534953505351535253535354535553565357535853595360536153625363536453655366536753685369537053715372537353745375537653775378537953805381538253835384538553865387538853895390539153925393539453955396539753985399540054015402540354045405540654075408540954105411541254135414541554165417541854195420542154225423542454255426542754285429543054315432543354345435543654375438543954405441544254435444544554465447544854495450545154525453545454555456545754585459546054615462546354645465546654675468546954705471547254735474547554765477547854795480548154825483548454855486548754885489549054915492549354945495549654975498549955005501550255035504550555065507550855095510551155125513551455155516551755185519552055215522552355245525552655275528552955305531553255335534553555365537553855395540 |
- From 6f933347d0b4ed02d9534f5fa07f7b99f13eeaa1 Mon Sep 17 00:00:00 2001
- From: John Crispin <blogic@openwrt.org>
- Date: Thu, 7 Aug 2014 18:12:28 +0200
- Subject: [PATCH 01/36] MIPS: lantiq: add pcie driver
- Signed-off-by: John Crispin <blogic@openwrt.org>
- ---
- arch/mips/lantiq/Kconfig | 10 +
- arch/mips/lantiq/xway/sysctrl.c | 2 +
- arch/mips/pci/Makefile | 2 +
- arch/mips/pci/fixup-lantiq-pcie.c | 82 +++
- arch/mips/pci/fixup-lantiq.c | 5 +-
- arch/mips/pci/ifxmips_pci_common.h | 57 ++
- arch/mips/pci/ifxmips_pcie.c | 1099 ++++++++++++++++++++++++++++++
- arch/mips/pci/ifxmips_pcie.h | 135 ++++
- arch/mips/pci/ifxmips_pcie_ar10.h | 290 ++++++++
- arch/mips/pci/ifxmips_pcie_msi.c | 392 +++++++++++
- arch/mips/pci/ifxmips_pcie_phy.c | 478 +++++++++++++
- arch/mips/pci/ifxmips_pcie_pm.c | 176 +++++
- arch/mips/pci/ifxmips_pcie_pm.h | 36 +
- arch/mips/pci/ifxmips_pcie_reg.h | 1001 +++++++++++++++++++++++++++
- arch/mips/pci/ifxmips_pcie_vr9.h | 271 ++++++++
- arch/mips/pci/pci.c | 25 +
- arch/mips/pci/pcie-lantiq.h | 1305 ++++++++++++++++++++++++++++++++++++
- drivers/pci/pcie/aer/Kconfig | 2 +-
- include/linux/pci.h | 2 +
- include/linux/pci_ids.h | 6 +
- 20 files changed, 5374 insertions(+), 2 deletions(-)
- create mode 100644 arch/mips/pci/fixup-lantiq-pcie.c
- create mode 100644 arch/mips/pci/ifxmips_pci_common.h
- create mode 100644 arch/mips/pci/ifxmips_pcie.c
- create mode 100644 arch/mips/pci/ifxmips_pcie.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_ar10.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_msi.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_phy.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_pm.c
- create mode 100644 arch/mips/pci/ifxmips_pcie_pm.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_reg.h
- create mode 100644 arch/mips/pci/ifxmips_pcie_vr9.h
- create mode 100644 arch/mips/pci/pcie-lantiq.h
- --- a/arch/mips/lantiq/Kconfig
- +++ b/arch/mips/lantiq/Kconfig
- @@ -17,6 +17,7 @@ config SOC_XWAY
- bool "XWAY"
- select SOC_TYPE_XWAY
- select HW_HAS_PCI
- + select ARCH_SUPPORTS_MSI
-
- config SOC_FALCON
- bool "FALCON"
- @@ -37,6 +38,15 @@ config PCI_LANTIQ
- bool "PCI Support"
- depends on SOC_XWAY && PCI
-
- +config PCIE_LANTIQ
- + bool "PCIE Support"
- + depends on SOC_XWAY && PCI
- +
- +config PCIE_LANTIQ_MSI
- + bool
- + depends on PCIE_LANTIQ && PCI_MSI
- + default y
- +
- config XRX200_PHY_FW
- bool "XRX200 PHY firmware loader"
- depends on SOC_XWAY
- --- a/arch/mips/lantiq/xway/sysctrl.c
- +++ b/arch/mips/lantiq/xway/sysctrl.c
- @@ -377,6 +377,8 @@ void __init ltq_soc_init(void)
- PMU_PPE_EMA | PMU_PPE_TC | PMU_PPE_SLL01 |
- PMU_PPE_QSB | PMU_PPE_TOP);
- clkdev_add_pmu("1f203000.rcu", "gphy", 0, PMU_GPHY);
- + pmu_w32(~0, PMU_PWDSR1);
- + pmu_w32(pmu_r32(PMU_PWDSR) & ~PMU_PCIE_CLK, PMU_PWDSR);
- } else if (of_machine_is_compatible("lantiq,ar9")) {
- clkdev_add_static(ltq_ar9_cpu_hz(), ltq_ar9_fpi_hz(),
- ltq_ar9_fpi_hz(), CLOCK_250M);
- --- a/arch/mips/pci/Makefile
- +++ b/arch/mips/pci/Makefile
- @@ -43,6 +43,8 @@ obj-$(CONFIG_SNI_RM) += fixup-sni.o ops
- obj-$(CONFIG_LANTIQ) += fixup-lantiq.o
- obj-$(CONFIG_PCI_LANTIQ) += pci-lantiq.o ops-lantiq.o
- obj-$(CONFIG_SOC_RT3883) += pci-rt3883.o
- +obj-$(CONFIG_PCIE_LANTIQ) += ifxmips_pcie_phy.o ifxmips_pcie.o fixup-lantiq-pcie.o
- +obj-$(CONFIG_PCIE_LANTIQ_MSI) += pcie-lantiq-msi.o
- obj-$(CONFIG_TANBAC_TB0219) += fixup-tb0219.o
- obj-$(CONFIG_TANBAC_TB0226) += fixup-tb0226.o
- obj-$(CONFIG_TANBAC_TB0287) += fixup-tb0287.o
- --- /dev/null
- +++ b/arch/mips/pci/fixup-lantiq-pcie.c
- @@ -0,0 +1,82 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_fixup_pcie.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \file ifxmips_fixup_pcie.c
- + \ingroup IFX_PCIE
- + \brief PCIe Fixup functions source file
- +*/
- +#include <linux/pci.h>
- +#include <linux/pci_regs.h>
- +#include <linux/pci_ids.h>
- +
- +#include <lantiq_soc.h>
- +
- +#include "pcie-lantiq.h"
- +
- +#define PCI_VENDOR_ID_INFINEON 0x15D1
- +#define PCI_DEVICE_ID_INFINEON_DANUBE 0x000F
- +#define PCI_DEVICE_ID_INFINEON_PCIE 0x0011
- +#define PCI_VENDOR_ID_LANTIQ 0x1BEF
- +#define PCI_DEVICE_ID_LANTIQ_PCIE 0x0011
- +
- +
- +
- +static void
- +ifx_pcie_fixup_resource(struct pci_dev *dev)
- +{
- + u32 reg;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
- +
- + printk("%s: fixup host controller %s (%04x:%04x)\n",
- + __func__, pci_name(dev), dev->vendor, dev->device);
- +
- + /* Setup COMMAND register */
- + reg = PCI_COMMAND_IO | PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER /* |
- + PCI_COMMAND_INTX_DISABLE */| PCI_COMMAND_SERR;
- + pci_write_config_word(dev, PCI_COMMAND, reg);
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
- +}
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE, ifx_pcie_fixup_resource);
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_VENDOR_ID_LANTIQ, ifx_pcie_fixup_resource);
- +
- +static void
- +ifx_pcie_rc_class_early_fixup(struct pci_dev *dev)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
- +
- + if (dev->devfn == PCI_DEVFN(0, 0) &&
- + (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
- +
- + dev->class = (PCI_CLASS_BRIDGE_PCI << 8) | (dev->class & 0xff);
- +
- + printk(KERN_INFO "%s: fixed pcie host bridge to pci-pci bridge\n", __func__);
- + }
- + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
- + mdelay(10);
- +}
- +
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE,
- + ifx_pcie_rc_class_early_fixup);
- +
- +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_DEVICE_ID_LANTIQ_PCIE,
- + ifx_pcie_rc_class_early_fixup);
- --- a/arch/mips/pci/fixup-lantiq.c
- +++ b/arch/mips/pci/fixup-lantiq.c
- @@ -8,12 +8,18 @@
-
- #include <linux/of_irq.h>
- #include <linux/of_pci.h>
- +#include "ifxmips_pci_common.h"
-
- int (*ltq_pci_plat_arch_init)(struct pci_dev *dev) = NULL;
- int (*ltq_pci_plat_dev_init)(struct pci_dev *dev) = NULL;
-
- int pcibios_plat_dev_init(struct pci_dev *dev)
- {
- +#ifdef CONFIG_PCIE_LANTIQ
- + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
- + ifx_pcie_bios_plat_dev_init(dev);
- +#endif
- +
- if (ltq_pci_plat_arch_init)
- return ltq_pci_plat_arch_init(dev);
-
- @@ -25,5 +31,10 @@ int pcibios_plat_dev_init(struct pci_dev
-
- int __init pcibios_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
- {
- +#ifdef CONFIG_PCIE_LANTIQ
- + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
- + return ifx_pcie_bios_map_irq(dev, slot, pin);
- +#endif
- +
- return of_irq_parse_and_map_pci(dev, slot, pin);
- }
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pci_common.h
- @@ -0,0 +1,57 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pci_common.h
- +** PROJECT : IFX UEIP
- +** MODULES : PCI subsystem
- +**
- +** DATE : 30 June 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 30 June,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +
- +#ifndef IFXMIPS_PCI_COMMON_H
- +#define IFXMIPS_PCI_COMMON_H
- +#include <linux/version.h>
- +/*!
- + \defgroup IFX_PCI_COM IFX PCI/PCIe common parts for OS integration
- + \brief PCI/PCIe common parts
- +*/
- +
- +/*!
- + \defgroup IFX_PCI_COM_OS OS APIs
- + \ingroup IFX_PCI_COM
- + \brief PCI/PCIe bus driver OS interface functions
- +*/
- +/*!
- + \file ifxmips_pci_common.h
- + \ingroup IFX_PCI_COM
- + \brief PCI/PCIe bus driver common OS header file
- +*/
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,24)
- +#define IFX_PCI_CONST
- +#else
- +#define IFX_PCI_CONST const
- +#endif
- +#ifdef CONFIG_IFX_PCI
- +extern int ifx_pci_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
- +extern int ifx_pci_bios_plat_dev_init(struct pci_dev *dev);
- +#endif /* COFNIG_IFX_PCI */
- +
- +#ifdef CONFIG_PCIE_LANTIQ
- +extern int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
- +extern int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev);
- +#endif
- +
- +#endif /* IFXMIPS_PCI_COMMON_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie.c
- @@ -0,0 +1,1092 @@
- +/*
- + * This program is free software; you can redistribute it and/or modify it
- + * under the terms of the GNU General Public License version 2 as published
- + * by the Free Software Foundation.
- + *
- + * Copyright (C) 2009 Lei Chuanhua <chuanhua.lei@infineon.com>
- + * Copyright (C) 2013 John Crispin <blogic@openwrt.org>
- + */
- +
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/kernel.h>
- +#include <linux/init.h>
- +#include <linux/delay.h>
- +#include <linux/mm.h>
- +#include <asm/paccess.h>
- +#include <linux/pci.h>
- +#include <linux/pci_regs.h>
- +#include <linux/module.h>
- +
- +#include "ifxmips_pcie.h"
- +#include "ifxmips_pcie_reg.h"
- +
- +/* Enable 32bit io due to its mem mapped io nature */
- +#define IFX_PCIE_ERROR_INT
- +#define IFX_PCIE_IO_32BIT
- +
- +#define IFX_PCIE_IR (INT_NUM_IM4_IRL0 + 25)
- +#define IFX_PCIE_INTA (INT_NUM_IM4_IRL0 + 8)
- +#define IFX_PCIE_INTB (INT_NUM_IM4_IRL0 + 9)
- +#define IFX_PCIE_INTC (INT_NUM_IM4_IRL0 + 10)
- +#define IFX_PCIE_INTD (INT_NUM_IM4_IRL0 + 11)
- +#define MS(_v, _f) (((_v) & (_f)) >> _f##_S)
- +#define SM(_v, _f) (((_v) << _f##_S) & (_f))
- +#define IFX_REG_SET_BIT(_f, _r) \
- + IFX_REG_W32((IFX_REG_R32((_r)) &~ (_f)) | (_f), (_r))
- +
- +#define IFX_PCIE_LTSSM_ENABLE_TIMEOUT 10
- +
- +static DEFINE_SPINLOCK(ifx_pcie_lock);
- +
- +u32 g_pcie_debug_flag = PCIE_MSG_ANY & (~PCIE_MSG_CFG);
- +
- +static ifx_pcie_irq_t pcie_irqs[IFX_PCIE_CORE_NR] = {
- + {
- + .ir_irq = {
- + .irq = IFX_PCIE_IR,
- + .name = "ifx_pcie_rc0",
- + },
- +
- + .legacy_irq = {
- + {
- + .irq_bit = PCIE_IRN_INTA,
- + .irq = IFX_PCIE_INTA,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTB,
- + .irq = IFX_PCIE_INTB,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTC,
- + .irq = IFX_PCIE_INTC,
- + },
- + {
- + .irq_bit = PCIE_IRN_INTD,
- + .irq = IFX_PCIE_INTD,
- + },
- + },
- + },
- +
- +};
- +
- +void ifx_pcie_debug(const char *fmt, ...)
- +{
- + static char buf[256] = {0}; /* XXX */
- + va_list ap;
- +
- + va_start(ap, fmt);
- + vsnprintf(buf, sizeof(buf), fmt, ap);
- + va_end(ap);
- +
- + printk("%s", buf);
- +}
- +
- +
- +static inline int pcie_ltssm_enable(int pcie_port)
- +{
- + int i;
- +
- + /* Enable LTSSM */
- + IFX_REG_W32(PCIE_RC_CCR_LTSSM_ENABLE, PCIE_RC_CCR(pcie_port));
- +
- + /* Wait for the link to come up */
- + for (i = 0; i < IFX_PCIE_LTSSM_ENABLE_TIMEOUT; i++) {
- + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_RETRAIN_PENDING))
- + return 0;
- + udelay(10);
- + }
- +
- + printk("%s link timeout!!!!!\n", __func__);
- + return -1;
- +}
- +
- +static inline void pcie_status_register_clear(int pcie_port)
- +{
- + IFX_REG_W32(0, PCIE_RC_DR(pcie_port));
- + IFX_REG_W32(0, PCIE_PCICMDSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_DCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_LCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_SLCTLSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_RSTS(pcie_port));
- + IFX_REG_W32(0, PCIE_UES_R(pcie_port));
- + IFX_REG_W32(0, PCIE_UEMR(pcie_port));
- + IFX_REG_W32(0, PCIE_UESR(pcie_port));
- + IFX_REG_W32(0, PCIE_CESR(pcie_port));
- + IFX_REG_W32(0, PCIE_CEMR(pcie_port));
- + IFX_REG_W32(0, PCIE_RESR(pcie_port));
- + IFX_REG_W32(0, PCIE_PVCCRSR(pcie_port));
- + IFX_REG_W32(0, PCIE_VC0_RSR0(pcie_port));
- + IFX_REG_W32(0, PCIE_TPFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_TNPFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_TCFCS(pcie_port));
- + IFX_REG_W32(0, PCIE_QSR(pcie_port));
- + IFX_REG_W32(0, PCIE_IOBLSECS(pcie_port));
- +}
- +
- +static inline int ifx_pcie_link_up(int pcie_port)
- +{
- + return (IFX_REG_R32(PCIE_PHY_SR(pcie_port)) & PCIE_PHY_SR_PHY_LINK_UP) ? 1 : 0;
- +}
- +
- +
- +static inline void pcie_mem_io_setup(int pcie_port)
- +{
- + u32 reg;
- + /*
- + * BAR[0:1] readonly register
- + * RC contains only minimal BARs for packets mapped to this device
- + * Mem/IO filters defines a range of memory occupied by memory mapped IO devices that
- + * reside on the downstream side fo the bridge.
- + */
- + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_MBML_MEM_LIMIT_ADDR)
- + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_MBML_MEM_BASE_ADDR);
- +
- + IFX_REG_W32(reg, PCIE_MBML(pcie_port));
- +
- +
- +#ifdef IFX_PCIE_PREFETCH_MEM_64BIT
- + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_PMBL_END_ADDR)
- + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_PMBL_UPPER_12BIT)
- + | PCIE_PMBL_64BIT_ADDR;
- + IFX_REG_W32(reg, PCIE_PMBL(pcie_port));
- +
- + /* Must configure upper 32bit */
- + IFX_REG_W32(0, PCIE_PMBU32(pcie_port));
- + IFX_REG_W32(0, PCIE_PMLU32(pcie_port));
- +#else
- + /* PCIe_PBML, same as MBML */
- + IFX_REG_W32(IFX_REG_R32(PCIE_MBML(pcie_port)), PCIE_PMBL(pcie_port));
- +#endif
- +
- + /* IO Address Range */
- + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 12), PCIE_IOBLSECS_IO_LIMIT_ADDR)
- + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 12), PCIE_IOBLSECS_IO_BASE_ADDR);
- +#ifdef IFX_PCIE_IO_32BIT
- + reg |= PCIE_IOBLSECS_32BIT_IO_ADDR;
- +#endif /* IFX_PCIE_IO_32BIT */
- + IFX_REG_W32(reg, PCIE_IOBLSECS(pcie_port));
- +
- +#ifdef IFX_PCIE_IO_32BIT
- + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT)
- + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_BASE);
- + IFX_REG_W32(reg, PCIE_IO_BANDL(pcie_port));
- +
- +#endif /* IFX_PCIE_IO_32BIT */
- +}
- +
- +static inline void
- +pcie_device_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Device capability register, set up Maximum payload size */
- + reg = IFX_REG_R32(PCIE_DCAP(pcie_port));
- + reg |= PCIE_DCAP_ROLE_BASE_ERR_REPORT;
- + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCAP_MAX_PAYLOAD_SIZE);
- +
- + /* Only available for EP */
- + reg &= ~(PCIE_DCAP_EP_L0S_LATENCY | PCIE_DCAP_EP_L1_LATENCY);
- + IFX_REG_W32(reg, PCIE_DCAP(pcie_port));
- +
- + /* Device control and status register */
- + /* Set Maximum Read Request size for the device as a Requestor */
- + reg = IFX_REG_R32(PCIE_DCTLSTS(pcie_port));
- +
- + /*
- + * Request size can be larger than the MPS used, but the completions returned
- + * for the read will be bounded by the MPS size.
- + * In our system, Max request size depends on AHB burst size. It is 64 bytes.
- + * but we set it as 128 as minimum one.
- + */
- + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_READ_SIZE)
- + | SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_PAYLOAD_SIZE);
- +
- + /* Enable relaxed ordering, no snoop, and all kinds of errors */
- + reg |= PCIE_DCTLSTS_RELAXED_ORDERING_EN | PCIE_DCTLSTS_ERR_EN | PCIE_DCTLSTS_NO_SNOOP_EN;
- +
- + IFX_REG_W32(reg, PCIE_DCTLSTS(pcie_port));
- +}
- +
- +static inline void
- +pcie_link_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /*
- + * XXX, Link capability register, bit 18 for EP CLKREQ# dynamic clock management for L1, L2/3 CPM
- + * L0s is reported during link training via TS1 order set by N_FTS
- + */
- + reg = IFX_REG_R32(PCIE_LCAP(pcie_port));
- + reg &= ~PCIE_LCAP_L0S_EIXT_LATENCY;
- + reg |= SM(3, PCIE_LCAP_L0S_EIXT_LATENCY);
- + IFX_REG_W32(reg, PCIE_LCAP(pcie_port));
- +
- + /* Link control and status register */
- + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
- +
- + /* Link Enable, ASPM enabled */
- + reg &= ~PCIE_LCTLSTS_LINK_DISABLE;
- +
- +#ifdef CONFIG_PCIEASPM
- + /*
- + * We use the same physical reference clock that the platform provides on the connector
- + * It paved the way for ASPM to calculate the new exit Latency
- + */
- + reg |= PCIE_LCTLSTS_SLOT_CLK_CFG;
- + reg |= PCIE_LCTLSTS_COM_CLK_CFG;
- + /*
- + * We should disable ASPM by default except that we have dedicated power management support
- + * Enable ASPM will cause the system hangup/instability, performance degration
- + */
- + reg |= PCIE_LCTLSTS_ASPM_ENABLE;
- +#else
- + reg &= ~PCIE_LCTLSTS_ASPM_ENABLE;
- +#endif /* CONFIG_PCIEASPM */
- +
- + /*
- + * The maximum size of any completion with data packet is bounded by the MPS setting
- + * in device control register
- + */
- +
- + /* RCB may cause multiple split transactions, two options available, we use 64 byte RCB */
- + reg &= ~ PCIE_LCTLSTS_RCB128;
- +
- + IFX_REG_W32(reg, PCIE_LCTLSTS(pcie_port));
- +}
- +
- +static inline void pcie_error_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /*
- + * Forward ERR_COR, ERR_NONFATAL, ERR_FATAL to the backbone
- + * Poisoned write TLPs and completions indicating poisoned TLPs will set the PCIe_PCICMDSTS.MDPE
- + */
- + reg = IFX_REG_R32(PCIE_INTRBCTRL(pcie_port));
- + reg |= PCIE_INTRBCTRL_SERR_ENABLE | PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE;
- +
- + IFX_REG_W32(reg, PCIE_INTRBCTRL(pcie_port));
- +
- + /* Uncorrectable Error Mask Register, Unmask <enable> all bits in PCIE_UESR */
- + reg = IFX_REG_R32(PCIE_UEMR(pcie_port));
- + reg &= ~PCIE_ALL_UNCORRECTABLE_ERR;
- + IFX_REG_W32(reg, PCIE_UEMR(pcie_port));
- +
- + /* Uncorrectable Error Severity Register, ALL errors are FATAL */
- + IFX_REG_W32(PCIE_ALL_UNCORRECTABLE_ERR, PCIE_UESR(pcie_port));
- +
- + /* Correctable Error Mask Register, unmask <enable> all bits */
- + reg = IFX_REG_R32(PCIE_CEMR(pcie_port));
- + reg &= ~PCIE_CORRECTABLE_ERR;
- + IFX_REG_W32(reg, PCIE_CEMR(pcie_port));
- +
- + /* Advanced Error Capabilities and Control Registr */
- + reg = IFX_REG_R32(PCIE_AECCR(pcie_port));
- + reg |= PCIE_AECCR_ECRC_CHECK_EN | PCIE_AECCR_ECRC_GEN_EN;
- + IFX_REG_W32(reg, PCIE_AECCR(pcie_port));
- +
- + /* Root Error Command Register, Report all types of errors */
- + reg = IFX_REG_R32(PCIE_RECR(pcie_port));
- + reg |= PCIE_RECR_ERR_REPORT_EN;
- + IFX_REG_W32(reg, PCIE_RECR(pcie_port));
- +
- + /* Clear the Root status register */
- + reg = IFX_REG_R32(PCIE_RESR(pcie_port));
- + IFX_REG_W32(reg, PCIE_RESR(pcie_port));
- +}
- +
- +static inline void pcie_port_logic_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* FTS number, default 12, increase to 63, may increase time from/to L0s to L0 */
- + reg = IFX_REG_R32(PCIE_AFR(pcie_port));
- + reg &= ~(PCIE_AFR_FTS_NUM | PCIE_AFR_COM_FTS_NUM);
- + reg |= SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_FTS_NUM)
- + | SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_COM_FTS_NUM);
- + /* L0s and L1 entry latency */
- + reg &= ~(PCIE_AFR_L0S_ENTRY_LATENCY | PCIE_AFR_L1_ENTRY_LATENCY);
- + reg |= SM(PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L0S_ENTRY_LATENCY)
- + | SM(PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L1_ENTRY_LATENCY);
- + IFX_REG_W32(reg, PCIE_AFR(pcie_port));
- +
- +
- + /* Port Link Control Register */
- + reg = IFX_REG_R32(PCIE_PLCR(pcie_port));
- + reg |= PCIE_PLCR_DLL_LINK_EN; /* Enable the DLL link */
- + IFX_REG_W32(reg, PCIE_PLCR(pcie_port));
- +
- + /* Lane Skew Register */
- + reg = IFX_REG_R32(PCIE_LSR(pcie_port));
- + /* Enable ACK/NACK and FC */
- + reg &= ~(PCIE_LSR_ACKNAK_DISABLE | PCIE_LSR_FC_DISABLE);
- + IFX_REG_W32(reg, PCIE_LSR(pcie_port));
- +
- + /* Symbol Timer Register and Filter Mask Register 1 */
- + reg = IFX_REG_R32(PCIE_STRFMR(pcie_port));
- +
- + /* Default SKP interval is very accurate already, 5us */
- + /* Enable IO/CFG transaction */
- + reg |= PCIE_STRFMR_RX_CFG_TRANS_ENABLE | PCIE_STRFMR_RX_IO_TRANS_ENABLE;
- + /* Disable FC WDT */
- + reg &= ~PCIE_STRFMR_FC_WDT_DISABLE;
- + IFX_REG_W32(reg, PCIE_STRFMR(pcie_port));
- +
- + /* Filter Masker Register 2 */
- + reg = IFX_REG_R32(PCIE_FMR2(pcie_port));
- + reg |= PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 | PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1;
- + IFX_REG_W32(reg, PCIE_FMR2(pcie_port));
- +
- + /* VC0 Completion Receive Queue Control Register */
- + reg = IFX_REG_R32(PCIE_VC0_CRQCR(pcie_port));
- + reg &= ~PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE;
- + reg |= SM(PCIE_VC0_TLP_QUEUE_MODE_BYPASS, PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE);
- + IFX_REG_W32(reg, PCIE_VC0_CRQCR(pcie_port));
- +}
- +
- +static inline void pcie_rc_cfg_reg_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Disable LTSSM */
- + IFX_REG_W32(0, PCIE_RC_CCR(pcie_port)); /* Disable LTSSM */
- +
- + pcie_mem_io_setup(pcie_port);
- +
- + /* XXX, MSI stuff should only apply to EP */
- + /* MSI Capability: Only enable 32-bit addresses */
- + reg = IFX_REG_R32(PCIE_MCAPR(pcie_port));
- + reg &= ~PCIE_MCAPR_ADDR64_CAP;
- +
- + reg |= PCIE_MCAPR_MSI_ENABLE;
- +
- + /* Disable multiple message */
- + reg &= ~(PCIE_MCAPR_MULTI_MSG_CAP | PCIE_MCAPR_MULTI_MSG_ENABLE);
- + IFX_REG_W32(reg, PCIE_MCAPR(pcie_port));
- +
- +
- + /* Enable PME, Soft reset enabled */
- + reg = IFX_REG_R32(PCIE_PM_CSR(pcie_port));
- + reg |= PCIE_PM_CSR_PME_ENABLE | PCIE_PM_CSR_SW_RST;
- + IFX_REG_W32(reg, PCIE_PM_CSR(pcie_port));
- +
- + /* setup the bus */
- + reg = SM(0, PCIE_BNR_PRIMARY_BUS_NUM) | SM(1, PCIE_PNR_SECONDARY_BUS_NUM) | SM(0xFF, PCIE_PNR_SUB_BUS_NUM);
- + IFX_REG_W32(reg, PCIE_BNR(pcie_port));
- +
- +
- + pcie_device_setup(pcie_port);
- + pcie_link_setup(pcie_port);
- + pcie_error_setup(pcie_port);
- +
- + /* Root control and capabilities register */
- + reg = IFX_REG_R32(PCIE_RCTLCAP(pcie_port));
- + reg |= PCIE_RCTLCAP_SERR_ENABLE | PCIE_RCTLCAP_PME_INT_EN;
- + IFX_REG_W32(reg, PCIE_RCTLCAP(pcie_port));
- +
- + /* Port VC Capability Register 2 */
- + reg = IFX_REG_R32(PCIE_PVC2(pcie_port));
- + reg &= ~PCIE_PVC2_VC_ARB_WRR;
- + reg |= PCIE_PVC2_VC_ARB_16P_FIXED_WRR;
- + IFX_REG_W32(reg, PCIE_PVC2(pcie_port));
- +
- + /* VC0 Resource Capability Register */
- + reg = IFX_REG_R32(PCIE_VC0_RC(pcie_port));
- + reg &= ~PCIE_VC0_RC_REJECT_SNOOP;
- + IFX_REG_W32(reg, PCIE_VC0_RC(pcie_port));
- +
- + pcie_port_logic_setup(pcie_port);
- +}
- +
- +static int ifx_pcie_wait_phy_link_up(int pcie_port)
- +{
- +#define IFX_PCIE_PHY_LINK_UP_TIMEOUT 1000 /* XXX, tunable */
- + int i;
- +
- + /* Wait for PHY link is up */
- + for (i = 0; i < IFX_PCIE_PHY_LINK_UP_TIMEOUT; i++) {
- + if (ifx_pcie_link_up(pcie_port)) {
- + break;
- + }
- + udelay(100);
- + }
- + if (i >= IFX_PCIE_PHY_LINK_UP_TIMEOUT) {
- + printk(KERN_ERR "%s timeout\n", __func__);
- + return -1;
- + }
- +
- + /* Check data link up or not */
- + if (!(IFX_REG_R32(PCIE_RC_DR(pcie_port)) & PCIE_RC_DR_DLL_UP)) {
- + printk(KERN_ERR "%s DLL link is still down\n", __func__);
- + return -1;
- + }
- +
- + /* Check Data link active or not */
- + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_DLL_ACTIVE)) {
- + printk(KERN_ERR "%s DLL is not active\n", __func__);
- + return -1;
- + }
- + return 0;
- +}
- +
- +static inline int pcie_app_loigc_setup(int pcie_port)
- +{
- + /* supress ahb bus errrors */
- + IFX_REG_W32(PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS, PCIE_AHB_CTRL(pcie_port));
- +
- + /* Pull PCIe EP out of reset */
- + pcie_device_rst_deassert(pcie_port);
- +
- + /* Start LTSSM training between RC and EP */
- + pcie_ltssm_enable(pcie_port);
- +
- + /* Check PHY status after enabling LTSSM */
- + if (ifx_pcie_wait_phy_link_up(pcie_port) != 0)
- + return -1;
- +
- + return 0;
- +}
- +
- +/*
- + * The numbers below are directly from the PCIe spec table 3-4/5.
- + */
- +static inline void pcie_replay_time_update(int pcie_port)
- +{
- + u32 reg;
- + int nlw;
- + int rtl;
- +
- + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
- +
- + nlw = MS(reg, PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH);
- + switch (nlw) {
- + case PCIE_MAX_LENGTH_WIDTH_X1:
- + rtl = 1677;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X2:
- + rtl = 867;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X4:
- + rtl = 462;
- + break;
- + case PCIE_MAX_LENGTH_WIDTH_X8:
- + rtl = 258;
- + break;
- + default:
- + rtl = 1677;
- + break;
- + }
- + reg = IFX_REG_R32(PCIE_ALTRT(pcie_port));
- + reg &= ~PCIE_ALTRT_REPLAY_TIME_LIMIT;
- + reg |= SM(rtl, PCIE_ALTRT_REPLAY_TIME_LIMIT);
- + IFX_REG_W32(reg, PCIE_ALTRT(pcie_port));
- +}
- +
- +/*
- + * Table 359 Enhanced Configuration Address Mapping1)
- + * 1) This table is defined in Table 7-1, page 341, PCI Express Base Specification v1.1
- + * Memory Address PCI Express Configuration Space
- + * A[(20+n-1):20] Bus Number 1 < n < 8
- + * A[19:15] Device Number
- + * A[14:12] Function Number
- + * A[11:8] Extended Register Number
- + * A[7:2] Register Number
- + * A[1:0] Along with size of the access, used to generate Byte Enables
- + * For VR9, only the address bits [22:0] are mapped to the configuration space:
- + * . Address bits [22:20] select the target bus (1-of-8)1)
- + * . Address bits [19:15] select the target device (1-of-32) on the bus
- + * . Address bits [14:12] select the target function (1-of-8) within the device.
- + * . Address bits [11:2] selects the target dword (1-of-1024) within the selected function.s configuration space
- + * . Address bits [1:0] define the start byte location within the selected dword.
- + */
- +static inline u32 pcie_bus_addr(u8 bus_num, u16 devfn, int where)
- +{
- + u32 addr;
- + u8 bus;
- +
- + if (!bus_num) {
- + /* type 0 */
- + addr = ((PCI_SLOT(devfn) & 0x1F) << 15) | ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF)& ~3);
- + } else {
- + bus = bus_num;
- + /* type 1, only support 8 buses */
- + addr = ((bus & 0x7) << 20) | ((PCI_SLOT(devfn) & 0x1F) << 15) |
- + ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF) & ~3);
- + }
- + return addr;
- +}
- +
- +static int pcie_valid_config(int pcie_port, int bus, int dev)
- +{
- + /* RC itself */
- + if ((bus == 0) && (dev == 0)) {
- + return 1;
- + }
- +
- + /* No physical link */
- + if (!ifx_pcie_link_up(pcie_port)) {
- + return 0;
- + }
- +
- + /* Bus zero only has RC itself
- + * XXX, check if EP will be integrated
- + */
- + if ((bus == 0) && (dev != 0)) {
- + return 0;
- + }
- +
- + /* Maximum 8 buses supported for VRX */
- + if (bus > 9) {
- + return 0;
- + }
- +
- + /*
- + * PCIe is PtP link, one bus only supports only one device
- + * except bus zero and PCIe switch which is virtual bus device
- + * The following two conditions really depends on the system design
- + * and attached the device.
- + * XXX, how about more new switch
- + */
- + if ((bus == 1) && (dev != 0)) {
- + return 0;
- + }
- +
- + if ((bus >= 3) && (dev != 0)) {
- + return 0;
- + }
- + return 1;
- +}
- +
- +static inline u32 ifx_pcie_cfg_rd(int pcie_port, u32 reg)
- +{
- + return IFX_REG_R32((volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline void ifx_pcie_cfg_wr(int pcie_port, unsigned int reg, u32 val)
- +{
- + IFX_REG_W32( val, (volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline u32 ifx_pcie_rc_cfg_rd(int pcie_port, u32 reg)
- +{
- + return IFX_REG_R32((volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +static inline void ifx_pcie_rc_cfg_wr(int pcie_port, unsigned int reg, u32 val)
- +{
- + IFX_REG_W32(val, (volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
- +}
- +
- +u32 ifx_pcie_bus_enum_read_hack(int where, u32 value)
- +{
- + u32 tvalue = value;
- +
- + if (where == PCI_PRIMARY_BUS) {
- + u8 primary, secondary, subordinate;
- +
- + primary = tvalue & 0xFF;
- + secondary = (tvalue >> 8) & 0xFF;
- + subordinate = (tvalue >> 16) & 0xFF;
- + primary += pcibios_1st_host_bus_nr();
- + secondary += pcibios_1st_host_bus_nr();
- + subordinate += pcibios_1st_host_bus_nr();
- + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
- + }
- + return tvalue;
- +}
- +
- +u32 ifx_pcie_bus_enum_write_hack(int where, u32 value)
- +{
- + u32 tvalue = value;
- +
- + if (where == PCI_PRIMARY_BUS) {
- + u8 primary, secondary, subordinate;
- +
- + primary = tvalue & 0xFF;
- + secondary = (tvalue >> 8) & 0xFF;
- + subordinate = (tvalue >> 16) & 0xFF;
- + if (primary > 0 && primary != 0xFF) {
- + primary -= pcibios_1st_host_bus_nr();
- + }
- +
- + if (secondary > 0 && secondary != 0xFF) {
- + secondary -= pcibios_1st_host_bus_nr();
- + }
- + if (subordinate > 0 && subordinate != 0xFF) {
- + subordinate -= pcibios_1st_host_bus_nr();
- + }
- + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
- + }
- + else if (where == PCI_SUBORDINATE_BUS) {
- + u8 subordinate = tvalue & 0xFF;
- +
- + subordinate = subordinate > 0 ? subordinate - pcibios_1st_host_bus_nr() : 0;
- + tvalue = subordinate;
- + }
- + return tvalue;
- +}
- +
- +static int ifx_pcie_read_config(struct pci_bus *bus, u32 devfn,
- + int where, int size, u32 *value)
- +{
- + u32 data = 0;
- + int bus_number = bus->number;
- + static const u32 mask[8] = {0, 0xff, 0xffff, 0, 0xffffffff, 0, 0, 0};
- + int ret = PCIBIOS_SUCCESSFUL;
- + struct ifx_pci_controller *ctrl = bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + if (unlikely(size != 1 && size != 2 && size != 4)){
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- +
- + /* Make sure the address is aligned to natural boundary */
- + if (unlikely(((size - 1) & where))) {
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- +
- + /*
- + * If we are second controller, we have to cheat OS so that it assume
- + * its bus number starts from 0 in host controller
- + */
- + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
- +
- + /*
- + * We need to force the bus number to be zero on the root
- + * bus. Linux numbers the 2nd root bus to start after all
- + * busses on root 0.
- + */
- + if (bus->parent == NULL) {
- + bus_number = 0;
- + }
- +
- + /*
- + * PCIe only has a single device connected to it. It is
- + * always device ID 0. Don't bother doing reads for other
- + * device IDs on the first segment.
- + */
- + if ((bus_number == 0) && (PCI_SLOT(devfn) != 0)) {
- + ret = PCIBIOS_FUNC_NOT_SUPPORTED;
- + goto out;
- + }
- +
- + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
- + *value = 0xffffffff;
- + ret = PCIBIOS_DEVICE_NOT_FOUND;
- + goto out;
- + }
- +
- + PCIE_IRQ_LOCK(ifx_pcie_lock);
- + if (bus_number == 0) { /* RC itself */
- + u32 t;
- +
- + t = (where & ~3);
- + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
- + } else {
- + u32 addr = pcie_bus_addr(bus_number, devfn, where);
- +
- + data = ifx_pcie_cfg_rd(pcie_port, addr);
- + #ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = le32_to_cpu(data);
- + #endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + }
- + /* To get a correct PCI topology, we have to restore the bus number to OS */
- + data = ifx_pcie_bus_enum_hack(bus, devfn, where, data, pcie_port, 1);
- +
- + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
- +
- + *value = (data >> (8 * (where & 3))) & mask[size & 7];
- +out:
- + return ret;
- +}
- +
- +static u32 ifx_pcie_size_to_value(int where, int size, u32 data, u32 value)
- +{
- + u32 shift;
- + u32 tdata = data;
- +
- + switch (size) {
- + case 1:
- + shift = (where & 0x3) << 3;
- + tdata &= ~(0xffU << shift);
- + tdata |= ((value & 0xffU) << shift);
- + break;
- + case 2:
- + shift = (where & 3) << 3;
- + tdata &= ~(0xffffU << shift);
- + tdata |= ((value & 0xffffU) << shift);
- + break;
- + case 4:
- + tdata = value;
- + break;
- + }
- + return tdata;
- +}
- +
- +static int ifx_pcie_write_config(struct pci_bus *bus, u32 devfn,
- + int where, int size, u32 value)
- +{
- + int bus_number = bus->number;
- + int ret = PCIBIOS_SUCCESSFUL;
- + struct ifx_pci_controller *ctrl = bus->sysdata;
- + int pcie_port = ctrl->port;
- + u32 tvalue = value;
- + u32 data;
- +
- + /* Make sure the address is aligned to natural boundary */
- + if (unlikely(((size - 1) & where))) {
- + ret = PCIBIOS_BAD_REGISTER_NUMBER;
- + goto out;
- + }
- + /*
- + * If we are second controller, we have to cheat OS so that it assume
- + * its bus number starts from 0 in host controller
- + */
- + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
- +
- + /*
- + * We need to force the bus number to be zero on the root
- + * bus. Linux numbers the 2nd root bus to start after all
- + * busses on root 0.
- + */
- + if (bus->parent == NULL) {
- + bus_number = 0;
- + }
- +
- + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
- + ret = PCIBIOS_DEVICE_NOT_FOUND;
- + goto out;
- + }
- +
- + /* XXX, some PCIe device may need some delay */
- + PCIE_IRQ_LOCK(ifx_pcie_lock);
- +
- + /*
- + * To configure the correct bus topology using native way, we have to cheat Os so that
- + * it can configure the PCIe hardware correctly.
- + */
- + tvalue = ifx_pcie_bus_enum_hack(bus, devfn, where, value, pcie_port, 0);
- +
- + if (bus_number == 0) { /* RC itself */
- + u32 t;
- +
- + t = (where & ~3);
- + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
- +
- + data = ifx_pcie_size_to_value(where, size, data, tvalue);
- +
- + ifx_pcie_rc_cfg_wr(pcie_port, t, data);
- + } else {
- + u32 addr = pcie_bus_addr(bus_number, devfn, where);
- +
- + data = ifx_pcie_cfg_rd(pcie_port, addr);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = le32_to_cpu(data);
- +#endif
- +
- + data = ifx_pcie_size_to_value(where, size, data, tvalue);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + data = cpu_to_le32(data);
- +#endif
- + ifx_pcie_cfg_wr(pcie_port, addr, data);
- + }
- + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
- +out:
- + return ret;
- +}
- +
- +static struct resource ifx_pcie_io_resource = {
- + .name = "PCIe0 I/O space",
- + .start = PCIE_IO_PHY_BASE,
- + .end = PCIE_IO_PHY_END,
- + .flags = IORESOURCE_IO,
- +};
- +
- +static struct resource ifx_pcie_mem_resource = {
- + .name = "PCIe0 Memory space",
- + .start = PCIE_MEM_PHY_BASE,
- + .end = PCIE_MEM_PHY_END,
- + .flags = IORESOURCE_MEM,
- +};
- +
- +static struct pci_ops ifx_pcie_ops = {
- + .read = ifx_pcie_read_config,
- + .write = ifx_pcie_write_config,
- +};
- +
- +static struct ifx_pci_controller ifx_pcie_controller[IFX_PCIE_CORE_NR] = {
- + {
- + .pcic = {
- + .pci_ops = &ifx_pcie_ops,
- + .mem_resource = &ifx_pcie_mem_resource,
- + .io_resource = &ifx_pcie_io_resource,
- + },
- + .port = IFX_PCIE_PORT0,
- + },
- +};
- +
- +#ifdef IFX_PCIE_ERROR_INT
- +
- +static irqreturn_t pcie_rc_core_isr(int irq, void *dev_id)
- +{
- + struct ifx_pci_controller *ctrl = (struct ifx_pci_controller *)dev_id;
- + int pcie_port = ctrl->port;
- + u32 reg;
- +
- + printk("PCIe RC error intr %d\n", irq);
- + reg = IFX_REG_R32(PCIE_IRNCR(pcie_port));
- + reg &= PCIE_RC_CORE_COMBINED_INT;
- + IFX_REG_W32(reg, PCIE_IRNCR(pcie_port));
- +
- + return IRQ_HANDLED;
- +}
- +
- +static int
- +pcie_rc_core_int_init(int pcie_port)
- +{
- + int ret;
- +
- + /* Enable core interrupt */
- + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNEN(pcie_port));
- +
- + /* Clear it first */
- + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNCR(pcie_port));
- + ret = request_irq(pcie_irqs[pcie_port].ir_irq.irq, pcie_rc_core_isr, 0,
- + pcie_irqs[pcie_port].ir_irq.name, &ifx_pcie_controller[pcie_port]);
- + if (ret)
- + printk(KERN_ERR "%s request irq %d failed\n", __func__, IFX_PCIE_IR);
- +
- + return ret;
- +}
- +#endif
- +
- +int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin)
- +{
- + u32 irq_bit = 0;
- + int irq = 0;
- + struct ifx_pci_controller *ctrl = dev->bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + printk("%s port %d dev %s slot %d pin %d \n", __func__, pcie_port, pci_name(dev), slot, pin);
- +
- + if ((pin == PCIE_LEGACY_DISABLE) || (pin > PCIE_LEGACY_INT_MAX)) {
- + printk(KERN_WARNING "WARNING: dev %s: invalid interrupt pin %d\n", pci_name(dev), pin);
- + return -1;
- + }
- +
- + /* Pin index so minus one */
- + irq_bit = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq_bit;
- + irq = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq;
- + IFX_REG_SET_BIT(irq_bit, PCIE_IRNEN(pcie_port));
- + IFX_REG_SET_BIT(irq_bit, PCIE_IRNCR(pcie_port));
- + printk("%s dev %s irq %d assigned\n", __func__, pci_name(dev), irq);
- + return irq;
- +}
- +
- +int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev)
- +{
- + u16 config;
- +#ifdef IFX_PCIE_ERROR_INT
- + u32 dconfig;
- + int pos;
- +#endif
- +
- + /* Enable reporting System errors and parity errors on all devices */
- + /* Enable parity checking and error reporting */
- + pci_read_config_word(dev, PCI_COMMAND, &config);
- + config |= PCI_COMMAND_PARITY | PCI_COMMAND_SERR /*| PCI_COMMAND_INVALIDATE |
- + PCI_COMMAND_FAST_BACK*/;
- + pci_write_config_word(dev, PCI_COMMAND, config);
- +
- + if (dev->subordinate) {
- + /* Set latency timers on sub bridges */
- + pci_write_config_byte(dev, PCI_SEC_LATENCY_TIMER, 0x40); /* XXX, */
- + /* More bridge error detection */
- + pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &config);
- + config |= PCI_BRIDGE_CTL_PARITY | PCI_BRIDGE_CTL_SERR;
- + pci_write_config_word(dev, PCI_BRIDGE_CONTROL, config);
- + }
- +#ifdef IFX_PCIE_ERROR_INT
- + /* Enable the PCIe normal error reporting */
- + pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
- + if (pos) {
- +
- + /* Disable system error generation in response to error messages */
- + pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &config);
- + config &= ~(PCI_EXP_RTCTL_SECEE | PCI_EXP_RTCTL_SENFEE | PCI_EXP_RTCTL_SEFEE);
- + pci_write_config_word(dev, pos + PCI_EXP_RTCTL, config);
- +
- + /* Clear PCIE Capability's Device Status */
- + pci_read_config_word(dev, pos + PCI_EXP_DEVSTA, &config);
- + pci_write_config_word(dev, pos + PCI_EXP_DEVSTA, config);
- +
- + /* Update Device Control */
- + pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &config);
- + /* Correctable Error Reporting */
- + config |= PCI_EXP_DEVCTL_CERE;
- + /* Non-Fatal Error Reporting */
- + config |= PCI_EXP_DEVCTL_NFERE;
- + /* Fatal Error Reporting */
- + config |= PCI_EXP_DEVCTL_FERE;
- + /* Unsupported Request */
- + config |= PCI_EXP_DEVCTL_URRE;
- + pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, config);
- + }
- +
- + /* Find the Advanced Error Reporting capability */
- + pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ERR);
- + if (pos) {
- + /* Clear Uncorrectable Error Status */
- + pci_read_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, dconfig);
- + /* Enable reporting of all uncorrectable errors */
- + /* Uncorrectable Error Mask - turned on bits disable errors */
- + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_MASK, 0);
- + /*
- + * Leave severity at HW default. This only controls if
- + * errors are reported as uncorrectable or
- + * correctable, not if the error is reported.
- + */
- + /* PCI_ERR_UNCOR_SEVER - Uncorrectable Error Severity */
- + /* Clear Correctable Error Status */
- + pci_read_config_dword(dev, pos + PCI_ERR_COR_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_COR_STATUS, dconfig);
- + /* Enable reporting of all correctable errors */
- + /* Correctable Error Mask - turned on bits disable errors */
- + pci_write_config_dword(dev, pos + PCI_ERR_COR_MASK, 0);
- + /* Advanced Error Capabilities */
- + pci_read_config_dword(dev, pos + PCI_ERR_CAP, &dconfig);
- + /* ECRC Generation Enable */
- + if (dconfig & PCI_ERR_CAP_ECRC_GENC) {
- + dconfig |= PCI_ERR_CAP_ECRC_GENE;
- + }
- + /* ECRC Check Enable */
- + if (dconfig & PCI_ERR_CAP_ECRC_CHKC) {
- + dconfig |= PCI_ERR_CAP_ECRC_CHKE;
- + }
- + pci_write_config_dword(dev, pos + PCI_ERR_CAP, dconfig);
- +
- + /* PCI_ERR_HEADER_LOG - Header Log Register (16 bytes) */
- + /* Enable Root Port's interrupt in response to error messages */
- + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_COMMAND,
- + PCI_ERR_ROOT_CMD_COR_EN |
- + PCI_ERR_ROOT_CMD_NONFATAL_EN |
- + PCI_ERR_ROOT_CMD_FATAL_EN);
- + /* Clear the Root status register */
- + pci_read_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, &dconfig);
- + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, dconfig);
- + }
- +#endif /* IFX_PCIE_ERROR_INT */
- + /* WAR, only 128 MRRS is supported, force all EPs to support this value */
- + pcie_set_readrq(dev, 128);
- + return 0;
- +}
- +
- +static int
- +pcie_rc_initialize(int pcie_port)
- +{
- + int i;
- +#define IFX_PCIE_PHY_LOOP_CNT 5
- +
- + pcie_rcu_endian_setup(pcie_port);
- +
- + pcie_ep_gpio_rst_init(pcie_port);
- +
- + /*
- + * XXX, PCIe elastic buffer bug will cause not to be detected. One more
- + * reset PCIe PHY will solve this issue
- + */
- + for (i = 0; i < IFX_PCIE_PHY_LOOP_CNT; i++) {
- + /* Disable PCIe PHY Analog part for sanity check */
- + pcie_phy_pmu_disable(pcie_port);
- +
- + pcie_phy_rst_assert(pcie_port);
- + pcie_phy_rst_deassert(pcie_port);
- +
- + /* Make sure PHY PLL is stable */
- + udelay(20);
- +
- + /* PCIe Core reset enabled, low active, sw programmed */
- + pcie_core_rst_assert(pcie_port);
- +
- + /* Put PCIe EP in reset status */
- + pcie_device_rst_assert(pcie_port);
- +
- + /* PCI PHY & Core reset disabled, high active, sw programmed */
- + pcie_core_rst_deassert(pcie_port);
- +
- + /* Already in a quiet state, program PLL, enable PHY, check ready bit */
- + pcie_phy_clock_mode_setup(pcie_port);
- +
- + /* Enable PCIe PHY and Clock */
- + pcie_core_pmu_setup(pcie_port);
- +
- + /* Clear status registers */
- + pcie_status_register_clear(pcie_port);
- +
- +#ifdef CONFIG_PCI_MSI
- + pcie_msi_init(pcie_port);
- +#endif /* CONFIG_PCI_MSI */
- + pcie_rc_cfg_reg_setup(pcie_port);
- +
- + /* Once link is up, break out */
- + if (pcie_app_loigc_setup(pcie_port) == 0)
- + break;
- + }
- + if (i >= IFX_PCIE_PHY_LOOP_CNT) {
- + printk(KERN_ERR "%s link up failed!!!!!\n", __func__);
- + return -EIO;
- + }
- + /* NB, don't increase ACK/NACK timer timeout value, which will cause a lot of COR errors */
- + pcie_replay_time_update(pcie_port);
- + return 0;
- +}
- +
- +static int __init ifx_pcie_bios_init(void)
- +{
- + void __iomem *io_map_base;
- + int pcie_port;
- + int startup_port;
- +
- + /* Enable AHB Master/ Slave */
- + pcie_ahb_pmu_setup();
- +
- + startup_port = IFX_PCIE_PORT0;
- +
- + for (pcie_port = startup_port; pcie_port < IFX_PCIE_CORE_NR; pcie_port++){
- + if (pcie_rc_initialize(pcie_port) == 0) {
- + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: ifx_pcie_cfg_base 0x%p\n",
- + __func__, PCIE_CFG_PORT_TO_BASE(pcie_port));
- + /* Otherwise, warning will pop up */
- + io_map_base = ioremap(PCIE_IO_PHY_PORT_TO_BASE(pcie_port), PCIE_IO_SIZE);
- + if (io_map_base == NULL) {
- + IFX_PCIE_PRINT(PCIE_MSG_ERR, "%s io space ioremap failed\n", __func__);
- + return -ENOMEM;
- + }
- + ifx_pcie_controller[pcie_port].pcic.io_map_base = (unsigned long)io_map_base;
- +
- + register_pci_controller(&ifx_pcie_controller[pcie_port].pcic);
- + /* XXX, clear error status */
- +
- + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: mem_resource 0x%p, io_resource 0x%p\n",
- + __func__, &ifx_pcie_controller[pcie_port].pcic.mem_resource,
- + &ifx_pcie_controller[pcie_port].pcic.io_resource);
- +
- + #ifdef IFX_PCIE_ERROR_INT
- + pcie_rc_core_int_init(pcie_port);
- + #endif /* IFX_PCIE_ERROR_INT */
- + }
- + }
- +
- + return 0;
- +}
- +arch_initcall(ifx_pcie_bios_init);
- +
- +MODULE_LICENSE("GPL");
- +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
- +MODULE_SUPPORTED_DEVICE("Infineon builtin PCIe RC module");
- +MODULE_DESCRIPTION("Infineon builtin PCIe RC driver");
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie.h
- @@ -0,0 +1,135 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_H
- +#define IFXMIPS_PCIE_H
- +#include <linux/version.h>
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/interrupt.h>
- +#include "ifxmips_pci_common.h"
- +#include "ifxmips_pcie_reg.h"
- +
- +/*!
- + \defgroup IFX_PCIE PCI Express bus driver module
- + \brief PCI Express IP module support VRX200
- +*/
- +
- +/*!
- + \defgroup IFX_PCIE_OS OS APIs
- + \ingroup IFX_PCIE
- + \brief PCIe bus driver OS interface functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module common header file
- +*/
- +#define PCIE_IRQ_LOCK(lock) do { \
- + unsigned long flags; \
- + spin_lock_irqsave(&(lock), flags);
- +#define PCIE_IRQ_UNLOCK(lock) \
- + spin_unlock_irqrestore(&(lock), flags); \
- +} while (0)
- +
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
- +#define IRQF_SHARED SA_SHIRQ
- +#endif
- +
- +#define PCIE_MSG_MSI 0x00000001
- +#define PCIE_MSG_ISR 0x00000002
- +#define PCIE_MSG_FIXUP 0x00000004
- +#define PCIE_MSG_READ_CFG 0x00000008
- +#define PCIE_MSG_WRITE_CFG 0x00000010
- +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
- +#define PCIE_MSG_REG 0x00000020
- +#define PCIE_MSG_INIT 0x00000040
- +#define PCIE_MSG_ERR 0x00000080
- +#define PCIE_MSG_PHY 0x00000100
- +#define PCIE_MSG_ANY 0x000001ff
- +
- +#define IFX_PCIE_PORT0 0
- +#define IFX_PCIE_PORT1 1
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- +#define IFX_PCIE_CORE_NR 2
- +#else
- +#define IFX_PCIE_CORE_NR 1
- +#endif
- +
- +#define IFX_PCIE_ERROR_INT
- +
- +//#define IFX_PCIE_DBG
- +
- +#if defined(IFX_PCIE_DBG)
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
- + ifx_pcie_debug((_fmt), ##args); \
- +} while (0)
- +
- +#define INLINE
- +#else
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
- + do {} while(0)
- +#define INLINE inline
- +#endif
- +
- +struct ifx_pci_controller {
- + struct pci_controller pcic;
- +
- + /* RC specific, per host bus information */
- + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
- +};
- +
- +typedef struct ifx_pcie_ir_irq {
- + const unsigned int irq;
- + const char name[16];
- +}ifx_pcie_ir_irq_t;
- +
- +typedef struct ifx_pcie_legacy_irq{
- + const u32 irq_bit;
- + const int irq;
- +}ifx_pcie_legacy_irq_t;
- +
- +typedef struct ifx_pcie_irq {
- + ifx_pcie_ir_irq_t ir_irq;
- + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
- +}ifx_pcie_irq_t;
- +
- +extern u32 g_pcie_debug_flag;
- +extern void ifx_pcie_debug(const char *fmt, ...);
- +extern void pcie_phy_clock_mode_setup(int pcie_port);
- +extern void pcie_msi_pic_init(int pcie_port);
- +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
- +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
- +
- +#define CONFIG_VR9
- +
- +#ifdef CONFIG_VR9
- +#include "ifxmips_pcie_vr9.h"
- +#elif defined (CONFIG_AR10)
- +#include "ifxmips_pcie_ar10.h"
- +#else
- +#error "PCIE: platform not defined"
- +#endif /* CONFIG_VR9 */
- +
- +#endif /* IFXMIPS_PCIE_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_ar10.h
- @@ -0,0 +1,290 @@
- +/****************************************************************************
- + Copyright (c) 2010
- + Lantiq Deutschland GmbH
- + Am Campeon 3; 85579 Neubiberg, Germany
- +
- + For licensing information, see the file 'LICENSE' in the root folder of
- + this software module.
- +
- + *****************************************************************************/
- +/*!
- + \file ifxmips_pcie_ar10.h
- + \ingroup IFX_PCIE
- + \brief PCIe RC driver ar10 specific file
- +*/
- +
- +#ifndef IFXMIPS_PCIE_AR10_H
- +#define IFXMIPS_PCIE_AR10_H
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +
- +/* Project header file */
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_pmu.h>
- +#include <asm/ifx/ifx_gpio.h>
- +#include <asm/ifx/ifx_ebu_led.h>
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- + ifx_ebu_led_enable();
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 1);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 1);
- + }
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + /* XXX, moved to CGU to control AHBM */
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Inbound, big endian */
- + reg |= IFX_RCU_BE_AHB4S;
- + if (pcie_port == 0) {
- + reg |= IFX_RCU_BE_PCIE0M;
- +
- + #ifdef CONFIG_IFX_PCIE_HW_SWAP
- + /* Outbound, software swap needed */
- + reg |= IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE0S;
- + #else
- + /* Outbound little endian */
- + reg &= ~IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE0S;
- + #endif
- + }
- + else {
- + reg |= IFX_RCU_BE_PCIE1M;
- + #ifdef CONFIG_IFX_PCIE1_HW_SWAP
- + /* Outbound, software swap needed */
- + reg |= IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE1S;
- + #else
- + /* Outbound little endian */
- + reg &= ~IFX_RCU_BE_AHB3M;
- + reg &= ~IFX_RCU_BE_PCIE1S;
- + #endif
- + }
- +
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + if (pcie_port == 0) { /* XXX, should use macro*/
- + PCIE0_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PCIE1_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + if (pcie_port == 0) { /* XXX, should use macro*/
- + PCIE0_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- + }
- + else {
- + PCIE1_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- + }
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + if (pcie_port == 0) {
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_BE_PCIE0_PDI;
- + }
- + else {
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_BE_PCIE1_PDI;
- + }
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + /* Enable PDI to access PCIe PHY register */
- + PDI0_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PDI1_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset Core, bit 22 */
- + if (pcie_port == 0) {
- + reg |= 0x00400000;
- + }
- + else {
- + reg |= 0x08000000; /* Bit 27 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg &= ~0x00400000; /* bit 22 */
- + }
- + else {
- + reg &= ~0x08000000; /* Bit 27 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg |= 0x00001000; /* Bit 12 */
- + }
- + else {
- + reg |= 0x00002000; /* Bit 13 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + if (pcie_port == 0) {
- + reg &= ~0x00001000; /* Bit 12 */
- + }
- + else {
- + reg &= ~0x00002000; /* Bit 13 */
- + }
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 0);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 0);
- + }
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + if (pcie_port == 0) {
- + ifx_ebu_led_set_data(11, 1);
- + }
- + else {
- + ifx_ebu_led_set_data(12, 1);
- + }
- + ifx_ebu_led_disable();
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + if (pcie_port == 0) {
- + PCIE0_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + PCIE1_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + pcie_msi_pic_init(pcie_port);
- + if (pcie_port == 0) {
- + MSI0_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- + else {
- + MSI1_PMU_SETUP(IFX_PMU_ENABLE);
- + }
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- + }
- +#endif /* CONFIG_IFX_PCI */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + }
- + #endif /* CONFIG_IFX_PCIE_2ND_CORE */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_IFX_PCIE_2ND_CORE
- + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_AR10_H */
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_msi.c
- @@ -0,0 +1,392 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_msi.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCI MSI sub module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe MSI Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Date $Author $Comment
- +** 02 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \defgroup IFX_PCIE_MSI MSI OS APIs
- + \ingroup IFX_PCIE
- + \brief PCIe bus driver OS interface functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie_msi.c
- + \ingroup IFX_PCIE
- + \brief PCIe MSI OS interface file
- +*/
- +
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/init.h>
- +#include <linux/sched.h>
- +#include <linux/slab.h>
- +#include <linux/interrupt.h>
- +#include <linux/kernel_stat.h>
- +#include <linux/pci.h>
- +#include <linux/msi.h>
- +#include <linux/module.h>
- +#include <asm/bootinfo.h>
- +#include <asm/irq.h>
- +#include <asm/traps.h>
- +
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_regs.h>
- +#include <asm/ifx/common_routines.h>
- +#include <asm/ifx/irq.h>
- +
- +#include "ifxmips_pcie_reg.h"
- +#include "ifxmips_pcie.h"
- +
- +#define IFX_MSI_IRQ_NUM 16
- +
- +enum {
- + IFX_PCIE_MSI_IDX0 = 0,
- + IFX_PCIE_MSI_IDX1,
- + IFX_PCIE_MSI_IDX2,
- + IFX_PCIE_MSI_IDX3,
- +};
- +
- +typedef struct ifx_msi_irq_idx {
- + const int irq;
- + const int idx;
- +}ifx_msi_irq_idx_t;
- +
- +struct ifx_msi_pic {
- + volatile u32 pic_table[IFX_MSI_IRQ_NUM];
- + volatile u32 pic_endian; /* 0x40 */
- +};
- +typedef struct ifx_msi_pic *ifx_msi_pic_t;
- +
- +typedef struct ifx_msi_irq {
- + const volatile ifx_msi_pic_t msi_pic_p;
- + const u32 msi_phy_base;
- + const ifx_msi_irq_idx_t msi_irq_idx[IFX_MSI_IRQ_NUM];
- + /*
- + * Each bit in msi_free_irq_bitmask represents a MSI interrupt that is
- + * in use.
- + */
- + u16 msi_free_irq_bitmask;
- +
- + /*
- + * Each bit in msi_multiple_irq_bitmask tells that the device using
- + * this bit in msi_free_irq_bitmask is also using the next bit. This
- + * is used so we can disable all of the MSI interrupts when a device
- + * uses multiple.
- + */
- + u16 msi_multiple_irq_bitmask;
- +}ifx_msi_irq_t;
- +
- +static ifx_msi_irq_t msi_irqs[IFX_PCIE_CORE_NR] = {
- + {
- + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI_PIC_REG_BASE,
- + .msi_phy_base = PCIE_MSI_PHY_BASE,
- + .msi_irq_idx = {
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + },
- + .msi_free_irq_bitmask = 0,
- + .msi_multiple_irq_bitmask= 0,
- + },
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + {
- + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI1_PIC_REG_BASE,
- + .msi_phy_base = PCIE1_MSI_PHY_BASE,
- + .msi_irq_idx = {
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
- + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
- + },
- + .msi_free_irq_bitmask = 0,
- + .msi_multiple_irq_bitmask= 0,
- +
- + },
- +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
- +};
- +
- +/*
- + * This lock controls updates to msi_free_irq_bitmask,
- + * msi_multiple_irq_bitmask and pic register settting
- + */
- +static DEFINE_SPINLOCK(ifx_pcie_msi_lock);
- +
- +void pcie_msi_pic_init(int pcie_port)
- +{
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_pic_p->pic_endian = IFX_MSI_PIC_BIG_ENDIAN;
- + spin_unlock(&ifx_pcie_msi_lock);
- +}
- +
- +/**
- + * \fn int arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
- + * \brief Called when a driver request MSI interrupts instead of the
- + * legacy INT A-D. This routine will allocate multiple interrupts
- + * for MSI devices that support them. A device can override this by
- + * programming the MSI control bits [6:4] before calling
- + * pci_enable_msi().
- + *
- + * \param[in] pdev Device requesting MSI interrupts
- + * \param[in] desc MSI descriptor
- + *
- + * \return -EINVAL Invalid pcie root port or invalid msi bit
- + * \return 0 OK
- + * \ingroup IFX_PCIE_MSI
- + */
- +int
- +arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
- +{
- + int irq, pos;
- + u16 control;
- + int irq_idx;
- + int irq_step;
- + int configured_private_bits;
- + int request_private_bits;
- + struct msi_msg msg;
- + u16 search_mask;
- + struct ifx_pci_controller *ctrl = pdev->bus->sysdata;
- + int pcie_port = ctrl->port;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s %s enter\n", __func__, pci_name(pdev));
- +
- + /* XXX, skip RC MSI itself */
- + if (pdev->pcie_type == PCI_EXP_TYPE_ROOT_PORT) {
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s RC itself doesn't use MSI interrupt\n", __func__);
- + return -EINVAL;
- + }
- +
- + /*
- + * Read the MSI config to figure out how many IRQs this device
- + * wants. Most devices only want 1, which will give
- + * configured_private_bits and request_private_bits equal 0.
- + */
- + pci_read_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, &control);
- +
- + /*
- + * If the number of private bits has been configured then use
- + * that value instead of the requested number. This gives the
- + * driver the chance to override the number of interrupts
- + * before calling pci_enable_msi().
- + */
- + configured_private_bits = (control & PCI_MSI_FLAGS_QSIZE) >> 4;
- + if (configured_private_bits == 0) {
- + /* Nothing is configured, so use the hardware requested size */
- + request_private_bits = (control & PCI_MSI_FLAGS_QMASK) >> 1;
- + }
- + else {
- + /*
- + * Use the number of configured bits, assuming the
- + * driver wanted to override the hardware request
- + * value.
- + */
- + request_private_bits = configured_private_bits;
- + }
- +
- + /*
- + * The PCI 2.3 spec mandates that there are at most 32
- + * interrupts. If this device asks for more, only give it one.
- + */
- + if (request_private_bits > 5) {
- + request_private_bits = 0;
- + }
- +again:
- + /*
- + * The IRQs have to be aligned on a power of two based on the
- + * number being requested.
- + */
- + irq_step = (1 << request_private_bits);
- +
- + /* Mask with one bit for each IRQ */
- + search_mask = (1 << irq_step) - 1;
- +
- + /*
- + * We're going to search msi_free_irq_bitmask_lock for zero
- + * bits. This represents an MSI interrupt number that isn't in
- + * use.
- + */
- + spin_lock(&ifx_pcie_msi_lock);
- + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos += irq_step) {
- + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & (search_mask << pos)) == 0) {
- + msi_irqs[pcie_port].msi_free_irq_bitmask |= search_mask << pos;
- + msi_irqs[pcie_port].msi_multiple_irq_bitmask |= (search_mask >> 1) << pos;
- + break;
- + }
- + }
- + spin_unlock(&ifx_pcie_msi_lock);
- +
- + /* Make sure the search for available interrupts didn't fail */
- + if (pos >= IFX_MSI_IRQ_NUM) {
- + if (request_private_bits) {
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s: Unable to find %d free "
- + "interrupts, trying just one", __func__, 1 << request_private_bits);
- + request_private_bits = 0;
- + goto again;
- + }
- + else {
- + printk(KERN_ERR "%s: Unable to find a free MSI interrupt\n", __func__);
- + return -EINVAL;
- + }
- + }
- + irq = msi_irqs[pcie_port].msi_irq_idx[pos].irq;
- + irq_idx = msi_irqs[pcie_port].msi_irq_idx[pos].idx;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pos %d, irq %d irq_idx %d\n", pos, irq, irq_idx);
- +
- + /*
- + * Initialize MSI. This has to match the memory-write endianess from the device
- + * Address bits [23:12]
- + */
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] = SM(irq_idx, IFX_MSI_PIC_INT_LINE) |
- + SM((msi_irqs[pcie_port].msi_phy_base >> 12), IFX_MSI_PIC_MSG_ADDR) |
- + SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
- +
- + /* Enable this entry */
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~IFX_MSI_PCI_INT_DISABLE;
- + spin_unlock(&ifx_pcie_msi_lock);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pic_table[%d]: 0x%08x\n",
- + pos, msi_irqs[pcie_port].msi_pic_p->pic_table[pos]);
- +
- + /* Update the number of IRQs the device has available to it */
- + control &= ~PCI_MSI_FLAGS_QSIZE;
- + control |= (request_private_bits << 4);
- + pci_write_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, control);
- +
- + set_irq_msi(irq, desc);
- + msg.address_hi = 0x0;
- + msg.address_lo = msi_irqs[pcie_port].msi_phy_base;
- + msg.data = SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "msi_data: pos %d 0x%08x\n", pos, msg.data);
- +
- + write_msi_msg(irq, &msg);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
- + return 0;
- +}
- +
- +static int
- +pcie_msi_irq_to_port(unsigned int irq, int *port)
- +{
- + int ret = 0;
- +
- + if (irq == IFX_PCIE_MSI_IR0 || irq == IFX_PCIE_MSI_IR1 ||
- + irq == IFX_PCIE_MSI_IR2 || irq == IFX_PCIE_MSI_IR3) {
- + *port = IFX_PCIE_PORT0;
- + }
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- + else if (irq == IFX_PCIE1_MSI_IR0 || irq == IFX_PCIE1_MSI_IR1 ||
- + irq == IFX_PCIE1_MSI_IR2 || irq == IFX_PCIE1_MSI_IR3) {
- + *port = IFX_PCIE_PORT1;
- + }
- +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
- + else {
- + printk(KERN_ERR "%s: Attempted to teardown illegal "
- + "MSI interrupt (%d)\n", __func__, irq);
- + ret = -EINVAL;
- + }
- + return ret;
- +}
- +
- +/**
- + * \fn void arch_teardown_msi_irq(unsigned int irq)
- + * \brief Called when a device no longer needs its MSI interrupts. All
- + * MSI interrupts for the device are freed.
- + *
- + * \param irq The devices first irq number. There may be multple in sequence.
- + * \return none
- + * \ingroup IFX_PCIE_MSI
- + */
- +void
- +arch_teardown_msi_irq(unsigned int irq)
- +{
- + int pos;
- + int number_irqs;
- + u16 bitmask;
- + int pcie_port;
- +
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s enter\n", __func__);
- +
- + BUG_ON(irq > INT_NUM_IM4_IRL31);
- +
- + if (pcie_msi_irq_to_port(irq, &pcie_port) != 0) {
- + return;
- + }
- +
- + /* Shift the mask to the correct bit location, not always correct
- + * Probally, the first match will be chosen.
- + */
- + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos++) {
- + if ((msi_irqs[pcie_port].msi_irq_idx[pos].irq == irq)
- + && (msi_irqs[pcie_port].msi_free_irq_bitmask & ( 1 << pos))) {
- + break;
- + }
- + }
- + if (pos >= IFX_MSI_IRQ_NUM) {
- + printk(KERN_ERR "%s: Unable to find a matched MSI interrupt\n", __func__);
- + return;
- + }
- + spin_lock(&ifx_pcie_msi_lock);
- + /* Disable this entry */
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] |= IFX_MSI_PCI_INT_DISABLE;
- + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~(IFX_MSI_PIC_INT_LINE | IFX_MSI_PIC_MSG_ADDR | IFX_MSI_PIC_MSG_DATA);
- + spin_unlock(&ifx_pcie_msi_lock);
- + /*
- + * Count the number of IRQs we need to free by looking at the
- + * msi_multiple_irq_bitmask. Each bit set means that the next
- + * IRQ is also owned by this device.
- + */
- + number_irqs = 0;
- + while (((pos + number_irqs) < IFX_MSI_IRQ_NUM) &&
- + (msi_irqs[pcie_port].msi_multiple_irq_bitmask & (1 << (pos + number_irqs)))) {
- + number_irqs++;
- + }
- + number_irqs++;
- +
- + /* Mask with one bit for each IRQ */
- + bitmask = (1 << number_irqs) - 1;
- +
- + bitmask <<= pos;
- + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & bitmask) != bitmask) {
- + printk(KERN_ERR "%s: Attempted to teardown MSI "
- + "interrupt (%d) not in use\n", __func__, irq);
- + return;
- + }
- + /* Checks are done, update the in use bitmask */
- + spin_lock(&ifx_pcie_msi_lock);
- + msi_irqs[pcie_port].msi_free_irq_bitmask &= ~bitmask;
- + msi_irqs[pcie_port].msi_multiple_irq_bitmask &= ~(bitmask >> 1);
- + spin_unlock(&ifx_pcie_msi_lock);
- + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
- +}
- +
- +MODULE_LICENSE("GPL");
- +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
- +MODULE_SUPPORTED_DEVICE("Infineon PCIe IP builtin MSI PIC module");
- +MODULE_DESCRIPTION("Infineon PCIe IP builtin MSI PIC driver");
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_phy.c
- @@ -0,0 +1,478 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_phy.c
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe PHY sub module
- +**
- +** DATE : 14 May 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 14 May,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +/*!
- + \file ifxmips_pcie_phy.c
- + \ingroup IFX_PCIE
- + \brief PCIe PHY PLL register programming source file
- +*/
- +#include <linux/types.h>
- +#include <linux/kernel.h>
- +#include <asm/paccess.h>
- +#include <linux/delay.h>
- +
- +#include "ifxmips_pcie_reg.h"
- +#include "ifxmips_pcie.h"
- +
- +/* PCIe PDI only supports 16 bit operation */
- +
- +#define IFX_PCIE_PHY_REG_WRITE16(__addr, __data) \
- + ((*(volatile u16 *) (__addr)) = (__data))
- +
- +#define IFX_PCIE_PHY_REG_READ16(__addr) \
- + (*(volatile u16 *) (__addr))
- +
- +#define IFX_PCIE_PHY_REG16(__addr) \
- + (*(volatile u16 *) (__addr))
- +
- +#define IFX_PCIE_PHY_REG(__reg, __value, __mask) do { \
- + u16 read_data; \
- + u16 write_data; \
- + read_data = IFX_PCIE_PHY_REG_READ16((__reg)); \
- + write_data = (read_data & ((u16)~(__mask))) | (((u16)(__value)) & ((u16)(__mask)));\
- + IFX_PCIE_PHY_REG_WRITE16((__reg), write_data); \
- +} while (0)
- +
- +#define IFX_PCIE_PLL_TIMEOUT 1000 /* Tunnable */
- +
- +//#define IFX_PCI_PHY_REG_DUMP
- +
- +#ifdef IFX_PCI_PHY_REG_DUMP
- +static void
- +pcie_phy_reg_dump(int pcie_port)
- +{
- + printk("PLL REGFILE\n");
- + printk("PCIE_PHY_PLL_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL1(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL2(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL3(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL4 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL4(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL5 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL5(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL6 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL6(pcie_port)));
- + printk("PCIE_PHY_PLL_CTRL7 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL7(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_PLL_A_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL3(pcie_port)));
- + printk("PCIE_PHY_PLL_STATUS 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)));
- +
- + printk("TX1 REGFILE\n");
- + printk("PCIE_PHY_TX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX1_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL3(pcie_port)));
- + printk("PCIE_PHY_TX1_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX1_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD1(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD2(pcie_port)));
- + printk("PCIE_PHY_TX1_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD3(pcie_port)));
- +
- + printk("TX2 REGFILE\n");
- + printk("PCIE_PHY_TX2_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX2_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX2_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL1(pcie_port)));
- + printk("PCIE_PHY_TX2_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL2(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD1(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD2(pcie_port)));
- + printk("PCIE_PHY_TX2_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD3(pcie_port)));
- +
- + printk("RX1 REGFILE\n");
- + printk("PCIE_PHY_RX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL1(pcie_port)));
- + printk("PCIE_PHY_RX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL2(pcie_port)));
- + printk("PCIE_PHY_RX1_CDR 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CDR(pcie_port)));
- + printk("PCIE_PHY_RX1_EI 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_EI(pcie_port)));
- + printk("PCIE_PHY_RX1_A_CTRL 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_A_CTRL(pcie_port)));
- +}
- +#endif /* IFX_PCI_PHY_REG_DUMP */
- +
- +static void
- +pcie_phy_comm_setup(int pcie_port)
- +{
- + /* PLL Setting */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
- +
- + /* increase the bias reference voltage */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
- +
- + /* Endcnt */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
- +
- + /* force */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
- +
- + /* ctrl_lim */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
- +
- + /* ctrl */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
- +
- + /* RTERM*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
- +
- + /* Improved 100MHz clock output */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
- +
- + /* Reduced CDR BW to avoid glitches */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
- +}
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +static void
- +pcie_phy_36mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE
- +static void
- +pcie_phy_36mhz_ssc_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +
- + /* PLL Setting */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
- +
- + /* Increase the bias reference voltage */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
- +
- + /* Endcnt */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
- +
- + /* Force */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
- +
- + /* Predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
- +
- + /* ctrl_lim */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
- +
- + /* ctrl */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
- +
- + /* predrv_ser_en */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
- +
- + /* RTERM*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
- +
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0400, 0x0400);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0100);
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1c72, 0xFFFF);
- +
- + /* improved 100MHz clock output */
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
- +
- + /* reduced CDR BW to avoid glitches */
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_25MHZ_MODE
- +static void
- +pcie_phy_25mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0200);
- +
- + /* en_ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0002, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0040, 0x0070);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x6000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x4000, 0x4000);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_25MHZ_MODE */
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_100MHZ_MODE
- +static void
- +pcie_phy_100mhz_mode_setup(int pcie_port)
- +{
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- + /* en_ext_mmd_div_ratio */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
- +
- + /* ext_mmd_div_ratio*/
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
- +
- + /* pll_ensdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
- +
- + /* en_const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
- +
- + /* mmd */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
- +
- + /* lf_mode */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
- +
- + /* const_sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
- +
- + /* const sdm */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
- +
- + /* pllmod */
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
- +
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
- +}
- +#endif /* CONFIG_IFX_PCIE_PHY_100MHZ_MODE */
- +
- +static int
- +pcie_phy_wait_startup_ready(int pcie_port)
- +{
- + int i;
- +
- + for (i = 0; i < IFX_PCIE_PLL_TIMEOUT; i++) {
- + if ((IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)) & 0x0040) != 0) {
- + break;
- + }
- + udelay(10);
- + }
- + if (i >= IFX_PCIE_PLL_TIMEOUT) {
- + printk(KERN_ERR "%s PLL Link timeout\n", __func__);
- + return -1;
- + }
- + return 0;
- +}
- +
- +static void
- +pcie_phy_load_enable(int pcie_port, int slice)
- +{
- + /* Set the load_en of tx/rx slice to '1' */
- + switch (slice) {
- + case 1:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0010, 0x0010);
- + break;
- + case 2:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0010, 0x0010);
- + break;
- + case 3:
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0002, 0x0002);
- + break;
- + }
- +}
- +
- +static void
- +pcie_phy_load_disable(int pcie_port, int slice)
- +{
- + /* set the load_en of tx/rx slice to '0' */
- + switch (slice) {
- + case 1:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0000, 0x0010);
- + break;
- + case 2:
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0000, 0x0010);
- + break;
- + case 3:
- + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0000, 0x0002);
- + break;
- + }
- +}
- +
- +static void
- +pcie_phy_load_war(int pcie_port)
- +{
- + int slice;
- +
- + for (slice = 1; slice < 4; slice++) {
- + pcie_phy_load_enable(pcie_port, slice);
- + udelay(1);
- + pcie_phy_load_disable(pcie_port, slice);
- + }
- +}
- +
- +static void
- +pcie_phy_tx2_modulation(int pcie_port)
- +{
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD1(pcie_port), 0x1FFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD2(pcie_port), 0xFFFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0601, 0xFFFF);
- + mdelay(1);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0001, 0xFFFF);
- +}
- +
- +static void
- +pcie_phy_tx1_modulation(int pcie_port)
- +{
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD1(pcie_port), 0x1FFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD2(pcie_port), 0xFFFE, 0xFFFF);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0601, 0xFFFF);
- + mdelay(1);
- + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0001, 0xFFFF);
- +}
- +
- +static void
- +pcie_phy_tx_modulation_war(int pcie_port)
- +{
- + int i;
- +
- +#define PCIE_PHY_MODULATION_NUM 5
- + for (i = 0; i < PCIE_PHY_MODULATION_NUM; i++) {
- + pcie_phy_tx2_modulation(pcie_port);
- + pcie_phy_tx1_modulation(pcie_port);
- + }
- +#undef PCIE_PHY_MODULATION_NUM
- +}
- +
- +void
- +pcie_phy_clock_mode_setup(int pcie_port)
- +{
- + pcie_pdi_big_endian(pcie_port);
- +
- + /* Enable PDI to access PCIe PHY register */
- + pcie_pdi_pmu_enable(pcie_port);
- +
- + /* Configure PLL and PHY clock */
- + pcie_phy_comm_setup(pcie_port);
- +
- +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- + pcie_phy_36mhz_mode_setup(pcie_port);
- +#elif defined(CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE)
- + pcie_phy_36mhz_ssc_mode_setup(pcie_port);
- +#elif defined(CONFIG_IFX_PCIE_PHY_25MHZ_MODE)
- + pcie_phy_25mhz_mode_setup(pcie_port);
- +#elif defined (CONFIG_IFX_PCIE_PHY_100MHZ_MODE)
- + pcie_phy_100mhz_mode_setup(pcie_port);
- +#else
- + #error "PCIE PHY Clock Mode must be chosen first!!!!"
- +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
- +
- + /* Enable PCIe PHY and make PLL setting take effect */
- + pcie_phy_pmu_enable(pcie_port);
- +
- + /* Check if we are in startup_ready status */
- + pcie_phy_wait_startup_ready(pcie_port);
- +
- + pcie_phy_load_war(pcie_port);
- +
- + /* Apply TX modulation workarounds */
- + pcie_phy_tx_modulation_war(pcie_port);
- +
- +#ifdef IFX_PCI_PHY_REG_DUMP
- + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Modified PHY register dump\n");
- + pcie_phy_reg_dump(pcie_port);
- +#endif
- +}
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_pm.c
- @@ -0,0 +1,176 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_pm.c
- +** PROJECT : IFX UEIP
- +** MODULES : PCIE Root Complex Driver
- +**
- +** DATE : 21 Dec 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIE Root Complex Driver Power Managment
- +** COPYRIGHT : Copyright (c) 2009
- +** Lantiq Deutschland GmbH
- +** Am Campeon 3, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +**
- +** HISTORY
- +** $Date $Author $Comment
- +** 21 Dec,2009 Lei Chuanhua First UEIP release
- +*******************************************************************************/
- +/*!
- + \defgroup IFX_PCIE_PM Power Management functions
- + \ingroup IFX_PCIE
- + \brief IFX PCIE Root Complex Driver power management functions
- +*/
- +
- +/*!
- + \file ifxmips_pcie_pm.c
- + \ingroup IFX_PCIE
- + \brief source file for PCIE Root Complex Driver Power Management
- +*/
- +
- +#ifndef EXPORT_SYMTAB
- +#define EXPORT_SYMTAB
- +#endif
- +#ifndef AUTOCONF_INCLUDED
- +#include <linux/config.h>
- +#endif /* AUTOCONF_INCLUDED */
- +#include <linux/version.h>
- +#include <linux/module.h>
- +#include <linux/types.h>
- +#include <linux/kernel.h>
- +#include <asm/system.h>
- +
- +/* Project header */
- +#include <asm/ifx/ifx_types.h>
- +#include <asm/ifx/ifx_regs.h>
- +#include <asm/ifx/common_routines.h>
- +#include <asm/ifx/ifx_pmcu.h>
- +#include "ifxmips_pcie_pm.h"
- +
- +/**
- + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
- + * \brief the callback function to request pmcu state in the power management hardware-dependent module
- + *
- + * \param pmcuState This parameter is a PMCU state.
- + *
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
- +{
- + switch(pmcuState)
- + {
- + case IFX_PMCU_STATE_D0:
- + return IFX_PMCU_RETURN_SUCCESS;
- + case IFX_PMCU_STATE_D1: // Not Applicable
- + return IFX_PMCU_RETURN_DENIED;
- + case IFX_PMCU_STATE_D2: // Not Applicable
- + return IFX_PMCU_RETURN_DENIED;
- + case IFX_PMCU_STATE_D3: // Module clock gating and Power gating
- + return IFX_PMCU_RETURN_SUCCESS;
- + default:
- + return IFX_PMCU_RETURN_DENIED;
- + }
- +}
- +
- +/**
- + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
- + * \brief the callback function to get pmcu state in the power management hardware-dependent module
- +
- + * \param pmcuState Pointer to return power state.
- + *
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
- + *
- + * \param pmcuModule Module
- + * \param newState New state
- + * \param oldState Old state
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
- + *
- + * \param pmcuModule Module
- + * \param newState New state
- + * \param oldState Old state
- + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
- + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
- + * \ingroup IFX_PCIE_PM
- + */
- +static IFX_PMCU_RETURN_t
- +ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
- +{
- + return IFX_PMCU_RETURN_SUCCESS;
- +}
- +
- +/**
- + * \fn static void ifx_pcie_pmcu_init(void)
- + * \brief Register with central PMCU module
- + * \return none
- + * \ingroup IFX_PCIE_PM
- + */
- +void
- +ifx_pcie_pmcu_init(void)
- +{
- + IFX_PMCU_REGISTER_t pmcuRegister;
- +
- + /* XXX, hook driver context */
- +
- + /* State function register */
- + memset(&pmcuRegister, 0, sizeof(IFX_PMCU_REGISTER_t));
- + pmcuRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
- + pmcuRegister.pmcuModuleNr = 0;
- + pmcuRegister.ifx_pmcu_state_change = ifx_pcie_pmcu_state_change;
- + pmcuRegister.ifx_pmcu_state_get = ifx_pcie_pmcu_state_get;
- + pmcuRegister.pre = ifx_pcie_pmcu_prechange;
- + pmcuRegister.post= ifx_pcie_pmcu_postchange;
- + ifx_pmcu_register(&pmcuRegister);
- +}
- +
- +/**
- + * \fn static void ifx_pcie_pmcu_exit(void)
- + * \brief Unregister with central PMCU module
- + *
- + * \return none
- + * \ingroup IFX_PCIE_PM
- + */
- +void
- +ifx_pcie_pmcu_exit(void)
- +{
- + IFX_PMCU_REGISTER_t pmcuUnRegister;
- +
- + /* XXX, hook driver context */
- +
- + pmcuUnRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
- + pmcuUnRegister.pmcuModuleNr = 0;
- + ifx_pmcu_unregister(&pmcuUnRegister);
- +}
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_pm.h
- @@ -0,0 +1,36 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_pm.h
- +** PROJECT : IFX UEIP
- +** MODULES : PCIe Root Complex Driver
- +**
- +** DATE : 21 Dec 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver Power Managment
- +** COPYRIGHT : Copyright (c) 2009
- +** Lantiq Deutschland GmbH
- +** Am Campeon 3, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +**
- +** HISTORY
- +** $Date $Author $Comment
- +** 21 Dec,2009 Lei Chuanhua First UEIP release
- +*******************************************************************************/
- +/*!
- + \file ifxmips_pcie_pm.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe Root Complex Driver Power Management
- +*/
- +
- +#ifndef IFXMIPS_PCIE_PM_H
- +#define IFXMIPS_PCIE_PM_H
- +
- +void ifx_pcie_pmcu_init(void);
- +void ifx_pcie_pmcu_exit(void);
- +
- +#endif /* IFXMIPS_PCIE_PM_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_reg.h
- @@ -0,0 +1,1001 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_reg.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_REG_H
- +#define IFXMIPS_PCIE_REG_H
- +/*!
- + \file ifxmips_pcie_reg.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module register definition
- +*/
- +/* PCIe Address Mapping Base */
- +#define PCIE_CFG_PHY_BASE 0x1D000000UL
- +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
- +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE_MEM_PHY_BASE 0x1C000000UL
- +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
- +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
- +
- +#define PCIE_IO_PHY_BASE 0x1D800000UL
- +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
- +#define PCIE_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
- +
- +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
- +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
- +#define PCIE_MSI_PHY_BASE 0x1F600000UL
- +
- +#define PCIE_PDI_PHY_BASE 0x1F106800UL
- +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
- +#define PCIE_PDI_SIZE 0x400
- +
- +#define PCIE1_CFG_PHY_BASE 0x19000000UL
- +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
- +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE1_MEM_PHY_BASE 0x18000000UL
- +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
- +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
- +
- +#define PCIE1_IO_PHY_BASE 0x19800000UL
- +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
- +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
- +
- +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
- +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
- +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
- +
- +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
- +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
- +#define PCIE1_PDI_SIZE 0x400
- +
- +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
- +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
- +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
- +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
- +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
- +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
- +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
- +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
- +
- +/* PCIe Application Logic Register */
- +/* RC Core Control Register */
- +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
- +/* This should be enabled after initializing configuratin registers
- + * Also should check link status retraining bit
- + */
- +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
- +
- +/* RC Core Debug Register */
- +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
- +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
- +
- +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
- +#define PCIE_RC_DR_PM_DEV_STATE_S 9
- +
- +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
- +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
- +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
- +
- +/* Current Power State Definition */
- +enum {
- + PCIE_RC_DR_D0 = 0,
- + PCIE_RC_DR_D1, /* Not supported */
- + PCIE_RC_DR_D2, /* Not supported */
- + PCIE_RC_DR_D3,
- + PCIE_RC_DR_UN,
- +};
- +
- +/* PHY Link Status Register */
- +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
- +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
- +
- +/* Electromechanical Control Register */
- +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
- +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
- +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
- +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
- +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
- +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
- +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
- +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
- +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
- +
- +/* Interrupt Status Register */
- +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
- +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
- +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
- +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
- +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
- +#define PCIE_IR_SR_AHB_LU_ERR_S 4
- +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
- +#define PCIE_IR_SR_INT_MSG_NUM_S 9
- +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
- +
- +/* Message Control Register */
- +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
- +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
- +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
- +
- +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
- +
- +/* Vendor-Defined Message Requester ID Register */
- +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
- +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
- +#define PCIE_VDM_RID_VDMRID_S 0
- +
- +/* ASPM Control Register */
- +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
- +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
- +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
- +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
- +
- +/* Vendor Message DW0 Register */
- +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
- +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
- +#define PCIE_VM_MSG_DW0_TYPE_S 0
- +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
- +#define PCIE_VM_MSG_DW0_FORMAT_S 5
- +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
- +#define PCIE_VM_MSG_DW0_TC_S 12
- +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
- +#define PCIE_VM_MSG_DW0_ATTR_S 18
- +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
- +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
- +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
- +#define PCIE_VM_MSG_DW0_LEN_S 22
- +
- +/* Format Definition */
- +enum {
- + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
- + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
- + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
- + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
- +};
- +
- +/* Traffic Class Definition */
- +enum {
- + PCIE_VM_MSG_TC0 = 0,
- + PCIE_VM_MSG_TC1,
- + PCIE_VM_MSG_TC2,
- + PCIE_VM_MSG_TC3,
- + PCIE_VM_MSG_TC4,
- + PCIE_VM_MSG_TC5,
- + PCIE_VM_MSG_TC6,
- + PCIE_VM_MSG_TC7,
- +};
- +
- +/* Attributes Definition */
- +enum {
- + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
- + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
- + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
- + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
- +};
- +
- +/* Payload Size Definition */
- +#define PCIE_VM_MSG_LEN_MIN 0
- +#define PCIE_VM_MSG_LEN_MAX 1024
- +
- +/* Vendor Message DW1 Register */
- +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
- +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
- +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
- +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
- +#define PCIE_VM_MSG_DW1_CODE_S 16
- +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
- +#define PCIE_VM_MSG_DW1_TAG_S 24
- +
- +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
- +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
- +
- +/* Vendor Message Request Register */
- +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
- +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
- +
- +
- +/* AHB Slave Side Band Control Register */
- +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
- +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
- +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
- +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
- +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
- +#define PCIE_AHB_SSB_REQ_ATTR_S 3
- +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
- +#define PCIE_AHB_SSB_REQ_TC_S 5
- +
- +/* AHB Master SideBand Ctrl Register */
- +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
- +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
- +#define PCIE_AHB_MSB_RESP_ATTR_S 0
- +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
- +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
- +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
- +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
- +
- +/* AHB Control Register, fixed bus enumeration exception */
- +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
- +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
- +
- +/* Interrupt Enalbe Register */
- +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
- +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
- +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
- +
- +/* PCIe interrupt enable/control/capture register definition */
- +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
- +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
- +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
- +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
- +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
- +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
- +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
- +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
- +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
- +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
- +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
- +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
- +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
- +#define PCIE_IRN_INTA 0x00002000 /* INTA */
- +#define PCIE_IRN_INTB 0x00004000 /* INTB */
- +#define PCIE_IRN_INTC 0x00008000 /* INTC */
- +#define PCIE_IRN_INTD 0x00010000 /* INTD */
- +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
- +
- +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
- + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
- + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
- + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
- + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
- +/* PCIe RC Configuration Register */
- +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
- +
- +/* Bit definition from pci_reg.h */
- +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
- +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
- +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
- +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
- +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
- +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
- +
- +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
- +/* Bus Number Register bits */
- +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
- +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
- +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
- +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
- +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
- +#define PCIE_PNR_SUB_BUS_NUM_S 16
- +
- +/* IO Base/Limit Register bits */
- +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
- +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
- +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
- +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
- +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
- +
- +/* Non-prefetchable Memory Base/Limit Register bit */
- +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
- +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
- +#define PCIE_MBML_MEM_BASE_ADDR_S 4
- +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
- +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
- +
- +/* Prefetchable Memory Base/Limit Register bit */
- +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
- +#define PCIE_PMBL_64BIT_ADDR 0x00000001
- +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
- +#define PCIE_PMBL_UPPER_12BIT_S 4
- +#define PCIE_PMBL_E64MA 0x00010000
- +#define PCIE_PMBL_END_ADDR 0xFFF00000
- +#define PCIE_PMBL_END_ADDR_S 20
- +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
- +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
- +
- +/* I/O Base/Limit Upper 16 bits register */
- +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
- +
- +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
- +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
- +
- +/* Interrupt and Secondary Bridge Control Register */
- +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
- +
- +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
- +#define PCIE_INTRBCTRL_INT_LINE_S 0
- +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
- +#define PCIE_INTRBCTRL_INT_PIN_S 8
- +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
- +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
- +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
- +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
- +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
- +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
- +/* Others are read only */
- +enum {
- + PCIE_INTRBCTRL_INT_NON = 0,
- + PCIE_INTRBCTRL_INTA,
- + PCIE_INTRBCTRL_INTB,
- + PCIE_INTRBCTRL_INTC,
- + PCIE_INTRBCTRL_INTD,
- +};
- +
- +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
- +
- +/* Power Management Control and Status Register */
- +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
- +
- +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
- +#define PCIE_PM_CSR_POWER_STATE_S 0
- +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
- +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
- +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
- +
- +/* MSI Capability Register for EP */
- +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
- +
- +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
- +#define PCIE_MCAPR_MSI_CAP_ID_S 0
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
- +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
- +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
- +
- +/* MSI Message Address Register */
- +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
- +
- +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
- +
- +/* MSI Message Upper Address Register */
- +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
- +
- +/* MSI Message Data Register */
- +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
- +
- +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
- +#define PCIE_MD_DATA_S 0
- +
- +/* PCI Express Capability Register */
- +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
- +
- +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
- +#define PCIE_XCAP_ID_S 0
- +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_XCAP_NEXT_CAP_S 8
- +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
- +#define PCIE_XCAP_VER_S 16
- +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
- +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
- +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
- +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
- +#define PCIE_XCAP_MSG_INT_NUM_S 25
- +
- +/* Device Capability Register */
- +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
- +
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
- +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
- +#define PCIE_DCAP_PHANTOM_FUNC_S 3
- +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
- +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
- +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
- +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
- +#define PCIE_DCAP_EP_L1_LATENCY_S 9
- +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
- +
- +/* Maximum payload size supported */
- +enum {
- + PCIE_MAX_PAYLOAD_128 = 0,
- + PCIE_MAX_PAYLOAD_256,
- + PCIE_MAX_PAYLOAD_512,
- + PCIE_MAX_PAYLOAD_1024,
- + PCIE_MAX_PAYLOAD_2048,
- + PCIE_MAX_PAYLOAD_4096,
- +};
- +
- +/* Device Control and Status Register */
- +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
- +
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
- +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
- +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
- +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
- +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
- +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
- +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
- +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
- +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
- +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
- +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
- +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
- +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
- +
- +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
- + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
- + PCIE_DCTLSYS_UR_REQ_EN)
- +
- +/* Link Capability Register */
- +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
- +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
- +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
- +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
- +#define PCIE_LCAP_ASPM_LEVEL_S 10
- +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
- +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
- +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
- +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
- +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
- +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
- +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
- +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
- +#define PCIE_LCAP_PORT_NUM_S 24
- +
- +/* Maximum Length width definition */
- +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
- +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
- +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
- +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
- +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
- +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
- +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
- +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
- +
- +/* Active State Link PM definition */
- +enum {
- + PCIE_ASPM_RES0 = 0,
- + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
- + PCIE_ASPM_RES1,
- + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
- +};
- +
- +/* L0s Exit Latency definition */
- +enum {
- + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
- + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
- + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
- + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
- + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
- + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
- + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
- + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
- +};
- +
- +/* L1 Exit Latency definition */
- +enum {
- + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
- + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
- + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
- + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
- + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
- + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
- + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
- + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
- +};
- +
- +/* Link Control and Status Register */
- +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
- +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
- +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
- +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
- +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
- +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
- +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
- +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
- +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
- +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
- +#define PCIE_LCTLSTS_LINK_SPEED_S 16
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
- +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
- +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
- +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
- +
- +/* Slot Capabilities Register */
- +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
- +
- +/* Slot Capabilities */
- +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
- +
- +/* Root Control and Capability Register */
- +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
- +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
- +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
- +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
- +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
- +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
- + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
- +/* Root Status Register */
- +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
- +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
- +#define PCIE_RSTS_PME_REQ_ID_S 0
- +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
- +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
- +
- +/* PCI Express Enhanced Capability Header */
- +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
- +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
- +#define PCIE_ENHANCED_CAP_ID_S 0
- +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
- +#define PCIE_ENHANCED_CAP_VER_S 16
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
- +
- +/* Uncorrectable Error Status Register */
- +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
- +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
- +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
- +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
- +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
- +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
- +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
- +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
- +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
- +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
- +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
- +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
- +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
- + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
- + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
- + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
- +
- +/* Uncorrectable Error Mask Register, Mask means no report */
- +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
- +
- +/* Uncorrectable Error Severity Register */
- +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
- +
- +/* Correctable Error Status Register */
- +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
- +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
- +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
- +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
- +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
- +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
- +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
- +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
- + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
- +
- +/* Correctable Error Mask Register */
- +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
- +
- +/* Advanced Error Capabilities and Control Register */
- +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
- +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
- +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
- +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
- +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
- +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
- +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
- +
- +/* Header Log Register 1 */
- +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
- +
- +/* Header Log Register 2 */
- +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
- +
- +/* Header Log Register 3 */
- +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
- +
- +/* Header Log Register 4 */
- +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
- +
- +/* Root Error Command Register */
- +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
- +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
- +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
- +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
- + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
- +
- +/* Root Error Status Register */
- +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
- +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
- +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
- +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
- +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
- +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
- +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
- +
- +/* Error Source Indentification Register */
- +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
- +
- +/* VC Enhanced Capability Header */
- +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
- +
- +/* Port VC Capability Register */
- +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
- +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
- +#define PCIE_PVC1_EXT_VC_CNT_S 0
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
- +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
- +#define PCIE_PVC1_REF_CLK_S 8
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
- +
- +/* Extended Virtual Channel Count Defintion */
- +#define PCIE_EXT_VC_CNT_MIN 0
- +#define PCIE_EXT_VC_CNT_MAX 7
- +
- +/* Port Arbitration Table Entry Size Definition */
- +enum {
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
- +};
- +
- +/* Port VC Capability Register 2 */
- +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
- +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
- +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
- +
- +/* Port VC Control and Status Register */
- +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
- +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
- +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
- +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
- +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
- +
- +/* VC0 Resource Capability Register */
- +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
- +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
- +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
- + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
- + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
- +
- +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
- +
- +/* VC0 Resource Control Register */
- +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
- +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
- +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
- +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
- +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
- +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
- +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
- +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
- +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
- +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
- +
- +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
- +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
- +#define PCIE_VC0_RC0_VC_ID_S 24
- +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
- +
- +/* VC0 Resource Status Register */
- +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
- +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
- +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
- +
- +/* Ack Latency Timer and Replay Timer Register */
- +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
- +
- +/* Other Message Register */
- +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
- +
- +/* Port Force Link Register */
- +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
- +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
- +#define PCIE_PFLR_LINK_NUM_S 0
- +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
- +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
- +#define PCIE_PFLR_LINK_STATE_S 16
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
- +
- +/* Ack Frequency Register */
- +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
- +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
- +#define PCIE_AFR_AF_S 0
- +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
- +#define PCIE_AFR_FTS_NUM_S 8
- +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
- +#define PCIE_AFR_COM_FTS_NUM_S 16
- +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
- +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
- +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
- +#define PCIE_AFR_FTS_NUM_DEFAULT 32
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
- +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
- +
- +/* Port Link Control Register */
- +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
- +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
- +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
- +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
- +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
- +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
- +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
- +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
- +#define PCIE_PLCR_LINK_MODE_S 16
- +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
- +
- +/* Lane Skew Register */
- +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
- +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
- +#define PCIE_LSR_LANE_SKEW_NUM_S 0
- +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
- +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
- +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
- +
- +/* Symbol Number Register */
- +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
- +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
- +#define PCIE_SNR_TS_S 0
- +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
- +#define PCIE_SNR_SKP_S 8
- +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
- +#define PCIE_SNR_REPLAY_TIMER_S 14
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
- +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
- +#define PCIE_SNR_FC_TIMER_S 28
- +
- +/* Symbol Timer Register and Filter Mask Register 1 */
- +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
- +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
- +#define PCIE_STRFMR_SKP_INTERVAL_S 0
- +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
- +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
- +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
- +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
- +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
- +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
- +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
- +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
- +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
- +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
- +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
- +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
- +
- +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
- +
- +/* Filter Masker Register 2 */
- +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
- +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
- +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
- +
- +/* Debug Register 0 */
- +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
- +
- +/* Debug Register 1 */
- +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
- +
- +/* Transmit Posted FC Credit Status Register */
- +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Non-Posted FC Credit Status */
- +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Complete FC Credit Status Register */
- +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
- +
- +/* Queue Status Register */
- +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
- +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
- +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
- +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
- +
- +/* VC Transmit Arbitration Register 1 */
- +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
- +
- +/* VC Transmit Arbitration Register 2 */
- +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
- +
- +/* VC0 Posted Receive Queue Control Register */
- +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
- +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
- +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
- +
- +/* VC0 Non-Posted Receive Queue Control */
- +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
- +
- +/* VC0 Completion Receive Queue Control */
- +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
- +
- +/* Applicable to the above three registers */
- +enum {
- + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
- + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
- + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
- +};
- +
- +/* VC0 Posted Buffer Depth Register */
- +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Non-Posted Buffer Depth Register */
- +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Completion Buffer Depth Register */
- +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
- +
- +/* PHY Status Register, all zeros in VR9 */
- +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
- +
- +/* PHY Control Register, all zeros in VR9 */
- +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
- +
- +/*
- + * PCIe PDI PHY register definition, suppose all the following
- + * stuff is confidential.
- + * XXX, detailed bit definition
- + */
- +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
- +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
- +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
- +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
- +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
- +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
- +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
- +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
- +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
- +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
- +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
- +
- +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
- +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
- +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
- +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
- +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
- +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
- +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
- +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
- +
- +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
- +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
- +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
- +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
- +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
- +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
- +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
- +
- +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
- +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
- +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
- +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
- +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
- +
- +/* Interrupt related stuff */
- +#define PCIE_LEGACY_DISABLE 0
- +#define PCIE_LEGACY_INTA 1
- +#define PCIE_LEGACY_INTB 2
- +#define PCIE_LEGACY_INTC 3
- +#define PCIE_LEGACY_INTD 4
- +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
- +
- +#endif /* IFXMIPS_PCIE_REG_H */
- +
- --- /dev/null
- +++ b/arch/mips/pci/ifxmips_pcie_vr9.h
- @@ -0,0 +1,269 @@
- +/****************************************************************************
- + Copyright (c) 2010
- + Lantiq Deutschland GmbH
- + Am Campeon 3; 85579 Neubiberg, Germany
- +
- + For licensing information, see the file 'LICENSE' in the root folder of
- + this software module.
- +
- + *****************************************************************************/
- +/*!
- + \file ifxmips_pcie_vr9.h
- + \ingroup IFX_PCIE
- + \brief PCIe RC driver vr9 specific file
- +*/
- +
- +#ifndef IFXMIPS_PCIE_VR9_H
- +#define IFXMIPS_PCIE_VR9_H
- +
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +
- +#include <linux/gpio.h>
- +#include <lantiq_soc.h>
- +
- +#define IFX_PCIE_GPIO_RESET 494
- +
- +#define IFX_REG_R32 ltq_r32
- +#define IFX_REG_W32 ltq_w32
- +#define CONFIG_IFX_PCIE_HW_SWAP
- +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
- +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
- +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
- +
- +#define IFX_RCU (KSEG1 | 0x1F203000)
- +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
- +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
- +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
- +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +
- +#define IFX_PMU1_MODULE_PCIE_PHY (0)
- +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
- +#define IFX_PMU1_MODULE_PDI (4)
- +#define IFX_PMU1_MODULE_MSI (5)
- +
- +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
- +
- +
- +#define IFX_GPIO (KSEG1 | 0x1E100B00)
- +#define ALT0 ((volatile u32*)(IFX_GPIO + 0x007c))
- +#define ALT1 ((volatile u32*)(IFX_GPIO + 0x0080))
- +#define OD ((volatile u32*)(IFX_GPIO + 0x0084))
- +#define DIR ((volatile u32*)(IFX_GPIO + 0x0078))
- +#define OUT ((volatile u32*)(IFX_GPIO + 0x0070))
- +
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- +
- + gpio_request(IFX_PCIE_GPIO_RESET, "pcie-reset");
- + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- +
- +/* ifx_gpio_pin_reserve(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_dir_out_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_altsel0_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_altsel1_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- + ifx_gpio_open_drain_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);*/
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + /* Enable AHB bus master/slave */
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "ahb");
- + clk_enable(clk);
- +
- + //AHBM_PMU_SETUP(IFX_PMU_ENABLE);
- + //AHBS_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg |= IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#else
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "phy");
- + clk_enable(clk);
- +
- + //PCIE_PHY_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "phy");
- + clk_disable(clk);
- +
- +// PCIE_PHY_PMU_SETUP(IFX_PMU_DISABLE);
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + /* SRAM2PDI endianness control. */
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + /* Enable PDI to access PCIe PHY register */
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "pdi");
- + clk_enable(clk);
- + //PDI_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
- + reg |= 0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + /* Reset PCIe PHY & Core, bit 22 */
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg |= 0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
- +// ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
- +// gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- + //ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("1d900000.pcie", "ctl");
- + clk_enable(clk);
- + clk = clk_get_sys("1d900000.pcie", "bus");
- + clk_enable(clk);
- +
- + /* PCIe Core controller enabled */
- +// PCIE_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
- +
- + /* Enable PCIe L0 Clock */
- +// PCIE_L0_CLK_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + struct clk *clk;
- + pcie_msi_pic_init(pcie_port);
- + clk = clk_get_sys("ltq_pcie", "msi");
- + clk_enable(clk);
- +// MSI_PMU_SETUP(IFX_PMU_ENABLE);
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- +#endif /* CONFIG_PCI_LANTIQ */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + #endif /* CONFIG_PCI_LANTIQ */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_VR9_H */
- +
- --- a/arch/mips/pci/pci.c
- +++ b/arch/mips/pci/pci.c
- @@ -251,6 +251,31 @@ static int __init pcibios_init(void)
-
- subsys_initcall(pcibios_init);
-
- +int pcibios_host_nr(void)
- +{
- + int count;
- + struct pci_controller *hose;
- + for (count = 0, hose = hose_head; hose; hose = hose->next, count++) {
- + ;
- + }
- + return count;
- +}
- +EXPORT_SYMBOL(pcibios_host_nr);
- +
- +int pcibios_1st_host_bus_nr(void)
- +{
- + int bus_nr = 0;
- + struct pci_controller *hose = hose_head;
- +
- + if (hose != NULL) {
- + if (hose->bus != NULL) {
- + bus_nr = hose->bus->number + 1;
- + }
- + }
- + return bus_nr;
- +}
- +EXPORT_SYMBOL(pcibios_1st_host_bus_nr);
- +
- static int pcibios_enable_resources(struct pci_dev *dev, int mask)
- {
- u16 cmd, old_cmd;
- --- /dev/null
- +++ b/arch/mips/pci/pcie-lantiq.h
- @@ -0,0 +1,1305 @@
- +/******************************************************************************
- +**
- +** FILE NAME : ifxmips_pcie_reg.h
- +** PROJECT : IFX UEIP for VRX200
- +** MODULES : PCIe module
- +**
- +** DATE : 02 Mar 2009
- +** AUTHOR : Lei Chuanhua
- +** DESCRIPTION : PCIe Root Complex Driver
- +** COPYRIGHT : Copyright (c) 2009
- +** Infineon Technologies AG
- +** Am Campeon 1-12, 85579 Neubiberg, Germany
- +**
- +** This program is free software; you can redistribute it and/or modify
- +** it under the terms of the GNU General Public License as published by
- +** the Free Software Foundation; either version 2 of the License, or
- +** (at your option) any later version.
- +** HISTORY
- +** $Version $Date $Author $Comment
- +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
- +*******************************************************************************/
- +#ifndef IFXMIPS_PCIE_REG_H
- +#define IFXMIPS_PCIE_REG_H
- +#include <linux/version.h>
- +#include <linux/types.h>
- +#include <linux/pci.h>
- +#include <linux/interrupt.h>
- +/*!
- + \file ifxmips_pcie_reg.h
- + \ingroup IFX_PCIE
- + \brief header file for PCIe module register definition
- +*/
- +/* PCIe Address Mapping Base */
- +#define PCIE_CFG_PHY_BASE 0x1D000000UL
- +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
- +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE_MEM_PHY_BASE 0x1C000000UL
- +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
- +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
- +
- +#define PCIE_IO_PHY_BASE 0x1D800000UL
- +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
- +#define PCIE_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
- +
- +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
- +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
- +#define PCIE_MSI_PHY_BASE 0x1F600000UL
- +
- +#define PCIE_PDI_PHY_BASE 0x1F106800UL
- +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
- +#define PCIE_PDI_SIZE 0x400
- +
- +#define PCIE1_CFG_PHY_BASE 0x19000000UL
- +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
- +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
- +
- +#define PCIE1_MEM_PHY_BASE 0x18000000UL
- +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
- +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
- +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
- +
- +#define PCIE1_IO_PHY_BASE 0x19800000UL
- +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
- +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
- +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
- +
- +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
- +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
- +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
- +
- +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
- +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
- +#define PCIE1_PDI_SIZE 0x400
- +
- +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
- +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
- +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
- +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
- +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
- +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
- +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
- +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
- +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
- +
- +/* PCIe Application Logic Register */
- +/* RC Core Control Register */
- +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
- +/* This should be enabled after initializing configuratin registers
- + * Also should check link status retraining bit
- + */
- +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
- +
- +/* RC Core Debug Register */
- +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
- +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
- +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
- +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
- +
- +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
- +#define PCIE_RC_DR_PM_DEV_STATE_S 9
- +
- +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
- +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
- +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
- +
- +/* Current Power State Definition */
- +enum {
- + PCIE_RC_DR_D0 = 0,
- + PCIE_RC_DR_D1, /* Not supported */
- + PCIE_RC_DR_D2, /* Not supported */
- + PCIE_RC_DR_D3,
- + PCIE_RC_DR_UN,
- +};
- +
- +/* PHY Link Status Register */
- +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
- +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
- +
- +/* Electromechanical Control Register */
- +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
- +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
- +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
- +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
- +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
- +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
- +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
- +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
- +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
- +
- +/* Interrupt Status Register */
- +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
- +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
- +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
- +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
- +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
- +#define PCIE_IR_SR_AHB_LU_ERR_S 4
- +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
- +#define PCIE_IR_SR_INT_MSG_NUM_S 9
- +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
- +
- +/* Message Control Register */
- +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
- +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
- +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
- +
- +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
- +
- +/* Vendor-Defined Message Requester ID Register */
- +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
- +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
- +#define PCIE_VDM_RID_VDMRID_S 0
- +
- +/* ASPM Control Register */
- +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
- +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
- +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
- +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
- +
- +/* Vendor Message DW0 Register */
- +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
- +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
- +#define PCIE_VM_MSG_DW0_TYPE_S 0
- +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
- +#define PCIE_VM_MSG_DW0_FORMAT_S 5
- +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
- +#define PCIE_VM_MSG_DW0_TC_S 12
- +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
- +#define PCIE_VM_MSG_DW0_ATTR_S 18
- +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
- +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
- +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
- +#define PCIE_VM_MSG_DW0_LEN_S 22
- +
- +/* Format Definition */
- +enum {
- + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
- + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
- + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
- + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
- +};
- +
- +/* Traffic Class Definition */
- +enum {
- + PCIE_VM_MSG_TC0 = 0,
- + PCIE_VM_MSG_TC1,
- + PCIE_VM_MSG_TC2,
- + PCIE_VM_MSG_TC3,
- + PCIE_VM_MSG_TC4,
- + PCIE_VM_MSG_TC5,
- + PCIE_VM_MSG_TC6,
- + PCIE_VM_MSG_TC7,
- +};
- +
- +/* Attributes Definition */
- +enum {
- + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
- + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
- + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
- + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
- +};
- +
- +/* Payload Size Definition */
- +#define PCIE_VM_MSG_LEN_MIN 0
- +#define PCIE_VM_MSG_LEN_MAX 1024
- +
- +/* Vendor Message DW1 Register */
- +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
- +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
- +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
- +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
- +#define PCIE_VM_MSG_DW1_CODE_S 16
- +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
- +#define PCIE_VM_MSG_DW1_TAG_S 24
- +
- +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
- +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
- +
- +/* Vendor Message Request Register */
- +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
- +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
- +
- +
- +/* AHB Slave Side Band Control Register */
- +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
- +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
- +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
- +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
- +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
- +#define PCIE_AHB_SSB_REQ_ATTR_S 3
- +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
- +#define PCIE_AHB_SSB_REQ_TC_S 5
- +
- +/* AHB Master SideBand Ctrl Register */
- +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
- +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
- +#define PCIE_AHB_MSB_RESP_ATTR_S 0
- +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
- +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
- +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
- +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
- +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
- +
- +/* AHB Control Register, fixed bus enumeration exception */
- +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
- +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
- +
- +/* Interrupt Enalbe Register */
- +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
- +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
- +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
- +
- +/* PCIe interrupt enable/control/capture register definition */
- +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
- +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
- +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
- +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
- +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
- +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
- +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
- +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
- +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
- +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
- +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
- +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
- +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
- +#define PCIE_IRN_INTA 0x00002000 /* INTA */
- +#define PCIE_IRN_INTB 0x00004000 /* INTB */
- +#define PCIE_IRN_INTC 0x00008000 /* INTC */
- +#define PCIE_IRN_INTD 0x00010000 /* INTD */
- +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
- +
- +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
- + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
- + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
- + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
- + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
- +/* PCIe RC Configuration Register */
- +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
- +
- +/* Bit definition from pci_reg.h */
- +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
- +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
- +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
- +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
- +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
- +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
- +
- +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
- +/* Bus Number Register bits */
- +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
- +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
- +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
- +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
- +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
- +#define PCIE_PNR_SUB_BUS_NUM_S 16
- +
- +/* IO Base/Limit Register bits */
- +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
- +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
- +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
- +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
- +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
- +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
- +
- +/* Non-prefetchable Memory Base/Limit Register bit */
- +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
- +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
- +#define PCIE_MBML_MEM_BASE_ADDR_S 4
- +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
- +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
- +
- +/* Prefetchable Memory Base/Limit Register bit */
- +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
- +#define PCIE_PMBL_64BIT_ADDR 0x00000001
- +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
- +#define PCIE_PMBL_UPPER_12BIT_S 4
- +#define PCIE_PMBL_E64MA 0x00010000
- +#define PCIE_PMBL_END_ADDR 0xFFF00000
- +#define PCIE_PMBL_END_ADDR_S 20
- +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
- +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
- +
- +/* I/O Base/Limit Upper 16 bits register */
- +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
- +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
- +
- +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
- +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
- +
- +/* Interrupt and Secondary Bridge Control Register */
- +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
- +
- +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
- +#define PCIE_INTRBCTRL_INT_LINE_S 0
- +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
- +#define PCIE_INTRBCTRL_INT_PIN_S 8
- +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
- +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
- +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
- +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
- +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
- +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
- +/* Others are read only */
- +enum {
- + PCIE_INTRBCTRL_INT_NON = 0,
- + PCIE_INTRBCTRL_INTA,
- + PCIE_INTRBCTRL_INTB,
- + PCIE_INTRBCTRL_INTC,
- + PCIE_INTRBCTRL_INTD,
- +};
- +
- +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
- +
- +/* Power Management Control and Status Register */
- +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
- +
- +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
- +#define PCIE_PM_CSR_POWER_STATE_S 0
- +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
- +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
- +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
- +
- +/* MSI Capability Register for EP */
- +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
- +
- +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
- +#define PCIE_MCAPR_MSI_CAP_ID_S 0
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
- +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
- +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
- +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
- +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
- +
- +/* MSI Message Address Register */
- +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
- +
- +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
- +
- +/* MSI Message Upper Address Register */
- +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
- +
- +/* MSI Message Data Register */
- +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
- +
- +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
- +#define PCIE_MD_DATA_S 0
- +
- +/* PCI Express Capability Register */
- +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
- +
- +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
- +#define PCIE_XCAP_ID_S 0
- +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
- +#define PCIE_XCAP_NEXT_CAP_S 8
- +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
- +#define PCIE_XCAP_VER_S 16
- +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
- +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
- +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
- +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
- +#define PCIE_XCAP_MSG_INT_NUM_S 25
- +
- +/* Device Capability Register */
- +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
- +
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
- +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
- +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
- +#define PCIE_DCAP_PHANTOM_FUNC_S 3
- +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
- +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
- +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
- +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
- +#define PCIE_DCAP_EP_L1_LATENCY_S 9
- +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
- +
- +/* Maximum payload size supported */
- +enum {
- + PCIE_MAX_PAYLOAD_128 = 0,
- + PCIE_MAX_PAYLOAD_256,
- + PCIE_MAX_PAYLOAD_512,
- + PCIE_MAX_PAYLOAD_1024,
- + PCIE_MAX_PAYLOAD_2048,
- + PCIE_MAX_PAYLOAD_4096,
- +};
- +
- +/* Device Control and Status Register */
- +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
- +
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
- +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
- +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
- +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
- +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
- +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
- +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
- +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
- +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
- +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
- +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
- +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
- +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
- +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
- +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
- +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
- +
- +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
- + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
- + PCIE_DCTLSYS_UR_REQ_EN)
- +
- +/* Link Capability Register */
- +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
- +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
- +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
- +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
- +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
- +#define PCIE_LCAP_ASPM_LEVEL_S 10
- +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
- +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
- +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
- +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
- +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
- +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
- +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
- +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
- +#define PCIE_LCAP_PORT_NUM_S 24
- +
- +/* Maximum Length width definition */
- +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
- +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
- +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
- +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
- +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
- +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
- +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
- +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
- +
- +/* Active State Link PM definition */
- +enum {
- + PCIE_ASPM_RES0 = 0,
- + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
- + PCIE_ASPM_RES1,
- + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
- +};
- +
- +/* L0s Exit Latency definition */
- +enum {
- + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
- + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
- + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
- + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
- + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
- + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
- + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
- + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
- +};
- +
- +/* L1 Exit Latency definition */
- +enum {
- + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
- + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
- + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
- + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
- + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
- + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
- + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
- + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
- +};
- +
- +/* Link Control and Status Register */
- +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
- +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
- +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
- +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
- +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
- +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
- +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
- +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
- +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
- +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
- +#define PCIE_LCTLSTS_LINK_SPEED_S 16
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
- +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
- +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
- +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
- +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
- +
- +/* Slot Capabilities Register */
- +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
- +
- +/* Slot Capabilities */
- +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
- +
- +/* Root Control and Capability Register */
- +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
- +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
- +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
- +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
- +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
- +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
- + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
- +/* Root Status Register */
- +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
- +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
- +#define PCIE_RSTS_PME_REQ_ID_S 0
- +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
- +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
- +
- +/* PCI Express Enhanced Capability Header */
- +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
- +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
- +#define PCIE_ENHANCED_CAP_ID_S 0
- +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
- +#define PCIE_ENHANCED_CAP_VER_S 16
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
- +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
- +
- +/* Uncorrectable Error Status Register */
- +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
- +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
- +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
- +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
- +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
- +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
- +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
- +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
- +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
- +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
- +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
- +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
- +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
- + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
- + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
- + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
- +
- +/* Uncorrectable Error Mask Register, Mask means no report */
- +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
- +
- +/* Uncorrectable Error Severity Register */
- +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
- +
- +/* Correctable Error Status Register */
- +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
- +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
- +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
- +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
- +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
- +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
- +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
- +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
- + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
- +
- +/* Correctable Error Mask Register */
- +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
- +
- +/* Advanced Error Capabilities and Control Register */
- +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
- +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
- +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
- +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
- +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
- +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
- +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
- +
- +/* Header Log Register 1 */
- +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
- +
- +/* Header Log Register 2 */
- +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
- +
- +/* Header Log Register 3 */
- +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
- +
- +/* Header Log Register 4 */
- +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
- +
- +/* Root Error Command Register */
- +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
- +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
- +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
- +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
- +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
- + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
- +
- +/* Root Error Status Register */
- +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
- +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
- +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
- +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
- +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
- +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
- +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
- +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
- +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
- +
- +/* Error Source Indentification Register */
- +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
- +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
- +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
- +
- +/* VC Enhanced Capability Header */
- +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
- +
- +/* Port VC Capability Register */
- +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
- +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
- +#define PCIE_PVC1_EXT_VC_CNT_S 0
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
- +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
- +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
- +#define PCIE_PVC1_REF_CLK_S 8
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
- +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
- +
- +/* Extended Virtual Channel Count Defintion */
- +#define PCIE_EXT_VC_CNT_MIN 0
- +#define PCIE_EXT_VC_CNT_MAX 7
- +
- +/* Port Arbitration Table Entry Size Definition */
- +enum {
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
- + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
- +};
- +
- +/* Port VC Capability Register 2 */
- +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
- +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
- +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
- +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
- +
- +/* Port VC Control and Status Register */
- +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
- +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
- +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
- +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
- +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
- +
- +/* VC0 Resource Capability Register */
- +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
- +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
- +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
- +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
- + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
- + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
- +
- +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
- +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
- +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
- +
- +/* VC0 Resource Control Register */
- +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
- +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
- +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
- +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
- +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
- +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
- +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
- +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
- +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
- +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
- +
- +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
- +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
- +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
- +#define PCIE_VC0_RC0_VC_ID_S 24
- +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
- +
- +/* VC0 Resource Status Register */
- +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
- +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
- +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
- +
- +/* Ack Latency Timer and Replay Timer Register */
- +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
- +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
- +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
- +
- +/* Other Message Register */
- +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
- +
- +/* Port Force Link Register */
- +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
- +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
- +#define PCIE_PFLR_LINK_NUM_S 0
- +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
- +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
- +#define PCIE_PFLR_LINK_STATE_S 16
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
- +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
- +
- +/* Ack Frequency Register */
- +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
- +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
- +#define PCIE_AFR_AF_S 0
- +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
- +#define PCIE_AFR_FTS_NUM_S 8
- +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
- +#define PCIE_AFR_COM_FTS_NUM_S 16
- +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
- +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
- +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
- +#define PCIE_AFR_FTS_NUM_DEFAULT 32
- +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
- +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
- +
- +/* Port Link Control Register */
- +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
- +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
- +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
- +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
- +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
- +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
- +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
- +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
- +#define PCIE_PLCR_LINK_MODE_S 16
- +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
- +
- +/* Lane Skew Register */
- +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
- +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
- +#define PCIE_LSR_LANE_SKEW_NUM_S 0
- +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
- +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
- +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
- +
- +/* Symbol Number Register */
- +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
- +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
- +#define PCIE_SNR_TS_S 0
- +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
- +#define PCIE_SNR_SKP_S 8
- +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
- +#define PCIE_SNR_REPLAY_TIMER_S 14
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
- +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
- +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
- +#define PCIE_SNR_FC_TIMER_S 28
- +
- +/* Symbol Timer Register and Filter Mask Register 1 */
- +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
- +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
- +#define PCIE_STRFMR_SKP_INTERVAL_S 0
- +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
- +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
- +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
- +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
- +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
- +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
- +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
- +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
- +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
- +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
- +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
- +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
- +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
- +
- +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
- +
- +/* Filter Masker Register 2 */
- +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
- +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
- +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
- +
- +/* Debug Register 0 */
- +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
- +
- +/* Debug Register 1 */
- +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
- +
- +/* Transmit Posted FC Credit Status Register */
- +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
- +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
- +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Non-Posted FC Credit Status */
- +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
- +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
- +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
- +
- +/* Transmit Complete FC Credit Status Register */
- +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
- +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
- +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
- +
- +/* Queue Status Register */
- +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
- +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
- +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
- +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
- +
- +/* VC Transmit Arbitration Register 1 */
- +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
- +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
- +
- +/* VC Transmit Arbitration Register 2 */
- +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
- +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
- +
- +/* VC0 Posted Receive Queue Control Register */
- +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
- +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
- +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
- +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
- +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
- +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
- +
- +/* VC0 Non-Posted Receive Queue Control */
- +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
- +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
- +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
- +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
- +
- +/* VC0 Completion Receive Queue Control */
- +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
- +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
- +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
- +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
- +
- +/* Applicable to the above three registers */
- +enum {
- + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
- + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
- + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
- +};
- +
- +/* VC0 Posted Buffer Depth Register */
- +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
- +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
- +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Non-Posted Buffer Depth Register */
- +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
- +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
- +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
- +
- +/* VC0 Completion Buffer Depth Register */
- +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
- +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
- +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
- +
- +/* PHY Status Register, all zeros in VR9 */
- +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
- +
- +/* PHY Control Register, all zeros in VR9 */
- +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
- +
- +/*
- + * PCIe PDI PHY register definition, suppose all the following
- + * stuff is confidential.
- + * XXX, detailed bit definition
- + */
- +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
- +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
- +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
- +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
- +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
- +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
- +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
- +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
- +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
- +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
- +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
- +
- +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
- +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
- +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
- +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
- +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
- +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
- +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
- +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
- +
- +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
- +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
- +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
- +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
- +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
- +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
- +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
- +
- +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
- +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
- +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
- +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
- +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
- +
- +/* Interrupt related stuff */
- +#define PCIE_LEGACY_DISABLE 0
- +#define PCIE_LEGACY_INTA 1
- +#define PCIE_LEGACY_INTB 2
- +#define PCIE_LEGACY_INTC 3
- +#define PCIE_LEGACY_INTD 4
- +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
- +
- +#define PCIE_IRQ_LOCK(lock) do { \
- + unsigned long flags; \
- + spin_lock_irqsave(&(lock), flags);
- +#define PCIE_IRQ_UNLOCK(lock) \
- + spin_unlock_irqrestore(&(lock), flags); \
- +} while (0)
- +
- +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
- +#define IRQF_SHARED SA_SHIRQ
- +#endif
- +
- +#define PCIE_MSG_MSI 0x00000001
- +#define PCIE_MSG_ISR 0x00000002
- +#define PCIE_MSG_FIXUP 0x00000004
- +#define PCIE_MSG_READ_CFG 0x00000008
- +#define PCIE_MSG_WRITE_CFG 0x00000010
- +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
- +#define PCIE_MSG_REG 0x00000020
- +#define PCIE_MSG_INIT 0x00000040
- +#define PCIE_MSG_ERR 0x00000080
- +#define PCIE_MSG_PHY 0x00000100
- +#define PCIE_MSG_ANY 0x000001ff
- +
- +#define IFX_PCIE_PORT0 0
- +#define IFX_PCIE_PORT1 1
- +
- +#ifdef CONFIG_IFX_PCIE_2ND_CORE
- +#define IFX_PCIE_CORE_NR 2
- +#else
- +#define IFX_PCIE_CORE_NR 1
- +#endif
- +
- +//#define IFX_PCIE_ERROR_INT
- +
- +//#define IFX_PCIE_DBG
- +
- +#if defined(IFX_PCIE_DBG)
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
- + if (g_pcie_debug_flag & (_m)) { \
- + ifx_pcie_debug((_fmt), ##args); \
- + } \
- +} while (0)
- +
- +#define INLINE
- +#else
- +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
- + do {} while(0)
- +#define INLINE inline
- +#endif
- +
- +struct ifx_pci_controller {
- + struct pci_controller pcic;
- +
- + /* RC specific, per host bus information */
- + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
- +};
- +
- +typedef struct ifx_pcie_ir_irq {
- + const unsigned int irq;
- + const char name[16];
- +}ifx_pcie_ir_irq_t;
- +
- +typedef struct ifx_pcie_legacy_irq{
- + const u32 irq_bit;
- + const int irq;
- +}ifx_pcie_legacy_irq_t;
- +
- +typedef struct ifx_pcie_irq {
- + ifx_pcie_ir_irq_t ir_irq;
- + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
- +}ifx_pcie_irq_t;
- +
- +extern u32 g_pcie_debug_flag;
- +extern void ifx_pcie_debug(const char *fmt, ...);
- +extern void pcie_phy_clock_mode_setup(int pcie_port);
- +extern void pcie_msi_pic_init(int pcie_port);
- +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
- +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
- +
- +
- +#include <linux/types.h>
- +#include <linux/delay.h>
- +#include <linux/gpio.h>
- +#include <linux/clk.h>
- +
- +#include <lantiq_soc.h>
- +
- +#define IFX_PCIE_GPIO_RESET 38
- +#define IFX_REG_R32 ltq_r32
- +#define IFX_REG_W32 ltq_w32
- +#define CONFIG_IFX_PCIE_HW_SWAP
- +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
- +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
- +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
- +
- +#define IFX_RCU (KSEG1 | 0x1F203000)
- +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
- +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
- +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
- +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
- +
- +#define IFX_PMU1_MODULE_PCIE_PHY (0)
- +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
- +#define IFX_PMU1_MODULE_PDI (4)
- +#define IFX_PMU1_MODULE_MSI (5)
- +
- +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
- +
- +
- +static inline void pcie_ep_gpio_rst_init(int pcie_port)
- +{
- +}
- +
- +static inline void pcie_ahb_pmu_setup(void)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "ahb");
- + clk_enable(clk);
- + //ltq_pmu_enable(PMU_AHBM | PMU_AHBS);
- +}
- +
- +static inline void pcie_rcu_endian_setup(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- +#ifdef CONFIG_IFX_PCIE_HW_SWAP
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg |= IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#else
- + reg |= IFX_RCU_AHB_BE_PCIE_M;
- + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
- + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
- +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
- +}
- +
- +static inline void pcie_phy_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "phy");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PCIE_PHY);
- +}
- +
- +static inline void pcie_phy_pmu_disable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "phy");
- + clk_disable(clk);
- + //ltq_pmu1_disable(1<<IFX_PMU1_MODULE_PCIE_PHY);
- +}
- +
- +static inline void pcie_pdi_big_endian(int pcie_port)
- +{
- + u32 reg;
- +
- + /* SRAM2PDI endianness control. */
- + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
- + /* Config AHB->PCIe and PDI endianness */
- + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
- + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
- +}
- +
- +static inline void pcie_pdi_pmu_enable(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "pdi");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PDI);
- +}
- +
- +static inline void pcie_core_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- +
- + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
- + reg |= 0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_core_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + /* Reset PCIe PHY & Core, bit 22 */
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00400000;
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_assert(int pcie_port)
- +{
- + u32 reg;
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg |= 0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_phy_rst_deassert(int pcie_port)
- +{
- + u32 reg;
- +
- + /* Make sure one micro-second delay */
- + udelay(1);
- +
- + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
- + reg &= ~0x00001000; /* Bit 12 */
- + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
- +}
- +
- +static inline void pcie_device_rst_assert(int pcie_port)
- +{
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
- + // ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_device_rst_deassert(int pcie_port)
- +{
- + mdelay(100);
- + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
- +// ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
- +}
- +
- +static inline void pcie_core_pmu_setup(int pcie_port)
- +{
- + struct clk *clk;
- + clk = clk_get_sys("ltq_pcie", "ctl");
- + clk_enable(clk);
- + clk = clk_get_sys("ltq_pcie", "bus");
- + clk_enable(clk);
- +
- + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_PCIE_CTRL);
- + //ltq_pmu_enable(1 << IFX_PMU_MODULE_PCIE_L0_CLK);
- +}
- +
- +static inline void pcie_msi_init(int pcie_port)
- +{
- + struct clk *clk;
- + pcie_msi_pic_init(pcie_port);
- + clk = clk_get_sys("ltq_pcie", "msi");
- + clk_enable(clk);
- + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_MSI);
- +}
- +
- +static inline u32
- +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
- +{
- + u32 tbus_number = bus_number;
- +
- +#ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tbus_number -= pcibios_1st_host_bus_nr();
- + }
- +#endif /* CONFIG_PCI_LANTIQ */
- + return tbus_number;
- +}
- +
- +static inline u32
- +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
- +{
- + struct pci_dev *pdev;
- + u32 tvalue = value;
- +
- + /* Sanity check */
- + pdev = pci_get_slot(bus, devfn);
- + if (pdev == NULL) {
- + return tvalue;
- + }
- +
- + /* Only care about PCI bridge */
- + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
- + return tvalue;
- + }
- +
- + if (read) { /* Read hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
- + }
- + #endif /* CONFIG_PCI_LANTIQ */
- + }
- + else { /* Write hack */
- + #ifdef CONFIG_PCI_LANTIQ
- + if (pcibios_host_nr() > 1) {
- + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
- + }
- + #endif
- + }
- + return tvalue;
- +}
- +
- +#endif /* IFXMIPS_PCIE_VR9_H */
- +
- --- a/drivers/pci/pcie/aer/Kconfig
- +++ b/drivers/pci/pcie/aer/Kconfig
- @@ -19,6 +19,7 @@ config PCIEAER
- config PCIE_ECRC
- bool "PCI Express ECRC settings control"
- depends on PCIEAER
- + default n
- help
- Used to override firmware/bios settings for PCI Express ECRC
- (transaction layer end-to-end CRC checking).
- --- a/include/linux/pci.h
- +++ b/include/linux/pci.h
- @@ -1163,6 +1163,8 @@ void pci_walk_bus(struct pci_bus *top, i
- void *userdata);
- int pci_cfg_space_size(struct pci_dev *dev);
- unsigned char pci_bus_max_busnr(struct pci_bus *bus);
- +int pcibios_host_nr(void);
- +int pcibios_1st_host_bus_nr(void);
- void pci_setup_bridge(struct pci_bus *bus);
- resource_size_t pcibios_window_alignment(struct pci_bus *bus,
- unsigned long type);
- --- a/include/linux/pci_ids.h
- +++ b/include/linux/pci_ids.h
- @@ -1051,6 +1051,12 @@
- #define PCI_DEVICE_ID_SGI_LITHIUM 0x1002
- #define PCI_DEVICE_ID_SGI_IOC4 0x100a
-
- +#define PCI_VENDOR_ID_INFINEON 0x15D1
- +#define PCI_DEVICE_ID_INFINEON_DANUBE 0x000F
- +#define PCI_DEVICE_ID_INFINEON_PCIE 0x0011
- +#define PCI_VENDOR_ID_LANTIQ 0x1BEF
- +#define PCI_DEVICE_ID_LANTIQ_PCIE 0x00
- +
- #define PCI_VENDOR_ID_WINBOND 0x10ad
- #define PCI_DEVICE_ID_WINBOND_82C105 0x0105
- #define PCI_DEVICE_ID_WINBOND_83C553 0x0565
|