0001-MIPS-lantiq-add-pcie-driver.patch 225 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001100210031004100510061007100810091010101110121013101410151016101710181019102010211022102310241025102610271028102910301031103210331034103510361037103810391040104110421043104410451046104710481049105010511052105310541055105610571058105910601061106210631064106510661067106810691070107110721073107410751076107710781079108010811082108310841085108610871088108910901091109210931094109510961097109810991100110111021103110411051106110711081109111011111112111311141115111611171118111911201121112211231124112511261127112811291130113111321133113411351136113711381139114011411142114311441145114611471148114911501151115211531154115511561157115811591160116111621163116411651166116711681169117011711172117311741175117611771178117911801181118211831184118511861187118811891190119111921193119411951196119711981199120012011202120312041205120612071208120912101211121212131214121512161217121812191220122112221223122412251226122712281229123012311232123312341235123612371238123912401241124212431244124512461247124812491250125112521253125412551256125712581259126012611262126312641265126612671268126912701271127212731274127512761277127812791280128112821283128412851286128712881289129012911292129312941295129612971298129913001301130213031304130513061307130813091310131113121313131413151316131713181319132013211322132313241325132613271328132913301331133213331334133513361337133813391340134113421343134413451346134713481349135013511352135313541355135613571358135913601361136213631364136513661367136813691370137113721373137413751376137713781379138013811382138313841385138613871388138913901391139213931394139513961397139813991400140114021403140414051406140714081409141014111412141314141415141614171418141914201421142214231424142514261427142814291430143114321433143414351436143714381439144014411442144314441445144614471448144914501451145214531454145514561457145814591460146114621463146414651466146714681469147014711472147314741475147614771478147914801481148214831484148514861487148814891490149114921493149414951496149714981499150015011502150315041505150615071508150915101511151215131514151515161517151815191520152115221523152415251526152715281529153015311532153315341535153615371538153915401541154215431544154515461547154815491550155115521553155415551556155715581559156015611562156315641565156615671568156915701571157215731574157515761577157815791580158115821583158415851586158715881589159015911592159315941595159615971598159916001601160216031604160516061607160816091610161116121613161416151616161716181619162016211622162316241625162616271628162916301631163216331634163516361637163816391640164116421643164416451646164716481649165016511652165316541655165616571658165916601661166216631664166516661667166816691670167116721673167416751676167716781679168016811682168316841685168616871688168916901691169216931694169516961697169816991700170117021703170417051706170717081709171017111712171317141715171617171718171917201721172217231724172517261727172817291730173117321733173417351736173717381739174017411742174317441745174617471748174917501751175217531754175517561757175817591760176117621763176417651766176717681769177017711772177317741775177617771778177917801781178217831784178517861787178817891790179117921793179417951796179717981799180018011802180318041805180618071808180918101811181218131814181518161817181818191820182118221823182418251826182718281829183018311832183318341835183618371838183918401841184218431844184518461847184818491850185118521853185418551856185718581859186018611862186318641865186618671868186918701871187218731874187518761877187818791880188118821883188418851886188718881889189018911892189318941895189618971898189919001901190219031904190519061907190819091910191119121913191419151916191719181919192019211922192319241925192619271928192919301931193219331934193519361937193819391940194119421943194419451946194719481949195019511952195319541955195619571958195919601961196219631964196519661967196819691970197119721973197419751976197719781979198019811982198319841985198619871988198919901991199219931994199519961997199819992000200120022003200420052006200720082009201020112012201320142015201620172018201920202021202220232024202520262027202820292030203120322033203420352036203720382039204020412042204320442045204620472048204920502051205220532054205520562057205820592060206120622063206420652066206720682069207020712072207320742075207620772078207920802081208220832084208520862087208820892090209120922093209420952096209720982099210021012102210321042105210621072108210921102111211221132114211521162117211821192120212121222123212421252126212721282129213021312132213321342135213621372138213921402141214221432144214521462147214821492150215121522153215421552156215721582159216021612162216321642165216621672168216921702171217221732174217521762177217821792180218121822183218421852186218721882189219021912192219321942195219621972198219922002201220222032204220522062207220822092210221122122213221422152216221722182219222022212222222322242225222622272228222922302231223222332234223522362237223822392240224122422243224422452246224722482249225022512252225322542255225622572258225922602261226222632264226522662267226822692270227122722273227422752276227722782279228022812282228322842285228622872288228922902291229222932294229522962297229822992300230123022303230423052306230723082309231023112312231323142315231623172318231923202321232223232324232523262327232823292330233123322333233423352336233723382339234023412342234323442345234623472348234923502351235223532354235523562357235823592360236123622363236423652366236723682369237023712372237323742375237623772378237923802381238223832384238523862387238823892390239123922393239423952396239723982399240024012402240324042405240624072408240924102411241224132414241524162417241824192420242124222423242424252426242724282429243024312432243324342435243624372438243924402441244224432444244524462447244824492450245124522453245424552456245724582459246024612462246324642465246624672468246924702471247224732474247524762477247824792480248124822483248424852486248724882489249024912492249324942495249624972498249925002501250225032504250525062507250825092510251125122513251425152516251725182519252025212522252325242525252625272528252925302531253225332534253525362537253825392540254125422543254425452546254725482549255025512552255325542555255625572558255925602561256225632564256525662567256825692570257125722573257425752576257725782579258025812582258325842585258625872588258925902591259225932594259525962597259825992600260126022603260426052606260726082609261026112612261326142615261626172618261926202621262226232624262526262627262826292630263126322633263426352636263726382639264026412642264326442645264626472648264926502651265226532654265526562657265826592660266126622663266426652666266726682669267026712672267326742675267626772678267926802681268226832684268526862687268826892690269126922693269426952696269726982699270027012702270327042705270627072708270927102711271227132714271527162717271827192720272127222723272427252726272727282729273027312732273327342735273627372738273927402741274227432744274527462747274827492750275127522753275427552756275727582759276027612762276327642765276627672768276927702771277227732774277527762777277827792780278127822783278427852786278727882789279027912792279327942795279627972798279928002801280228032804280528062807280828092810281128122813281428152816281728182819282028212822282328242825282628272828282928302831283228332834283528362837283828392840284128422843284428452846284728482849285028512852285328542855285628572858285928602861286228632864286528662867286828692870287128722873287428752876287728782879288028812882288328842885288628872888288928902891289228932894289528962897289828992900290129022903290429052906290729082909291029112912291329142915291629172918291929202921292229232924292529262927292829292930293129322933293429352936293729382939294029412942294329442945294629472948294929502951295229532954295529562957295829592960296129622963296429652966296729682969297029712972297329742975297629772978297929802981298229832984298529862987298829892990299129922993299429952996299729982999300030013002300330043005300630073008300930103011301230133014301530163017301830193020302130223023302430253026302730283029303030313032303330343035303630373038303930403041304230433044304530463047304830493050305130523053305430553056305730583059306030613062306330643065306630673068306930703071307230733074307530763077307830793080308130823083308430853086308730883089309030913092309330943095309630973098309931003101310231033104310531063107310831093110311131123113311431153116311731183119312031213122312331243125312631273128312931303131313231333134313531363137313831393140314131423143314431453146314731483149315031513152315331543155315631573158315931603161316231633164316531663167316831693170317131723173317431753176317731783179318031813182318331843185318631873188318931903191319231933194319531963197319831993200320132023203320432053206320732083209321032113212321332143215321632173218321932203221322232233224322532263227322832293230323132323233323432353236323732383239324032413242324332443245324632473248324932503251325232533254325532563257325832593260326132623263326432653266326732683269327032713272327332743275327632773278327932803281328232833284328532863287328832893290329132923293329432953296329732983299330033013302330333043305330633073308330933103311331233133314331533163317331833193320332133223323332433253326332733283329333033313332333333343335333633373338333933403341334233433344334533463347334833493350335133523353335433553356335733583359336033613362336333643365336633673368336933703371337233733374337533763377337833793380338133823383338433853386338733883389339033913392339333943395339633973398339934003401340234033404340534063407340834093410341134123413341434153416341734183419342034213422342334243425342634273428342934303431343234333434343534363437343834393440344134423443344434453446344734483449345034513452345334543455345634573458345934603461346234633464346534663467346834693470347134723473347434753476347734783479348034813482348334843485348634873488348934903491349234933494349534963497349834993500350135023503350435053506350735083509351035113512351335143515351635173518351935203521352235233524352535263527352835293530353135323533353435353536353735383539354035413542354335443545354635473548354935503551355235533554355535563557355835593560356135623563356435653566356735683569357035713572357335743575357635773578357935803581358235833584358535863587358835893590359135923593359435953596359735983599360036013602360336043605360636073608360936103611361236133614361536163617361836193620362136223623362436253626362736283629363036313632363336343635363636373638363936403641364236433644364536463647364836493650365136523653365436553656365736583659366036613662366336643665366636673668366936703671367236733674367536763677367836793680368136823683368436853686368736883689369036913692369336943695369636973698369937003701370237033704370537063707370837093710371137123713371437153716371737183719372037213722372337243725372637273728372937303731373237333734373537363737373837393740374137423743374437453746374737483749375037513752375337543755375637573758375937603761376237633764376537663767376837693770377137723773377437753776377737783779378037813782378337843785378637873788378937903791379237933794379537963797379837993800380138023803380438053806380738083809381038113812381338143815381638173818381938203821382238233824382538263827382838293830383138323833383438353836383738383839384038413842384338443845384638473848384938503851385238533854385538563857385838593860386138623863386438653866386738683869387038713872387338743875387638773878387938803881388238833884388538863887388838893890389138923893389438953896389738983899390039013902390339043905390639073908390939103911391239133914391539163917391839193920392139223923392439253926392739283929393039313932393339343935393639373938393939403941394239433944394539463947394839493950395139523953395439553956395739583959396039613962396339643965396639673968396939703971397239733974397539763977397839793980398139823983398439853986398739883989399039913992399339943995399639973998399940004001400240034004400540064007400840094010401140124013401440154016401740184019402040214022402340244025402640274028402940304031403240334034403540364037403840394040404140424043404440454046404740484049405040514052405340544055405640574058405940604061406240634064406540664067406840694070407140724073407440754076407740784079408040814082408340844085408640874088408940904091409240934094409540964097409840994100410141024103410441054106410741084109411041114112411341144115411641174118411941204121412241234124412541264127412841294130413141324133413441354136413741384139414041414142414341444145414641474148414941504151415241534154415541564157415841594160416141624163416441654166416741684169417041714172417341744175417641774178417941804181418241834184418541864187418841894190419141924193419441954196419741984199420042014202420342044205420642074208420942104211421242134214421542164217421842194220422142224223422442254226422742284229423042314232423342344235423642374238423942404241424242434244424542464247424842494250425142524253425442554256425742584259426042614262426342644265426642674268426942704271427242734274427542764277427842794280428142824283428442854286428742884289429042914292429342944295429642974298429943004301430243034304430543064307430843094310431143124313431443154316431743184319432043214322432343244325432643274328432943304331433243334334433543364337433843394340434143424343434443454346434743484349435043514352435343544355435643574358435943604361436243634364436543664367436843694370437143724373437443754376437743784379438043814382438343844385438643874388438943904391439243934394439543964397439843994400440144024403440444054406440744084409441044114412441344144415441644174418441944204421442244234424442544264427442844294430443144324433443444354436443744384439444044414442444344444445444644474448444944504451445244534454445544564457445844594460446144624463446444654466446744684469447044714472447344744475447644774478447944804481448244834484448544864487448844894490449144924493449444954496449744984499450045014502450345044505450645074508450945104511451245134514451545164517451845194520452145224523452445254526452745284529453045314532453345344535453645374538453945404541454245434544454545464547454845494550455145524553455445554556455745584559456045614562456345644565456645674568456945704571457245734574457545764577457845794580458145824583458445854586458745884589459045914592459345944595459645974598459946004601460246034604460546064607460846094610461146124613461446154616461746184619462046214622462346244625462646274628462946304631463246334634463546364637463846394640464146424643464446454646464746484649465046514652465346544655465646574658465946604661466246634664466546664667466846694670467146724673467446754676467746784679468046814682468346844685468646874688468946904691469246934694469546964697469846994700470147024703470447054706470747084709471047114712471347144715471647174718471947204721472247234724472547264727472847294730473147324733473447354736473747384739474047414742474347444745474647474748474947504751475247534754475547564757475847594760476147624763476447654766476747684769477047714772477347744775477647774778477947804781478247834784478547864787478847894790479147924793479447954796479747984799480048014802480348044805480648074808480948104811481248134814481548164817481848194820482148224823482448254826482748284829483048314832483348344835483648374838483948404841484248434844484548464847484848494850485148524853485448554856485748584859486048614862486348644865486648674868486948704871487248734874487548764877487848794880488148824883488448854886488748884889489048914892489348944895489648974898489949004901490249034904490549064907490849094910491149124913491449154916491749184919492049214922492349244925492649274928492949304931493249334934493549364937493849394940494149424943494449454946494749484949495049514952495349544955495649574958495949604961496249634964496549664967496849694970497149724973497449754976497749784979498049814982498349844985498649874988498949904991499249934994499549964997499849995000500150025003500450055006500750085009501050115012501350145015501650175018501950205021502250235024502550265027502850295030503150325033503450355036503750385039504050415042504350445045504650475048504950505051505250535054505550565057505850595060506150625063506450655066506750685069507050715072507350745075507650775078507950805081508250835084508550865087508850895090509150925093509450955096509750985099510051015102510351045105510651075108510951105111511251135114511551165117511851195120512151225123512451255126512751285129513051315132513351345135513651375138513951405141514251435144514551465147514851495150515151525153515451555156515751585159516051615162516351645165516651675168516951705171517251735174517551765177517851795180518151825183518451855186518751885189519051915192519351945195519651975198519952005201520252035204520552065207520852095210521152125213521452155216521752185219522052215222522352245225522652275228522952305231523252335234523552365237523852395240524152425243524452455246524752485249525052515252525352545255525652575258525952605261526252635264526552665267526852695270527152725273527452755276527752785279528052815282528352845285528652875288528952905291529252935294529552965297529852995300530153025303530453055306530753085309531053115312531353145315531653175318531953205321532253235324532553265327532853295330533153325333533453355336533753385339534053415342534353445345534653475348534953505351535253535354535553565357535853595360536153625363536453655366536753685369537053715372537353745375537653775378537953805381538253835384538553865387538853895390539153925393539453955396539753985399540054015402540354045405540654075408540954105411541254135414541554165417541854195420542154225423542454255426542754285429543054315432543354345435543654375438543954405441544254435444544554465447544854495450545154525453545454555456545754585459546054615462546354645465546654675468546954705471547254735474547554765477547854795480548154825483548454855486548754885489549054915492549354945495549654975498549955005501550255035504550555065507550855095510551155125513551455155516551755185519552055215522552355245525552655275528552955305531553255335534553555365537553855395540
  1. From 6f933347d0b4ed02d9534f5fa07f7b99f13eeaa1 Mon Sep 17 00:00:00 2001
  2. From: John Crispin <blogic@openwrt.org>
  3. Date: Thu, 7 Aug 2014 18:12:28 +0200
  4. Subject: [PATCH 01/36] MIPS: lantiq: add pcie driver
  5. Signed-off-by: John Crispin <blogic@openwrt.org>
  6. ---
  7. arch/mips/lantiq/Kconfig | 10 +
  8. arch/mips/lantiq/xway/sysctrl.c | 2 +
  9. arch/mips/pci/Makefile | 2 +
  10. arch/mips/pci/fixup-lantiq-pcie.c | 82 +++
  11. arch/mips/pci/fixup-lantiq.c | 5 +-
  12. arch/mips/pci/ifxmips_pci_common.h | 57 ++
  13. arch/mips/pci/ifxmips_pcie.c | 1099 ++++++++++++++++++++++++++++++
  14. arch/mips/pci/ifxmips_pcie.h | 135 ++++
  15. arch/mips/pci/ifxmips_pcie_ar10.h | 290 ++++++++
  16. arch/mips/pci/ifxmips_pcie_msi.c | 392 +++++++++++
  17. arch/mips/pci/ifxmips_pcie_phy.c | 478 +++++++++++++
  18. arch/mips/pci/ifxmips_pcie_pm.c | 176 +++++
  19. arch/mips/pci/ifxmips_pcie_pm.h | 36 +
  20. arch/mips/pci/ifxmips_pcie_reg.h | 1001 +++++++++++++++++++++++++++
  21. arch/mips/pci/ifxmips_pcie_vr9.h | 271 ++++++++
  22. arch/mips/pci/pci.c | 25 +
  23. arch/mips/pci/pcie-lantiq.h | 1305 ++++++++++++++++++++++++++++++++++++
  24. drivers/pci/pcie/aer/Kconfig | 2 +-
  25. include/linux/pci.h | 2 +
  26. include/linux/pci_ids.h | 6 +
  27. 20 files changed, 5374 insertions(+), 2 deletions(-)
  28. create mode 100644 arch/mips/pci/fixup-lantiq-pcie.c
  29. create mode 100644 arch/mips/pci/ifxmips_pci_common.h
  30. create mode 100644 arch/mips/pci/ifxmips_pcie.c
  31. create mode 100644 arch/mips/pci/ifxmips_pcie.h
  32. create mode 100644 arch/mips/pci/ifxmips_pcie_ar10.h
  33. create mode 100644 arch/mips/pci/ifxmips_pcie_msi.c
  34. create mode 100644 arch/mips/pci/ifxmips_pcie_phy.c
  35. create mode 100644 arch/mips/pci/ifxmips_pcie_pm.c
  36. create mode 100644 arch/mips/pci/ifxmips_pcie_pm.h
  37. create mode 100644 arch/mips/pci/ifxmips_pcie_reg.h
  38. create mode 100644 arch/mips/pci/ifxmips_pcie_vr9.h
  39. create mode 100644 arch/mips/pci/pcie-lantiq.h
  40. --- a/arch/mips/lantiq/Kconfig
  41. +++ b/arch/mips/lantiq/Kconfig
  42. @@ -17,6 +17,7 @@ config SOC_XWAY
  43. bool "XWAY"
  44. select SOC_TYPE_XWAY
  45. select HW_HAS_PCI
  46. + select ARCH_SUPPORTS_MSI
  47. config SOC_FALCON
  48. bool "FALCON"
  49. @@ -37,6 +38,15 @@ config PCI_LANTIQ
  50. bool "PCI Support"
  51. depends on SOC_XWAY && PCI
  52. +config PCIE_LANTIQ
  53. + bool "PCIE Support"
  54. + depends on SOC_XWAY && PCI
  55. +
  56. +config PCIE_LANTIQ_MSI
  57. + bool
  58. + depends on PCIE_LANTIQ && PCI_MSI
  59. + default y
  60. +
  61. config XRX200_PHY_FW
  62. bool "XRX200 PHY firmware loader"
  63. depends on SOC_XWAY
  64. --- a/arch/mips/lantiq/xway/sysctrl.c
  65. +++ b/arch/mips/lantiq/xway/sysctrl.c
  66. @@ -377,6 +377,8 @@ void __init ltq_soc_init(void)
  67. PMU_PPE_EMA | PMU_PPE_TC | PMU_PPE_SLL01 |
  68. PMU_PPE_QSB | PMU_PPE_TOP);
  69. clkdev_add_pmu("1f203000.rcu", "gphy", 0, PMU_GPHY);
  70. + pmu_w32(~0, PMU_PWDSR1);
  71. + pmu_w32(pmu_r32(PMU_PWDSR) & ~PMU_PCIE_CLK, PMU_PWDSR);
  72. } else if (of_machine_is_compatible("lantiq,ar9")) {
  73. clkdev_add_static(ltq_ar9_cpu_hz(), ltq_ar9_fpi_hz(),
  74. ltq_ar9_fpi_hz(), CLOCK_250M);
  75. --- a/arch/mips/pci/Makefile
  76. +++ b/arch/mips/pci/Makefile
  77. @@ -43,6 +43,8 @@ obj-$(CONFIG_SNI_RM) += fixup-sni.o ops
  78. obj-$(CONFIG_LANTIQ) += fixup-lantiq.o
  79. obj-$(CONFIG_PCI_LANTIQ) += pci-lantiq.o ops-lantiq.o
  80. obj-$(CONFIG_SOC_RT3883) += pci-rt3883.o
  81. +obj-$(CONFIG_PCIE_LANTIQ) += ifxmips_pcie_phy.o ifxmips_pcie.o fixup-lantiq-pcie.o
  82. +obj-$(CONFIG_PCIE_LANTIQ_MSI) += pcie-lantiq-msi.o
  83. obj-$(CONFIG_TANBAC_TB0219) += fixup-tb0219.o
  84. obj-$(CONFIG_TANBAC_TB0226) += fixup-tb0226.o
  85. obj-$(CONFIG_TANBAC_TB0287) += fixup-tb0287.o
  86. --- /dev/null
  87. +++ b/arch/mips/pci/fixup-lantiq-pcie.c
  88. @@ -0,0 +1,82 @@
  89. +/******************************************************************************
  90. +**
  91. +** FILE NAME : ifxmips_fixup_pcie.c
  92. +** PROJECT : IFX UEIP for VRX200
  93. +** MODULES : PCIe
  94. +**
  95. +** DATE : 02 Mar 2009
  96. +** AUTHOR : Lei Chuanhua
  97. +** DESCRIPTION : PCIe Root Complex Driver
  98. +** COPYRIGHT : Copyright (c) 2009
  99. +** Infineon Technologies AG
  100. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  101. +**
  102. +** This program is free software; you can redistribute it and/or modify
  103. +** it under the terms of the GNU General Public License as published by
  104. +** the Free Software Foundation; either version 2 of the License, or
  105. +** (at your option) any later version.
  106. +** HISTORY
  107. +** $Version $Date $Author $Comment
  108. +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
  109. +*******************************************************************************/
  110. +/*!
  111. + \file ifxmips_fixup_pcie.c
  112. + \ingroup IFX_PCIE
  113. + \brief PCIe Fixup functions source file
  114. +*/
  115. +#include <linux/pci.h>
  116. +#include <linux/pci_regs.h>
  117. +#include <linux/pci_ids.h>
  118. +
  119. +#include <lantiq_soc.h>
  120. +
  121. +#include "pcie-lantiq.h"
  122. +
  123. +#define PCI_VENDOR_ID_INFINEON 0x15D1
  124. +#define PCI_DEVICE_ID_INFINEON_DANUBE 0x000F
  125. +#define PCI_DEVICE_ID_INFINEON_PCIE 0x0011
  126. +#define PCI_VENDOR_ID_LANTIQ 0x1BEF
  127. +#define PCI_DEVICE_ID_LANTIQ_PCIE 0x0011
  128. +
  129. +
  130. +
  131. +static void
  132. +ifx_pcie_fixup_resource(struct pci_dev *dev)
  133. +{
  134. + u32 reg;
  135. +
  136. + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
  137. +
  138. + printk("%s: fixup host controller %s (%04x:%04x)\n",
  139. + __func__, pci_name(dev), dev->vendor, dev->device);
  140. +
  141. + /* Setup COMMAND register */
  142. + reg = PCI_COMMAND_IO | PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER /* |
  143. + PCI_COMMAND_INTX_DISABLE */| PCI_COMMAND_SERR;
  144. + pci_write_config_word(dev, PCI_COMMAND, reg);
  145. + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
  146. +}
  147. +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE, ifx_pcie_fixup_resource);
  148. +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_VENDOR_ID_LANTIQ, ifx_pcie_fixup_resource);
  149. +
  150. +static void
  151. +ifx_pcie_rc_class_early_fixup(struct pci_dev *dev)
  152. +{
  153. + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: enter\n", __func__, pci_name(dev));
  154. +
  155. + if (dev->devfn == PCI_DEVFN(0, 0) &&
  156. + (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
  157. +
  158. + dev->class = (PCI_CLASS_BRIDGE_PCI << 8) | (dev->class & 0xff);
  159. +
  160. + printk(KERN_INFO "%s: fixed pcie host bridge to pci-pci bridge\n", __func__);
  161. + }
  162. + IFX_PCIE_PRINT(PCIE_MSG_FIXUP, "%s dev %s: exit\n", __func__, pci_name(dev));
  163. + mdelay(10);
  164. +}
  165. +
  166. +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INFINEON, PCI_DEVICE_ID_INFINEON_PCIE,
  167. + ifx_pcie_rc_class_early_fixup);
  168. +
  169. +DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_LANTIQ, PCI_DEVICE_ID_LANTIQ_PCIE,
  170. + ifx_pcie_rc_class_early_fixup);
  171. --- a/arch/mips/pci/fixup-lantiq.c
  172. +++ b/arch/mips/pci/fixup-lantiq.c
  173. @@ -8,12 +8,18 @@
  174. #include <linux/of_irq.h>
  175. #include <linux/of_pci.h>
  176. +#include "ifxmips_pci_common.h"
  177. int (*ltq_pci_plat_arch_init)(struct pci_dev *dev) = NULL;
  178. int (*ltq_pci_plat_dev_init)(struct pci_dev *dev) = NULL;
  179. int pcibios_plat_dev_init(struct pci_dev *dev)
  180. {
  181. +#ifdef CONFIG_PCIE_LANTIQ
  182. + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
  183. + ifx_pcie_bios_plat_dev_init(dev);
  184. +#endif
  185. +
  186. if (ltq_pci_plat_arch_init)
  187. return ltq_pci_plat_arch_init(dev);
  188. @@ -25,5 +31,10 @@ int pcibios_plat_dev_init(struct pci_dev
  189. int __init pcibios_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
  190. {
  191. +#ifdef CONFIG_PCIE_LANTIQ
  192. + if (pci_find_capability(dev, PCI_CAP_ID_EXP))
  193. + return ifx_pcie_bios_map_irq(dev, slot, pin);
  194. +#endif
  195. +
  196. return of_irq_parse_and_map_pci(dev, slot, pin);
  197. }
  198. --- /dev/null
  199. +++ b/arch/mips/pci/ifxmips_pci_common.h
  200. @@ -0,0 +1,57 @@
  201. +/******************************************************************************
  202. +**
  203. +** FILE NAME : ifxmips_pci_common.h
  204. +** PROJECT : IFX UEIP
  205. +** MODULES : PCI subsystem
  206. +**
  207. +** DATE : 30 June 2009
  208. +** AUTHOR : Lei Chuanhua
  209. +** DESCRIPTION : PCIe Root Complex Driver
  210. +** COPYRIGHT : Copyright (c) 2009
  211. +** Infineon Technologies AG
  212. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  213. +**
  214. +** This program is free software; you can redistribute it and/or modify
  215. +** it under the terms of the GNU General Public License as published by
  216. +** the Free Software Foundation; either version 2 of the License, or
  217. +** (at your option) any later version.
  218. +** HISTORY
  219. +** $Version $Date $Author $Comment
  220. +** 0.0.1 30 June,2009 Lei Chuanhua Initial version
  221. +*******************************************************************************/
  222. +
  223. +#ifndef IFXMIPS_PCI_COMMON_H
  224. +#define IFXMIPS_PCI_COMMON_H
  225. +#include <linux/version.h>
  226. +/*!
  227. + \defgroup IFX_PCI_COM IFX PCI/PCIe common parts for OS integration
  228. + \brief PCI/PCIe common parts
  229. +*/
  230. +
  231. +/*!
  232. + \defgroup IFX_PCI_COM_OS OS APIs
  233. + \ingroup IFX_PCI_COM
  234. + \brief PCI/PCIe bus driver OS interface functions
  235. +*/
  236. +/*!
  237. + \file ifxmips_pci_common.h
  238. + \ingroup IFX_PCI_COM
  239. + \brief PCI/PCIe bus driver common OS header file
  240. +*/
  241. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,24)
  242. +#define IFX_PCI_CONST
  243. +#else
  244. +#define IFX_PCI_CONST const
  245. +#endif
  246. +#ifdef CONFIG_IFX_PCI
  247. +extern int ifx_pci_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
  248. +extern int ifx_pci_bios_plat_dev_init(struct pci_dev *dev);
  249. +#endif /* COFNIG_IFX_PCI */
  250. +
  251. +#ifdef CONFIG_PCIE_LANTIQ
  252. +extern int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin);
  253. +extern int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev);
  254. +#endif
  255. +
  256. +#endif /* IFXMIPS_PCI_COMMON_H */
  257. +
  258. --- /dev/null
  259. +++ b/arch/mips/pci/ifxmips_pcie.c
  260. @@ -0,0 +1,1092 @@
  261. +/*
  262. + * This program is free software; you can redistribute it and/or modify it
  263. + * under the terms of the GNU General Public License version 2 as published
  264. + * by the Free Software Foundation.
  265. + *
  266. + * Copyright (C) 2009 Lei Chuanhua <chuanhua.lei@infineon.com>
  267. + * Copyright (C) 2013 John Crispin <blogic@openwrt.org>
  268. + */
  269. +
  270. +#include <linux/types.h>
  271. +#include <linux/pci.h>
  272. +#include <linux/kernel.h>
  273. +#include <linux/init.h>
  274. +#include <linux/delay.h>
  275. +#include <linux/mm.h>
  276. +#include <asm/paccess.h>
  277. +#include <linux/pci.h>
  278. +#include <linux/pci_regs.h>
  279. +#include <linux/module.h>
  280. +
  281. +#include "ifxmips_pcie.h"
  282. +#include "ifxmips_pcie_reg.h"
  283. +
  284. +/* Enable 32bit io due to its mem mapped io nature */
  285. +#define IFX_PCIE_ERROR_INT
  286. +#define IFX_PCIE_IO_32BIT
  287. +
  288. +#define IFX_PCIE_IR (INT_NUM_IM4_IRL0 + 25)
  289. +#define IFX_PCIE_INTA (INT_NUM_IM4_IRL0 + 8)
  290. +#define IFX_PCIE_INTB (INT_NUM_IM4_IRL0 + 9)
  291. +#define IFX_PCIE_INTC (INT_NUM_IM4_IRL0 + 10)
  292. +#define IFX_PCIE_INTD (INT_NUM_IM4_IRL0 + 11)
  293. +#define MS(_v, _f) (((_v) & (_f)) >> _f##_S)
  294. +#define SM(_v, _f) (((_v) << _f##_S) & (_f))
  295. +#define IFX_REG_SET_BIT(_f, _r) \
  296. + IFX_REG_W32((IFX_REG_R32((_r)) &~ (_f)) | (_f), (_r))
  297. +
  298. +#define IFX_PCIE_LTSSM_ENABLE_TIMEOUT 10
  299. +
  300. +static DEFINE_SPINLOCK(ifx_pcie_lock);
  301. +
  302. +u32 g_pcie_debug_flag = PCIE_MSG_ANY & (~PCIE_MSG_CFG);
  303. +
  304. +static ifx_pcie_irq_t pcie_irqs[IFX_PCIE_CORE_NR] = {
  305. + {
  306. + .ir_irq = {
  307. + .irq = IFX_PCIE_IR,
  308. + .name = "ifx_pcie_rc0",
  309. + },
  310. +
  311. + .legacy_irq = {
  312. + {
  313. + .irq_bit = PCIE_IRN_INTA,
  314. + .irq = IFX_PCIE_INTA,
  315. + },
  316. + {
  317. + .irq_bit = PCIE_IRN_INTB,
  318. + .irq = IFX_PCIE_INTB,
  319. + },
  320. + {
  321. + .irq_bit = PCIE_IRN_INTC,
  322. + .irq = IFX_PCIE_INTC,
  323. + },
  324. + {
  325. + .irq_bit = PCIE_IRN_INTD,
  326. + .irq = IFX_PCIE_INTD,
  327. + },
  328. + },
  329. + },
  330. +
  331. +};
  332. +
  333. +void ifx_pcie_debug(const char *fmt, ...)
  334. +{
  335. + static char buf[256] = {0}; /* XXX */
  336. + va_list ap;
  337. +
  338. + va_start(ap, fmt);
  339. + vsnprintf(buf, sizeof(buf), fmt, ap);
  340. + va_end(ap);
  341. +
  342. + printk("%s", buf);
  343. +}
  344. +
  345. +
  346. +static inline int pcie_ltssm_enable(int pcie_port)
  347. +{
  348. + int i;
  349. +
  350. + /* Enable LTSSM */
  351. + IFX_REG_W32(PCIE_RC_CCR_LTSSM_ENABLE, PCIE_RC_CCR(pcie_port));
  352. +
  353. + /* Wait for the link to come up */
  354. + for (i = 0; i < IFX_PCIE_LTSSM_ENABLE_TIMEOUT; i++) {
  355. + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_RETRAIN_PENDING))
  356. + return 0;
  357. + udelay(10);
  358. + }
  359. +
  360. + printk("%s link timeout!!!!!\n", __func__);
  361. + return -1;
  362. +}
  363. +
  364. +static inline void pcie_status_register_clear(int pcie_port)
  365. +{
  366. + IFX_REG_W32(0, PCIE_RC_DR(pcie_port));
  367. + IFX_REG_W32(0, PCIE_PCICMDSTS(pcie_port));
  368. + IFX_REG_W32(0, PCIE_DCTLSTS(pcie_port));
  369. + IFX_REG_W32(0, PCIE_LCTLSTS(pcie_port));
  370. + IFX_REG_W32(0, PCIE_SLCTLSTS(pcie_port));
  371. + IFX_REG_W32(0, PCIE_RSTS(pcie_port));
  372. + IFX_REG_W32(0, PCIE_UES_R(pcie_port));
  373. + IFX_REG_W32(0, PCIE_UEMR(pcie_port));
  374. + IFX_REG_W32(0, PCIE_UESR(pcie_port));
  375. + IFX_REG_W32(0, PCIE_CESR(pcie_port));
  376. + IFX_REG_W32(0, PCIE_CEMR(pcie_port));
  377. + IFX_REG_W32(0, PCIE_RESR(pcie_port));
  378. + IFX_REG_W32(0, PCIE_PVCCRSR(pcie_port));
  379. + IFX_REG_W32(0, PCIE_VC0_RSR0(pcie_port));
  380. + IFX_REG_W32(0, PCIE_TPFCS(pcie_port));
  381. + IFX_REG_W32(0, PCIE_TNPFCS(pcie_port));
  382. + IFX_REG_W32(0, PCIE_TCFCS(pcie_port));
  383. + IFX_REG_W32(0, PCIE_QSR(pcie_port));
  384. + IFX_REG_W32(0, PCIE_IOBLSECS(pcie_port));
  385. +}
  386. +
  387. +static inline int ifx_pcie_link_up(int pcie_port)
  388. +{
  389. + return (IFX_REG_R32(PCIE_PHY_SR(pcie_port)) & PCIE_PHY_SR_PHY_LINK_UP) ? 1 : 0;
  390. +}
  391. +
  392. +
  393. +static inline void pcie_mem_io_setup(int pcie_port)
  394. +{
  395. + u32 reg;
  396. + /*
  397. + * BAR[0:1] readonly register
  398. + * RC contains only minimal BARs for packets mapped to this device
  399. + * Mem/IO filters defines a range of memory occupied by memory mapped IO devices that
  400. + * reside on the downstream side fo the bridge.
  401. + */
  402. + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_MBML_MEM_LIMIT_ADDR)
  403. + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_MBML_MEM_BASE_ADDR);
  404. +
  405. + IFX_REG_W32(reg, PCIE_MBML(pcie_port));
  406. +
  407. +
  408. +#ifdef IFX_PCIE_PREFETCH_MEM_64BIT
  409. + reg = SM((PCIE_MEM_PHY_PORT_TO_END(pcie_port) >> 20), PCIE_PMBL_END_ADDR)
  410. + | SM((PCIE_MEM_PHY_PORT_TO_BASE(pcie_port) >> 20), PCIE_PMBL_UPPER_12BIT)
  411. + | PCIE_PMBL_64BIT_ADDR;
  412. + IFX_REG_W32(reg, PCIE_PMBL(pcie_port));
  413. +
  414. + /* Must configure upper 32bit */
  415. + IFX_REG_W32(0, PCIE_PMBU32(pcie_port));
  416. + IFX_REG_W32(0, PCIE_PMLU32(pcie_port));
  417. +#else
  418. + /* PCIe_PBML, same as MBML */
  419. + IFX_REG_W32(IFX_REG_R32(PCIE_MBML(pcie_port)), PCIE_PMBL(pcie_port));
  420. +#endif
  421. +
  422. + /* IO Address Range */
  423. + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 12), PCIE_IOBLSECS_IO_LIMIT_ADDR)
  424. + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 12), PCIE_IOBLSECS_IO_BASE_ADDR);
  425. +#ifdef IFX_PCIE_IO_32BIT
  426. + reg |= PCIE_IOBLSECS_32BIT_IO_ADDR;
  427. +#endif /* IFX_PCIE_IO_32BIT */
  428. + IFX_REG_W32(reg, PCIE_IOBLSECS(pcie_port));
  429. +
  430. +#ifdef IFX_PCIE_IO_32BIT
  431. + reg = SM((PCIE_IO_PHY_PORT_TO_END(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT)
  432. + | SM((PCIE_IO_PHY_PORT_TO_BASE(pcie_port) >> 16), PCIE_IO_BANDL_UPPER_16BIT_IO_BASE);
  433. + IFX_REG_W32(reg, PCIE_IO_BANDL(pcie_port));
  434. +
  435. +#endif /* IFX_PCIE_IO_32BIT */
  436. +}
  437. +
  438. +static inline void
  439. +pcie_device_setup(int pcie_port)
  440. +{
  441. + u32 reg;
  442. +
  443. + /* Device capability register, set up Maximum payload size */
  444. + reg = IFX_REG_R32(PCIE_DCAP(pcie_port));
  445. + reg |= PCIE_DCAP_ROLE_BASE_ERR_REPORT;
  446. + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCAP_MAX_PAYLOAD_SIZE);
  447. +
  448. + /* Only available for EP */
  449. + reg &= ~(PCIE_DCAP_EP_L0S_LATENCY | PCIE_DCAP_EP_L1_LATENCY);
  450. + IFX_REG_W32(reg, PCIE_DCAP(pcie_port));
  451. +
  452. + /* Device control and status register */
  453. + /* Set Maximum Read Request size for the device as a Requestor */
  454. + reg = IFX_REG_R32(PCIE_DCTLSTS(pcie_port));
  455. +
  456. + /*
  457. + * Request size can be larger than the MPS used, but the completions returned
  458. + * for the read will be bounded by the MPS size.
  459. + * In our system, Max request size depends on AHB burst size. It is 64 bytes.
  460. + * but we set it as 128 as minimum one.
  461. + */
  462. + reg |= SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_READ_SIZE)
  463. + | SM(PCIE_MAX_PAYLOAD_128, PCIE_DCTLSTS_MAX_PAYLOAD_SIZE);
  464. +
  465. + /* Enable relaxed ordering, no snoop, and all kinds of errors */
  466. + reg |= PCIE_DCTLSTS_RELAXED_ORDERING_EN | PCIE_DCTLSTS_ERR_EN | PCIE_DCTLSTS_NO_SNOOP_EN;
  467. +
  468. + IFX_REG_W32(reg, PCIE_DCTLSTS(pcie_port));
  469. +}
  470. +
  471. +static inline void
  472. +pcie_link_setup(int pcie_port)
  473. +{
  474. + u32 reg;
  475. +
  476. + /*
  477. + * XXX, Link capability register, bit 18 for EP CLKREQ# dynamic clock management for L1, L2/3 CPM
  478. + * L0s is reported during link training via TS1 order set by N_FTS
  479. + */
  480. + reg = IFX_REG_R32(PCIE_LCAP(pcie_port));
  481. + reg &= ~PCIE_LCAP_L0S_EIXT_LATENCY;
  482. + reg |= SM(3, PCIE_LCAP_L0S_EIXT_LATENCY);
  483. + IFX_REG_W32(reg, PCIE_LCAP(pcie_port));
  484. +
  485. + /* Link control and status register */
  486. + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
  487. +
  488. + /* Link Enable, ASPM enabled */
  489. + reg &= ~PCIE_LCTLSTS_LINK_DISABLE;
  490. +
  491. +#ifdef CONFIG_PCIEASPM
  492. + /*
  493. + * We use the same physical reference clock that the platform provides on the connector
  494. + * It paved the way for ASPM to calculate the new exit Latency
  495. + */
  496. + reg |= PCIE_LCTLSTS_SLOT_CLK_CFG;
  497. + reg |= PCIE_LCTLSTS_COM_CLK_CFG;
  498. + /*
  499. + * We should disable ASPM by default except that we have dedicated power management support
  500. + * Enable ASPM will cause the system hangup/instability, performance degration
  501. + */
  502. + reg |= PCIE_LCTLSTS_ASPM_ENABLE;
  503. +#else
  504. + reg &= ~PCIE_LCTLSTS_ASPM_ENABLE;
  505. +#endif /* CONFIG_PCIEASPM */
  506. +
  507. + /*
  508. + * The maximum size of any completion with data packet is bounded by the MPS setting
  509. + * in device control register
  510. + */
  511. +
  512. + /* RCB may cause multiple split transactions, two options available, we use 64 byte RCB */
  513. + reg &= ~ PCIE_LCTLSTS_RCB128;
  514. +
  515. + IFX_REG_W32(reg, PCIE_LCTLSTS(pcie_port));
  516. +}
  517. +
  518. +static inline void pcie_error_setup(int pcie_port)
  519. +{
  520. + u32 reg;
  521. +
  522. + /*
  523. + * Forward ERR_COR, ERR_NONFATAL, ERR_FATAL to the backbone
  524. + * Poisoned write TLPs and completions indicating poisoned TLPs will set the PCIe_PCICMDSTS.MDPE
  525. + */
  526. + reg = IFX_REG_R32(PCIE_INTRBCTRL(pcie_port));
  527. + reg |= PCIE_INTRBCTRL_SERR_ENABLE | PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE;
  528. +
  529. + IFX_REG_W32(reg, PCIE_INTRBCTRL(pcie_port));
  530. +
  531. + /* Uncorrectable Error Mask Register, Unmask <enable> all bits in PCIE_UESR */
  532. + reg = IFX_REG_R32(PCIE_UEMR(pcie_port));
  533. + reg &= ~PCIE_ALL_UNCORRECTABLE_ERR;
  534. + IFX_REG_W32(reg, PCIE_UEMR(pcie_port));
  535. +
  536. + /* Uncorrectable Error Severity Register, ALL errors are FATAL */
  537. + IFX_REG_W32(PCIE_ALL_UNCORRECTABLE_ERR, PCIE_UESR(pcie_port));
  538. +
  539. + /* Correctable Error Mask Register, unmask <enable> all bits */
  540. + reg = IFX_REG_R32(PCIE_CEMR(pcie_port));
  541. + reg &= ~PCIE_CORRECTABLE_ERR;
  542. + IFX_REG_W32(reg, PCIE_CEMR(pcie_port));
  543. +
  544. + /* Advanced Error Capabilities and Control Registr */
  545. + reg = IFX_REG_R32(PCIE_AECCR(pcie_port));
  546. + reg |= PCIE_AECCR_ECRC_CHECK_EN | PCIE_AECCR_ECRC_GEN_EN;
  547. + IFX_REG_W32(reg, PCIE_AECCR(pcie_port));
  548. +
  549. + /* Root Error Command Register, Report all types of errors */
  550. + reg = IFX_REG_R32(PCIE_RECR(pcie_port));
  551. + reg |= PCIE_RECR_ERR_REPORT_EN;
  552. + IFX_REG_W32(reg, PCIE_RECR(pcie_port));
  553. +
  554. + /* Clear the Root status register */
  555. + reg = IFX_REG_R32(PCIE_RESR(pcie_port));
  556. + IFX_REG_W32(reg, PCIE_RESR(pcie_port));
  557. +}
  558. +
  559. +static inline void pcie_port_logic_setup(int pcie_port)
  560. +{
  561. + u32 reg;
  562. +
  563. + /* FTS number, default 12, increase to 63, may increase time from/to L0s to L0 */
  564. + reg = IFX_REG_R32(PCIE_AFR(pcie_port));
  565. + reg &= ~(PCIE_AFR_FTS_NUM | PCIE_AFR_COM_FTS_NUM);
  566. + reg |= SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_FTS_NUM)
  567. + | SM(PCIE_AFR_FTS_NUM_DEFAULT, PCIE_AFR_COM_FTS_NUM);
  568. + /* L0s and L1 entry latency */
  569. + reg &= ~(PCIE_AFR_L0S_ENTRY_LATENCY | PCIE_AFR_L1_ENTRY_LATENCY);
  570. + reg |= SM(PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L0S_ENTRY_LATENCY)
  571. + | SM(PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT, PCIE_AFR_L1_ENTRY_LATENCY);
  572. + IFX_REG_W32(reg, PCIE_AFR(pcie_port));
  573. +
  574. +
  575. + /* Port Link Control Register */
  576. + reg = IFX_REG_R32(PCIE_PLCR(pcie_port));
  577. + reg |= PCIE_PLCR_DLL_LINK_EN; /* Enable the DLL link */
  578. + IFX_REG_W32(reg, PCIE_PLCR(pcie_port));
  579. +
  580. + /* Lane Skew Register */
  581. + reg = IFX_REG_R32(PCIE_LSR(pcie_port));
  582. + /* Enable ACK/NACK and FC */
  583. + reg &= ~(PCIE_LSR_ACKNAK_DISABLE | PCIE_LSR_FC_DISABLE);
  584. + IFX_REG_W32(reg, PCIE_LSR(pcie_port));
  585. +
  586. + /* Symbol Timer Register and Filter Mask Register 1 */
  587. + reg = IFX_REG_R32(PCIE_STRFMR(pcie_port));
  588. +
  589. + /* Default SKP interval is very accurate already, 5us */
  590. + /* Enable IO/CFG transaction */
  591. + reg |= PCIE_STRFMR_RX_CFG_TRANS_ENABLE | PCIE_STRFMR_RX_IO_TRANS_ENABLE;
  592. + /* Disable FC WDT */
  593. + reg &= ~PCIE_STRFMR_FC_WDT_DISABLE;
  594. + IFX_REG_W32(reg, PCIE_STRFMR(pcie_port));
  595. +
  596. + /* Filter Masker Register 2 */
  597. + reg = IFX_REG_R32(PCIE_FMR2(pcie_port));
  598. + reg |= PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 | PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1;
  599. + IFX_REG_W32(reg, PCIE_FMR2(pcie_port));
  600. +
  601. + /* VC0 Completion Receive Queue Control Register */
  602. + reg = IFX_REG_R32(PCIE_VC0_CRQCR(pcie_port));
  603. + reg &= ~PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE;
  604. + reg |= SM(PCIE_VC0_TLP_QUEUE_MODE_BYPASS, PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE);
  605. + IFX_REG_W32(reg, PCIE_VC0_CRQCR(pcie_port));
  606. +}
  607. +
  608. +static inline void pcie_rc_cfg_reg_setup(int pcie_port)
  609. +{
  610. + u32 reg;
  611. +
  612. + /* Disable LTSSM */
  613. + IFX_REG_W32(0, PCIE_RC_CCR(pcie_port)); /* Disable LTSSM */
  614. +
  615. + pcie_mem_io_setup(pcie_port);
  616. +
  617. + /* XXX, MSI stuff should only apply to EP */
  618. + /* MSI Capability: Only enable 32-bit addresses */
  619. + reg = IFX_REG_R32(PCIE_MCAPR(pcie_port));
  620. + reg &= ~PCIE_MCAPR_ADDR64_CAP;
  621. +
  622. + reg |= PCIE_MCAPR_MSI_ENABLE;
  623. +
  624. + /* Disable multiple message */
  625. + reg &= ~(PCIE_MCAPR_MULTI_MSG_CAP | PCIE_MCAPR_MULTI_MSG_ENABLE);
  626. + IFX_REG_W32(reg, PCIE_MCAPR(pcie_port));
  627. +
  628. +
  629. + /* Enable PME, Soft reset enabled */
  630. + reg = IFX_REG_R32(PCIE_PM_CSR(pcie_port));
  631. + reg |= PCIE_PM_CSR_PME_ENABLE | PCIE_PM_CSR_SW_RST;
  632. + IFX_REG_W32(reg, PCIE_PM_CSR(pcie_port));
  633. +
  634. + /* setup the bus */
  635. + reg = SM(0, PCIE_BNR_PRIMARY_BUS_NUM) | SM(1, PCIE_PNR_SECONDARY_BUS_NUM) | SM(0xFF, PCIE_PNR_SUB_BUS_NUM);
  636. + IFX_REG_W32(reg, PCIE_BNR(pcie_port));
  637. +
  638. +
  639. + pcie_device_setup(pcie_port);
  640. + pcie_link_setup(pcie_port);
  641. + pcie_error_setup(pcie_port);
  642. +
  643. + /* Root control and capabilities register */
  644. + reg = IFX_REG_R32(PCIE_RCTLCAP(pcie_port));
  645. + reg |= PCIE_RCTLCAP_SERR_ENABLE | PCIE_RCTLCAP_PME_INT_EN;
  646. + IFX_REG_W32(reg, PCIE_RCTLCAP(pcie_port));
  647. +
  648. + /* Port VC Capability Register 2 */
  649. + reg = IFX_REG_R32(PCIE_PVC2(pcie_port));
  650. + reg &= ~PCIE_PVC2_VC_ARB_WRR;
  651. + reg |= PCIE_PVC2_VC_ARB_16P_FIXED_WRR;
  652. + IFX_REG_W32(reg, PCIE_PVC2(pcie_port));
  653. +
  654. + /* VC0 Resource Capability Register */
  655. + reg = IFX_REG_R32(PCIE_VC0_RC(pcie_port));
  656. + reg &= ~PCIE_VC0_RC_REJECT_SNOOP;
  657. + IFX_REG_W32(reg, PCIE_VC0_RC(pcie_port));
  658. +
  659. + pcie_port_logic_setup(pcie_port);
  660. +}
  661. +
  662. +static int ifx_pcie_wait_phy_link_up(int pcie_port)
  663. +{
  664. +#define IFX_PCIE_PHY_LINK_UP_TIMEOUT 1000 /* XXX, tunable */
  665. + int i;
  666. +
  667. + /* Wait for PHY link is up */
  668. + for (i = 0; i < IFX_PCIE_PHY_LINK_UP_TIMEOUT; i++) {
  669. + if (ifx_pcie_link_up(pcie_port)) {
  670. + break;
  671. + }
  672. + udelay(100);
  673. + }
  674. + if (i >= IFX_PCIE_PHY_LINK_UP_TIMEOUT) {
  675. + printk(KERN_ERR "%s timeout\n", __func__);
  676. + return -1;
  677. + }
  678. +
  679. + /* Check data link up or not */
  680. + if (!(IFX_REG_R32(PCIE_RC_DR(pcie_port)) & PCIE_RC_DR_DLL_UP)) {
  681. + printk(KERN_ERR "%s DLL link is still down\n", __func__);
  682. + return -1;
  683. + }
  684. +
  685. + /* Check Data link active or not */
  686. + if (!(IFX_REG_R32(PCIE_LCTLSTS(pcie_port)) & PCIE_LCTLSTS_DLL_ACTIVE)) {
  687. + printk(KERN_ERR "%s DLL is not active\n", __func__);
  688. + return -1;
  689. + }
  690. + return 0;
  691. +}
  692. +
  693. +static inline int pcie_app_loigc_setup(int pcie_port)
  694. +{
  695. + /* supress ahb bus errrors */
  696. + IFX_REG_W32(PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS, PCIE_AHB_CTRL(pcie_port));
  697. +
  698. + /* Pull PCIe EP out of reset */
  699. + pcie_device_rst_deassert(pcie_port);
  700. +
  701. + /* Start LTSSM training between RC and EP */
  702. + pcie_ltssm_enable(pcie_port);
  703. +
  704. + /* Check PHY status after enabling LTSSM */
  705. + if (ifx_pcie_wait_phy_link_up(pcie_port) != 0)
  706. + return -1;
  707. +
  708. + return 0;
  709. +}
  710. +
  711. +/*
  712. + * The numbers below are directly from the PCIe spec table 3-4/5.
  713. + */
  714. +static inline void pcie_replay_time_update(int pcie_port)
  715. +{
  716. + u32 reg;
  717. + int nlw;
  718. + int rtl;
  719. +
  720. + reg = IFX_REG_R32(PCIE_LCTLSTS(pcie_port));
  721. +
  722. + nlw = MS(reg, PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH);
  723. + switch (nlw) {
  724. + case PCIE_MAX_LENGTH_WIDTH_X1:
  725. + rtl = 1677;
  726. + break;
  727. + case PCIE_MAX_LENGTH_WIDTH_X2:
  728. + rtl = 867;
  729. + break;
  730. + case PCIE_MAX_LENGTH_WIDTH_X4:
  731. + rtl = 462;
  732. + break;
  733. + case PCIE_MAX_LENGTH_WIDTH_X8:
  734. + rtl = 258;
  735. + break;
  736. + default:
  737. + rtl = 1677;
  738. + break;
  739. + }
  740. + reg = IFX_REG_R32(PCIE_ALTRT(pcie_port));
  741. + reg &= ~PCIE_ALTRT_REPLAY_TIME_LIMIT;
  742. + reg |= SM(rtl, PCIE_ALTRT_REPLAY_TIME_LIMIT);
  743. + IFX_REG_W32(reg, PCIE_ALTRT(pcie_port));
  744. +}
  745. +
  746. +/*
  747. + * Table 359 Enhanced Configuration Address Mapping1)
  748. + * 1) This table is defined in Table 7-1, page 341, PCI Express Base Specification v1.1
  749. + * Memory Address PCI Express Configuration Space
  750. + * A[(20+n-1):20] Bus Number 1 < n < 8
  751. + * A[19:15] Device Number
  752. + * A[14:12] Function Number
  753. + * A[11:8] Extended Register Number
  754. + * A[7:2] Register Number
  755. + * A[1:0] Along with size of the access, used to generate Byte Enables
  756. + * For VR9, only the address bits [22:0] are mapped to the configuration space:
  757. + * . Address bits [22:20] select the target bus (1-of-8)1)
  758. + * . Address bits [19:15] select the target device (1-of-32) on the bus
  759. + * . Address bits [14:12] select the target function (1-of-8) within the device.
  760. + * . Address bits [11:2] selects the target dword (1-of-1024) within the selected function.s configuration space
  761. + * . Address bits [1:0] define the start byte location within the selected dword.
  762. + */
  763. +static inline u32 pcie_bus_addr(u8 bus_num, u16 devfn, int where)
  764. +{
  765. + u32 addr;
  766. + u8 bus;
  767. +
  768. + if (!bus_num) {
  769. + /* type 0 */
  770. + addr = ((PCI_SLOT(devfn) & 0x1F) << 15) | ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF)& ~3);
  771. + } else {
  772. + bus = bus_num;
  773. + /* type 1, only support 8 buses */
  774. + addr = ((bus & 0x7) << 20) | ((PCI_SLOT(devfn) & 0x1F) << 15) |
  775. + ((PCI_FUNC(devfn) & 0x7) << 12) | ((where & 0xFFF) & ~3);
  776. + }
  777. + return addr;
  778. +}
  779. +
  780. +static int pcie_valid_config(int pcie_port, int bus, int dev)
  781. +{
  782. + /* RC itself */
  783. + if ((bus == 0) && (dev == 0)) {
  784. + return 1;
  785. + }
  786. +
  787. + /* No physical link */
  788. + if (!ifx_pcie_link_up(pcie_port)) {
  789. + return 0;
  790. + }
  791. +
  792. + /* Bus zero only has RC itself
  793. + * XXX, check if EP will be integrated
  794. + */
  795. + if ((bus == 0) && (dev != 0)) {
  796. + return 0;
  797. + }
  798. +
  799. + /* Maximum 8 buses supported for VRX */
  800. + if (bus > 9) {
  801. + return 0;
  802. + }
  803. +
  804. + /*
  805. + * PCIe is PtP link, one bus only supports only one device
  806. + * except bus zero and PCIe switch which is virtual bus device
  807. + * The following two conditions really depends on the system design
  808. + * and attached the device.
  809. + * XXX, how about more new switch
  810. + */
  811. + if ((bus == 1) && (dev != 0)) {
  812. + return 0;
  813. + }
  814. +
  815. + if ((bus >= 3) && (dev != 0)) {
  816. + return 0;
  817. + }
  818. + return 1;
  819. +}
  820. +
  821. +static inline u32 ifx_pcie_cfg_rd(int pcie_port, u32 reg)
  822. +{
  823. + return IFX_REG_R32((volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
  824. +}
  825. +
  826. +static inline void ifx_pcie_cfg_wr(int pcie_port, unsigned int reg, u32 val)
  827. +{
  828. + IFX_REG_W32( val, (volatile u32 *)(PCIE_CFG_PORT_TO_BASE(pcie_port) + reg));
  829. +}
  830. +
  831. +static inline u32 ifx_pcie_rc_cfg_rd(int pcie_port, u32 reg)
  832. +{
  833. + return IFX_REG_R32((volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
  834. +}
  835. +
  836. +static inline void ifx_pcie_rc_cfg_wr(int pcie_port, unsigned int reg, u32 val)
  837. +{
  838. + IFX_REG_W32(val, (volatile u32 *)(PCIE_RC_PORT_TO_BASE(pcie_port) + reg));
  839. +}
  840. +
  841. +u32 ifx_pcie_bus_enum_read_hack(int where, u32 value)
  842. +{
  843. + u32 tvalue = value;
  844. +
  845. + if (where == PCI_PRIMARY_BUS) {
  846. + u8 primary, secondary, subordinate;
  847. +
  848. + primary = tvalue & 0xFF;
  849. + secondary = (tvalue >> 8) & 0xFF;
  850. + subordinate = (tvalue >> 16) & 0xFF;
  851. + primary += pcibios_1st_host_bus_nr();
  852. + secondary += pcibios_1st_host_bus_nr();
  853. + subordinate += pcibios_1st_host_bus_nr();
  854. + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
  855. + }
  856. + return tvalue;
  857. +}
  858. +
  859. +u32 ifx_pcie_bus_enum_write_hack(int where, u32 value)
  860. +{
  861. + u32 tvalue = value;
  862. +
  863. + if (where == PCI_PRIMARY_BUS) {
  864. + u8 primary, secondary, subordinate;
  865. +
  866. + primary = tvalue & 0xFF;
  867. + secondary = (tvalue >> 8) & 0xFF;
  868. + subordinate = (tvalue >> 16) & 0xFF;
  869. + if (primary > 0 && primary != 0xFF) {
  870. + primary -= pcibios_1st_host_bus_nr();
  871. + }
  872. +
  873. + if (secondary > 0 && secondary != 0xFF) {
  874. + secondary -= pcibios_1st_host_bus_nr();
  875. + }
  876. + if (subordinate > 0 && subordinate != 0xFF) {
  877. + subordinate -= pcibios_1st_host_bus_nr();
  878. + }
  879. + tvalue = (tvalue & 0xFF000000) | (u32)primary | (u32)(secondary << 8) | (u32)(subordinate << 16);
  880. + }
  881. + else if (where == PCI_SUBORDINATE_BUS) {
  882. + u8 subordinate = tvalue & 0xFF;
  883. +
  884. + subordinate = subordinate > 0 ? subordinate - pcibios_1st_host_bus_nr() : 0;
  885. + tvalue = subordinate;
  886. + }
  887. + return tvalue;
  888. +}
  889. +
  890. +static int ifx_pcie_read_config(struct pci_bus *bus, u32 devfn,
  891. + int where, int size, u32 *value)
  892. +{
  893. + u32 data = 0;
  894. + int bus_number = bus->number;
  895. + static const u32 mask[8] = {0, 0xff, 0xffff, 0, 0xffffffff, 0, 0, 0};
  896. + int ret = PCIBIOS_SUCCESSFUL;
  897. + struct ifx_pci_controller *ctrl = bus->sysdata;
  898. + int pcie_port = ctrl->port;
  899. +
  900. + if (unlikely(size != 1 && size != 2 && size != 4)){
  901. + ret = PCIBIOS_BAD_REGISTER_NUMBER;
  902. + goto out;
  903. + }
  904. +
  905. + /* Make sure the address is aligned to natural boundary */
  906. + if (unlikely(((size - 1) & where))) {
  907. + ret = PCIBIOS_BAD_REGISTER_NUMBER;
  908. + goto out;
  909. + }
  910. +
  911. + /*
  912. + * If we are second controller, we have to cheat OS so that it assume
  913. + * its bus number starts from 0 in host controller
  914. + */
  915. + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
  916. +
  917. + /*
  918. + * We need to force the bus number to be zero on the root
  919. + * bus. Linux numbers the 2nd root bus to start after all
  920. + * busses on root 0.
  921. + */
  922. + if (bus->parent == NULL) {
  923. + bus_number = 0;
  924. + }
  925. +
  926. + /*
  927. + * PCIe only has a single device connected to it. It is
  928. + * always device ID 0. Don't bother doing reads for other
  929. + * device IDs on the first segment.
  930. + */
  931. + if ((bus_number == 0) && (PCI_SLOT(devfn) != 0)) {
  932. + ret = PCIBIOS_FUNC_NOT_SUPPORTED;
  933. + goto out;
  934. + }
  935. +
  936. + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
  937. + *value = 0xffffffff;
  938. + ret = PCIBIOS_DEVICE_NOT_FOUND;
  939. + goto out;
  940. + }
  941. +
  942. + PCIE_IRQ_LOCK(ifx_pcie_lock);
  943. + if (bus_number == 0) { /* RC itself */
  944. + u32 t;
  945. +
  946. + t = (where & ~3);
  947. + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
  948. + } else {
  949. + u32 addr = pcie_bus_addr(bus_number, devfn, where);
  950. +
  951. + data = ifx_pcie_cfg_rd(pcie_port, addr);
  952. + #ifdef CONFIG_IFX_PCIE_HW_SWAP
  953. + data = le32_to_cpu(data);
  954. + #endif /* CONFIG_IFX_PCIE_HW_SWAP */
  955. + }
  956. + /* To get a correct PCI topology, we have to restore the bus number to OS */
  957. + data = ifx_pcie_bus_enum_hack(bus, devfn, where, data, pcie_port, 1);
  958. +
  959. + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
  960. +
  961. + *value = (data >> (8 * (where & 3))) & mask[size & 7];
  962. +out:
  963. + return ret;
  964. +}
  965. +
  966. +static u32 ifx_pcie_size_to_value(int where, int size, u32 data, u32 value)
  967. +{
  968. + u32 shift;
  969. + u32 tdata = data;
  970. +
  971. + switch (size) {
  972. + case 1:
  973. + shift = (where & 0x3) << 3;
  974. + tdata &= ~(0xffU << shift);
  975. + tdata |= ((value & 0xffU) << shift);
  976. + break;
  977. + case 2:
  978. + shift = (where & 3) << 3;
  979. + tdata &= ~(0xffffU << shift);
  980. + tdata |= ((value & 0xffffU) << shift);
  981. + break;
  982. + case 4:
  983. + tdata = value;
  984. + break;
  985. + }
  986. + return tdata;
  987. +}
  988. +
  989. +static int ifx_pcie_write_config(struct pci_bus *bus, u32 devfn,
  990. + int where, int size, u32 value)
  991. +{
  992. + int bus_number = bus->number;
  993. + int ret = PCIBIOS_SUCCESSFUL;
  994. + struct ifx_pci_controller *ctrl = bus->sysdata;
  995. + int pcie_port = ctrl->port;
  996. + u32 tvalue = value;
  997. + u32 data;
  998. +
  999. + /* Make sure the address is aligned to natural boundary */
  1000. + if (unlikely(((size - 1) & where))) {
  1001. + ret = PCIBIOS_BAD_REGISTER_NUMBER;
  1002. + goto out;
  1003. + }
  1004. + /*
  1005. + * If we are second controller, we have to cheat OS so that it assume
  1006. + * its bus number starts from 0 in host controller
  1007. + */
  1008. + bus_number = ifx_pcie_bus_nr_deduct(bus_number, pcie_port);
  1009. +
  1010. + /*
  1011. + * We need to force the bus number to be zero on the root
  1012. + * bus. Linux numbers the 2nd root bus to start after all
  1013. + * busses on root 0.
  1014. + */
  1015. + if (bus->parent == NULL) {
  1016. + bus_number = 0;
  1017. + }
  1018. +
  1019. + if (pcie_valid_config(pcie_port, bus_number, PCI_SLOT(devfn)) == 0) {
  1020. + ret = PCIBIOS_DEVICE_NOT_FOUND;
  1021. + goto out;
  1022. + }
  1023. +
  1024. + /* XXX, some PCIe device may need some delay */
  1025. + PCIE_IRQ_LOCK(ifx_pcie_lock);
  1026. +
  1027. + /*
  1028. + * To configure the correct bus topology using native way, we have to cheat Os so that
  1029. + * it can configure the PCIe hardware correctly.
  1030. + */
  1031. + tvalue = ifx_pcie_bus_enum_hack(bus, devfn, where, value, pcie_port, 0);
  1032. +
  1033. + if (bus_number == 0) { /* RC itself */
  1034. + u32 t;
  1035. +
  1036. + t = (where & ~3);
  1037. + data = ifx_pcie_rc_cfg_rd(pcie_port, t);
  1038. +
  1039. + data = ifx_pcie_size_to_value(where, size, data, tvalue);
  1040. +
  1041. + ifx_pcie_rc_cfg_wr(pcie_port, t, data);
  1042. + } else {
  1043. + u32 addr = pcie_bus_addr(bus_number, devfn, where);
  1044. +
  1045. + data = ifx_pcie_cfg_rd(pcie_port, addr);
  1046. +#ifdef CONFIG_IFX_PCIE_HW_SWAP
  1047. + data = le32_to_cpu(data);
  1048. +#endif
  1049. +
  1050. + data = ifx_pcie_size_to_value(where, size, data, tvalue);
  1051. +#ifdef CONFIG_IFX_PCIE_HW_SWAP
  1052. + data = cpu_to_le32(data);
  1053. +#endif
  1054. + ifx_pcie_cfg_wr(pcie_port, addr, data);
  1055. + }
  1056. + PCIE_IRQ_UNLOCK(ifx_pcie_lock);
  1057. +out:
  1058. + return ret;
  1059. +}
  1060. +
  1061. +static struct resource ifx_pcie_io_resource = {
  1062. + .name = "PCIe0 I/O space",
  1063. + .start = PCIE_IO_PHY_BASE,
  1064. + .end = PCIE_IO_PHY_END,
  1065. + .flags = IORESOURCE_IO,
  1066. +};
  1067. +
  1068. +static struct resource ifx_pcie_mem_resource = {
  1069. + .name = "PCIe0 Memory space",
  1070. + .start = PCIE_MEM_PHY_BASE,
  1071. + .end = PCIE_MEM_PHY_END,
  1072. + .flags = IORESOURCE_MEM,
  1073. +};
  1074. +
  1075. +static struct pci_ops ifx_pcie_ops = {
  1076. + .read = ifx_pcie_read_config,
  1077. + .write = ifx_pcie_write_config,
  1078. +};
  1079. +
  1080. +static struct ifx_pci_controller ifx_pcie_controller[IFX_PCIE_CORE_NR] = {
  1081. + {
  1082. + .pcic = {
  1083. + .pci_ops = &ifx_pcie_ops,
  1084. + .mem_resource = &ifx_pcie_mem_resource,
  1085. + .io_resource = &ifx_pcie_io_resource,
  1086. + },
  1087. + .port = IFX_PCIE_PORT0,
  1088. + },
  1089. +};
  1090. +
  1091. +#ifdef IFX_PCIE_ERROR_INT
  1092. +
  1093. +static irqreturn_t pcie_rc_core_isr(int irq, void *dev_id)
  1094. +{
  1095. + struct ifx_pci_controller *ctrl = (struct ifx_pci_controller *)dev_id;
  1096. + int pcie_port = ctrl->port;
  1097. + u32 reg;
  1098. +
  1099. + printk("PCIe RC error intr %d\n", irq);
  1100. + reg = IFX_REG_R32(PCIE_IRNCR(pcie_port));
  1101. + reg &= PCIE_RC_CORE_COMBINED_INT;
  1102. + IFX_REG_W32(reg, PCIE_IRNCR(pcie_port));
  1103. +
  1104. + return IRQ_HANDLED;
  1105. +}
  1106. +
  1107. +static int
  1108. +pcie_rc_core_int_init(int pcie_port)
  1109. +{
  1110. + int ret;
  1111. +
  1112. + /* Enable core interrupt */
  1113. + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNEN(pcie_port));
  1114. +
  1115. + /* Clear it first */
  1116. + IFX_REG_SET_BIT(PCIE_RC_CORE_COMBINED_INT, PCIE_IRNCR(pcie_port));
  1117. + ret = request_irq(pcie_irqs[pcie_port].ir_irq.irq, pcie_rc_core_isr, 0,
  1118. + pcie_irqs[pcie_port].ir_irq.name, &ifx_pcie_controller[pcie_port]);
  1119. + if (ret)
  1120. + printk(KERN_ERR "%s request irq %d failed\n", __func__, IFX_PCIE_IR);
  1121. +
  1122. + return ret;
  1123. +}
  1124. +#endif
  1125. +
  1126. +int ifx_pcie_bios_map_irq(IFX_PCI_CONST struct pci_dev *dev, u8 slot, u8 pin)
  1127. +{
  1128. + u32 irq_bit = 0;
  1129. + int irq = 0;
  1130. + struct ifx_pci_controller *ctrl = dev->bus->sysdata;
  1131. + int pcie_port = ctrl->port;
  1132. +
  1133. + printk("%s port %d dev %s slot %d pin %d \n", __func__, pcie_port, pci_name(dev), slot, pin);
  1134. +
  1135. + if ((pin == PCIE_LEGACY_DISABLE) || (pin > PCIE_LEGACY_INT_MAX)) {
  1136. + printk(KERN_WARNING "WARNING: dev %s: invalid interrupt pin %d\n", pci_name(dev), pin);
  1137. + return -1;
  1138. + }
  1139. +
  1140. + /* Pin index so minus one */
  1141. + irq_bit = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq_bit;
  1142. + irq = pcie_irqs[pcie_port].legacy_irq[pin - 1].irq;
  1143. + IFX_REG_SET_BIT(irq_bit, PCIE_IRNEN(pcie_port));
  1144. + IFX_REG_SET_BIT(irq_bit, PCIE_IRNCR(pcie_port));
  1145. + printk("%s dev %s irq %d assigned\n", __func__, pci_name(dev), irq);
  1146. + return irq;
  1147. +}
  1148. +
  1149. +int ifx_pcie_bios_plat_dev_init(struct pci_dev *dev)
  1150. +{
  1151. + u16 config;
  1152. +#ifdef IFX_PCIE_ERROR_INT
  1153. + u32 dconfig;
  1154. + int pos;
  1155. +#endif
  1156. +
  1157. + /* Enable reporting System errors and parity errors on all devices */
  1158. + /* Enable parity checking and error reporting */
  1159. + pci_read_config_word(dev, PCI_COMMAND, &config);
  1160. + config |= PCI_COMMAND_PARITY | PCI_COMMAND_SERR /*| PCI_COMMAND_INVALIDATE |
  1161. + PCI_COMMAND_FAST_BACK*/;
  1162. + pci_write_config_word(dev, PCI_COMMAND, config);
  1163. +
  1164. + if (dev->subordinate) {
  1165. + /* Set latency timers on sub bridges */
  1166. + pci_write_config_byte(dev, PCI_SEC_LATENCY_TIMER, 0x40); /* XXX, */
  1167. + /* More bridge error detection */
  1168. + pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &config);
  1169. + config |= PCI_BRIDGE_CTL_PARITY | PCI_BRIDGE_CTL_SERR;
  1170. + pci_write_config_word(dev, PCI_BRIDGE_CONTROL, config);
  1171. + }
  1172. +#ifdef IFX_PCIE_ERROR_INT
  1173. + /* Enable the PCIe normal error reporting */
  1174. + pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
  1175. + if (pos) {
  1176. +
  1177. + /* Disable system error generation in response to error messages */
  1178. + pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &config);
  1179. + config &= ~(PCI_EXP_RTCTL_SECEE | PCI_EXP_RTCTL_SENFEE | PCI_EXP_RTCTL_SEFEE);
  1180. + pci_write_config_word(dev, pos + PCI_EXP_RTCTL, config);
  1181. +
  1182. + /* Clear PCIE Capability's Device Status */
  1183. + pci_read_config_word(dev, pos + PCI_EXP_DEVSTA, &config);
  1184. + pci_write_config_word(dev, pos + PCI_EXP_DEVSTA, config);
  1185. +
  1186. + /* Update Device Control */
  1187. + pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &config);
  1188. + /* Correctable Error Reporting */
  1189. + config |= PCI_EXP_DEVCTL_CERE;
  1190. + /* Non-Fatal Error Reporting */
  1191. + config |= PCI_EXP_DEVCTL_NFERE;
  1192. + /* Fatal Error Reporting */
  1193. + config |= PCI_EXP_DEVCTL_FERE;
  1194. + /* Unsupported Request */
  1195. + config |= PCI_EXP_DEVCTL_URRE;
  1196. + pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, config);
  1197. + }
  1198. +
  1199. + /* Find the Advanced Error Reporting capability */
  1200. + pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ERR);
  1201. + if (pos) {
  1202. + /* Clear Uncorrectable Error Status */
  1203. + pci_read_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, &dconfig);
  1204. + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_STATUS, dconfig);
  1205. + /* Enable reporting of all uncorrectable errors */
  1206. + /* Uncorrectable Error Mask - turned on bits disable errors */
  1207. + pci_write_config_dword(dev, pos + PCI_ERR_UNCOR_MASK, 0);
  1208. + /*
  1209. + * Leave severity at HW default. This only controls if
  1210. + * errors are reported as uncorrectable or
  1211. + * correctable, not if the error is reported.
  1212. + */
  1213. + /* PCI_ERR_UNCOR_SEVER - Uncorrectable Error Severity */
  1214. + /* Clear Correctable Error Status */
  1215. + pci_read_config_dword(dev, pos + PCI_ERR_COR_STATUS, &dconfig);
  1216. + pci_write_config_dword(dev, pos + PCI_ERR_COR_STATUS, dconfig);
  1217. + /* Enable reporting of all correctable errors */
  1218. + /* Correctable Error Mask - turned on bits disable errors */
  1219. + pci_write_config_dword(dev, pos + PCI_ERR_COR_MASK, 0);
  1220. + /* Advanced Error Capabilities */
  1221. + pci_read_config_dword(dev, pos + PCI_ERR_CAP, &dconfig);
  1222. + /* ECRC Generation Enable */
  1223. + if (dconfig & PCI_ERR_CAP_ECRC_GENC) {
  1224. + dconfig |= PCI_ERR_CAP_ECRC_GENE;
  1225. + }
  1226. + /* ECRC Check Enable */
  1227. + if (dconfig & PCI_ERR_CAP_ECRC_CHKC) {
  1228. + dconfig |= PCI_ERR_CAP_ECRC_CHKE;
  1229. + }
  1230. + pci_write_config_dword(dev, pos + PCI_ERR_CAP, dconfig);
  1231. +
  1232. + /* PCI_ERR_HEADER_LOG - Header Log Register (16 bytes) */
  1233. + /* Enable Root Port's interrupt in response to error messages */
  1234. + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_COMMAND,
  1235. + PCI_ERR_ROOT_CMD_COR_EN |
  1236. + PCI_ERR_ROOT_CMD_NONFATAL_EN |
  1237. + PCI_ERR_ROOT_CMD_FATAL_EN);
  1238. + /* Clear the Root status register */
  1239. + pci_read_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, &dconfig);
  1240. + pci_write_config_dword(dev, pos + PCI_ERR_ROOT_STATUS, dconfig);
  1241. + }
  1242. +#endif /* IFX_PCIE_ERROR_INT */
  1243. + /* WAR, only 128 MRRS is supported, force all EPs to support this value */
  1244. + pcie_set_readrq(dev, 128);
  1245. + return 0;
  1246. +}
  1247. +
  1248. +static int
  1249. +pcie_rc_initialize(int pcie_port)
  1250. +{
  1251. + int i;
  1252. +#define IFX_PCIE_PHY_LOOP_CNT 5
  1253. +
  1254. + pcie_rcu_endian_setup(pcie_port);
  1255. +
  1256. + pcie_ep_gpio_rst_init(pcie_port);
  1257. +
  1258. + /*
  1259. + * XXX, PCIe elastic buffer bug will cause not to be detected. One more
  1260. + * reset PCIe PHY will solve this issue
  1261. + */
  1262. + for (i = 0; i < IFX_PCIE_PHY_LOOP_CNT; i++) {
  1263. + /* Disable PCIe PHY Analog part for sanity check */
  1264. + pcie_phy_pmu_disable(pcie_port);
  1265. +
  1266. + pcie_phy_rst_assert(pcie_port);
  1267. + pcie_phy_rst_deassert(pcie_port);
  1268. +
  1269. + /* Make sure PHY PLL is stable */
  1270. + udelay(20);
  1271. +
  1272. + /* PCIe Core reset enabled, low active, sw programmed */
  1273. + pcie_core_rst_assert(pcie_port);
  1274. +
  1275. + /* Put PCIe EP in reset status */
  1276. + pcie_device_rst_assert(pcie_port);
  1277. +
  1278. + /* PCI PHY & Core reset disabled, high active, sw programmed */
  1279. + pcie_core_rst_deassert(pcie_port);
  1280. +
  1281. + /* Already in a quiet state, program PLL, enable PHY, check ready bit */
  1282. + pcie_phy_clock_mode_setup(pcie_port);
  1283. +
  1284. + /* Enable PCIe PHY and Clock */
  1285. + pcie_core_pmu_setup(pcie_port);
  1286. +
  1287. + /* Clear status registers */
  1288. + pcie_status_register_clear(pcie_port);
  1289. +
  1290. +#ifdef CONFIG_PCI_MSI
  1291. + pcie_msi_init(pcie_port);
  1292. +#endif /* CONFIG_PCI_MSI */
  1293. + pcie_rc_cfg_reg_setup(pcie_port);
  1294. +
  1295. + /* Once link is up, break out */
  1296. + if (pcie_app_loigc_setup(pcie_port) == 0)
  1297. + break;
  1298. + }
  1299. + if (i >= IFX_PCIE_PHY_LOOP_CNT) {
  1300. + printk(KERN_ERR "%s link up failed!!!!!\n", __func__);
  1301. + return -EIO;
  1302. + }
  1303. + /* NB, don't increase ACK/NACK timer timeout value, which will cause a lot of COR errors */
  1304. + pcie_replay_time_update(pcie_port);
  1305. + return 0;
  1306. +}
  1307. +
  1308. +static int __init ifx_pcie_bios_init(void)
  1309. +{
  1310. + void __iomem *io_map_base;
  1311. + int pcie_port;
  1312. + int startup_port;
  1313. +
  1314. + /* Enable AHB Master/ Slave */
  1315. + pcie_ahb_pmu_setup();
  1316. +
  1317. + startup_port = IFX_PCIE_PORT0;
  1318. +
  1319. + for (pcie_port = startup_port; pcie_port < IFX_PCIE_CORE_NR; pcie_port++){
  1320. + if (pcie_rc_initialize(pcie_port) == 0) {
  1321. + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: ifx_pcie_cfg_base 0x%p\n",
  1322. + __func__, PCIE_CFG_PORT_TO_BASE(pcie_port));
  1323. + /* Otherwise, warning will pop up */
  1324. + io_map_base = ioremap(PCIE_IO_PHY_PORT_TO_BASE(pcie_port), PCIE_IO_SIZE);
  1325. + if (io_map_base == NULL) {
  1326. + IFX_PCIE_PRINT(PCIE_MSG_ERR, "%s io space ioremap failed\n", __func__);
  1327. + return -ENOMEM;
  1328. + }
  1329. + ifx_pcie_controller[pcie_port].pcic.io_map_base = (unsigned long)io_map_base;
  1330. +
  1331. + register_pci_controller(&ifx_pcie_controller[pcie_port].pcic);
  1332. + /* XXX, clear error status */
  1333. +
  1334. + IFX_PCIE_PRINT(PCIE_MSG_INIT, "%s: mem_resource 0x%p, io_resource 0x%p\n",
  1335. + __func__, &ifx_pcie_controller[pcie_port].pcic.mem_resource,
  1336. + &ifx_pcie_controller[pcie_port].pcic.io_resource);
  1337. +
  1338. + #ifdef IFX_PCIE_ERROR_INT
  1339. + pcie_rc_core_int_init(pcie_port);
  1340. + #endif /* IFX_PCIE_ERROR_INT */
  1341. + }
  1342. + }
  1343. +
  1344. + return 0;
  1345. +}
  1346. +arch_initcall(ifx_pcie_bios_init);
  1347. +
  1348. +MODULE_LICENSE("GPL");
  1349. +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
  1350. +MODULE_SUPPORTED_DEVICE("Infineon builtin PCIe RC module");
  1351. +MODULE_DESCRIPTION("Infineon builtin PCIe RC driver");
  1352. +
  1353. --- /dev/null
  1354. +++ b/arch/mips/pci/ifxmips_pcie.h
  1355. @@ -0,0 +1,135 @@
  1356. +/******************************************************************************
  1357. +**
  1358. +** FILE NAME : ifxmips_pcie.h
  1359. +** PROJECT : IFX UEIP for VRX200
  1360. +** MODULES : PCIe module
  1361. +**
  1362. +** DATE : 02 Mar 2009
  1363. +** AUTHOR : Lei Chuanhua
  1364. +** DESCRIPTION : PCIe Root Complex Driver
  1365. +** COPYRIGHT : Copyright (c) 2009
  1366. +** Infineon Technologies AG
  1367. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  1368. +**
  1369. +** This program is free software; you can redistribute it and/or modify
  1370. +** it under the terms of the GNU General Public License as published by
  1371. +** the Free Software Foundation; either version 2 of the License, or
  1372. +** (at your option) any later version.
  1373. +** HISTORY
  1374. +** $Version $Date $Author $Comment
  1375. +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
  1376. +*******************************************************************************/
  1377. +#ifndef IFXMIPS_PCIE_H
  1378. +#define IFXMIPS_PCIE_H
  1379. +#include <linux/version.h>
  1380. +#include <linux/types.h>
  1381. +#include <linux/pci.h>
  1382. +#include <linux/interrupt.h>
  1383. +#include "ifxmips_pci_common.h"
  1384. +#include "ifxmips_pcie_reg.h"
  1385. +
  1386. +/*!
  1387. + \defgroup IFX_PCIE PCI Express bus driver module
  1388. + \brief PCI Express IP module support VRX200
  1389. +*/
  1390. +
  1391. +/*!
  1392. + \defgroup IFX_PCIE_OS OS APIs
  1393. + \ingroup IFX_PCIE
  1394. + \brief PCIe bus driver OS interface functions
  1395. +*/
  1396. +
  1397. +/*!
  1398. + \file ifxmips_pcie.h
  1399. + \ingroup IFX_PCIE
  1400. + \brief header file for PCIe module common header file
  1401. +*/
  1402. +#define PCIE_IRQ_LOCK(lock) do { \
  1403. + unsigned long flags; \
  1404. + spin_lock_irqsave(&(lock), flags);
  1405. +#define PCIE_IRQ_UNLOCK(lock) \
  1406. + spin_unlock_irqrestore(&(lock), flags); \
  1407. +} while (0)
  1408. +
  1409. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
  1410. +#define IRQF_SHARED SA_SHIRQ
  1411. +#endif
  1412. +
  1413. +#define PCIE_MSG_MSI 0x00000001
  1414. +#define PCIE_MSG_ISR 0x00000002
  1415. +#define PCIE_MSG_FIXUP 0x00000004
  1416. +#define PCIE_MSG_READ_CFG 0x00000008
  1417. +#define PCIE_MSG_WRITE_CFG 0x00000010
  1418. +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
  1419. +#define PCIE_MSG_REG 0x00000020
  1420. +#define PCIE_MSG_INIT 0x00000040
  1421. +#define PCIE_MSG_ERR 0x00000080
  1422. +#define PCIE_MSG_PHY 0x00000100
  1423. +#define PCIE_MSG_ANY 0x000001ff
  1424. +
  1425. +#define IFX_PCIE_PORT0 0
  1426. +#define IFX_PCIE_PORT1 1
  1427. +
  1428. +#ifdef CONFIG_IFX_PCIE_2ND_CORE
  1429. +#define IFX_PCIE_CORE_NR 2
  1430. +#else
  1431. +#define IFX_PCIE_CORE_NR 1
  1432. +#endif
  1433. +
  1434. +#define IFX_PCIE_ERROR_INT
  1435. +
  1436. +//#define IFX_PCIE_DBG
  1437. +
  1438. +#if defined(IFX_PCIE_DBG)
  1439. +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
  1440. + ifx_pcie_debug((_fmt), ##args); \
  1441. +} while (0)
  1442. +
  1443. +#define INLINE
  1444. +#else
  1445. +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
  1446. + do {} while(0)
  1447. +#define INLINE inline
  1448. +#endif
  1449. +
  1450. +struct ifx_pci_controller {
  1451. + struct pci_controller pcic;
  1452. +
  1453. + /* RC specific, per host bus information */
  1454. + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
  1455. +};
  1456. +
  1457. +typedef struct ifx_pcie_ir_irq {
  1458. + const unsigned int irq;
  1459. + const char name[16];
  1460. +}ifx_pcie_ir_irq_t;
  1461. +
  1462. +typedef struct ifx_pcie_legacy_irq{
  1463. + const u32 irq_bit;
  1464. + const int irq;
  1465. +}ifx_pcie_legacy_irq_t;
  1466. +
  1467. +typedef struct ifx_pcie_irq {
  1468. + ifx_pcie_ir_irq_t ir_irq;
  1469. + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
  1470. +}ifx_pcie_irq_t;
  1471. +
  1472. +extern u32 g_pcie_debug_flag;
  1473. +extern void ifx_pcie_debug(const char *fmt, ...);
  1474. +extern void pcie_phy_clock_mode_setup(int pcie_port);
  1475. +extern void pcie_msi_pic_init(int pcie_port);
  1476. +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
  1477. +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
  1478. +
  1479. +#define CONFIG_VR9
  1480. +
  1481. +#ifdef CONFIG_VR9
  1482. +#include "ifxmips_pcie_vr9.h"
  1483. +#elif defined (CONFIG_AR10)
  1484. +#include "ifxmips_pcie_ar10.h"
  1485. +#else
  1486. +#error "PCIE: platform not defined"
  1487. +#endif /* CONFIG_VR9 */
  1488. +
  1489. +#endif /* IFXMIPS_PCIE_H */
  1490. +
  1491. --- /dev/null
  1492. +++ b/arch/mips/pci/ifxmips_pcie_ar10.h
  1493. @@ -0,0 +1,290 @@
  1494. +/****************************************************************************
  1495. + Copyright (c) 2010
  1496. + Lantiq Deutschland GmbH
  1497. + Am Campeon 3; 85579 Neubiberg, Germany
  1498. +
  1499. + For licensing information, see the file 'LICENSE' in the root folder of
  1500. + this software module.
  1501. +
  1502. + *****************************************************************************/
  1503. +/*!
  1504. + \file ifxmips_pcie_ar10.h
  1505. + \ingroup IFX_PCIE
  1506. + \brief PCIe RC driver ar10 specific file
  1507. +*/
  1508. +
  1509. +#ifndef IFXMIPS_PCIE_AR10_H
  1510. +#define IFXMIPS_PCIE_AR10_H
  1511. +#ifndef AUTOCONF_INCLUDED
  1512. +#include <linux/config.h>
  1513. +#endif /* AUTOCONF_INCLUDED */
  1514. +#include <linux/types.h>
  1515. +#include <linux/delay.h>
  1516. +
  1517. +/* Project header file */
  1518. +#include <asm/ifx/ifx_types.h>
  1519. +#include <asm/ifx/ifx_pmu.h>
  1520. +#include <asm/ifx/ifx_gpio.h>
  1521. +#include <asm/ifx/ifx_ebu_led.h>
  1522. +
  1523. +static inline void pcie_ep_gpio_rst_init(int pcie_port)
  1524. +{
  1525. + ifx_ebu_led_enable();
  1526. + if (pcie_port == 0) {
  1527. + ifx_ebu_led_set_data(11, 1);
  1528. + }
  1529. + else {
  1530. + ifx_ebu_led_set_data(12, 1);
  1531. + }
  1532. +}
  1533. +
  1534. +static inline void pcie_ahb_pmu_setup(void)
  1535. +{
  1536. + /* XXX, moved to CGU to control AHBM */
  1537. +}
  1538. +
  1539. +static inline void pcie_rcu_endian_setup(int pcie_port)
  1540. +{
  1541. + u32 reg;
  1542. +
  1543. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  1544. + /* Inbound, big endian */
  1545. + reg |= IFX_RCU_BE_AHB4S;
  1546. + if (pcie_port == 0) {
  1547. + reg |= IFX_RCU_BE_PCIE0M;
  1548. +
  1549. + #ifdef CONFIG_IFX_PCIE_HW_SWAP
  1550. + /* Outbound, software swap needed */
  1551. + reg |= IFX_RCU_BE_AHB3M;
  1552. + reg &= ~IFX_RCU_BE_PCIE0S;
  1553. + #else
  1554. + /* Outbound little endian */
  1555. + reg &= ~IFX_RCU_BE_AHB3M;
  1556. + reg &= ~IFX_RCU_BE_PCIE0S;
  1557. + #endif
  1558. + }
  1559. + else {
  1560. + reg |= IFX_RCU_BE_PCIE1M;
  1561. + #ifdef CONFIG_IFX_PCIE1_HW_SWAP
  1562. + /* Outbound, software swap needed */
  1563. + reg |= IFX_RCU_BE_AHB3M;
  1564. + reg &= ~IFX_RCU_BE_PCIE1S;
  1565. + #else
  1566. + /* Outbound little endian */
  1567. + reg &= ~IFX_RCU_BE_AHB3M;
  1568. + reg &= ~IFX_RCU_BE_PCIE1S;
  1569. + #endif
  1570. + }
  1571. +
  1572. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  1573. + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
  1574. +}
  1575. +
  1576. +static inline void pcie_phy_pmu_enable(int pcie_port)
  1577. +{
  1578. + if (pcie_port == 0) { /* XXX, should use macro*/
  1579. + PCIE0_PHY_PMU_SETUP(IFX_PMU_ENABLE);
  1580. + }
  1581. + else {
  1582. + PCIE1_PHY_PMU_SETUP(IFX_PMU_ENABLE);
  1583. + }
  1584. +}
  1585. +
  1586. +static inline void pcie_phy_pmu_disable(int pcie_port)
  1587. +{
  1588. + if (pcie_port == 0) { /* XXX, should use macro*/
  1589. + PCIE0_PHY_PMU_SETUP(IFX_PMU_DISABLE);
  1590. + }
  1591. + else {
  1592. + PCIE1_PHY_PMU_SETUP(IFX_PMU_DISABLE);
  1593. + }
  1594. +}
  1595. +
  1596. +static inline void pcie_pdi_big_endian(int pcie_port)
  1597. +{
  1598. + u32 reg;
  1599. +
  1600. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  1601. + if (pcie_port == 0) {
  1602. + /* Config AHB->PCIe and PDI endianness */
  1603. + reg |= IFX_RCU_BE_PCIE0_PDI;
  1604. + }
  1605. + else {
  1606. + /* Config AHB->PCIe and PDI endianness */
  1607. + reg |= IFX_RCU_BE_PCIE1_PDI;
  1608. + }
  1609. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  1610. +}
  1611. +
  1612. +static inline void pcie_pdi_pmu_enable(int pcie_port)
  1613. +{
  1614. + if (pcie_port == 0) {
  1615. + /* Enable PDI to access PCIe PHY register */
  1616. + PDI0_PMU_SETUP(IFX_PMU_ENABLE);
  1617. + }
  1618. + else {
  1619. + PDI1_PMU_SETUP(IFX_PMU_ENABLE);
  1620. + }
  1621. +}
  1622. +
  1623. +static inline void pcie_core_rst_assert(int pcie_port)
  1624. +{
  1625. + u32 reg;
  1626. +
  1627. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  1628. +
  1629. + /* Reset Core, bit 22 */
  1630. + if (pcie_port == 0) {
  1631. + reg |= 0x00400000;
  1632. + }
  1633. + else {
  1634. + reg |= 0x08000000; /* Bit 27 */
  1635. + }
  1636. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  1637. +}
  1638. +
  1639. +static inline void pcie_core_rst_deassert(int pcie_port)
  1640. +{
  1641. + u32 reg;
  1642. +
  1643. + /* Make sure one micro-second delay */
  1644. + udelay(1);
  1645. +
  1646. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  1647. + if (pcie_port == 0) {
  1648. + reg &= ~0x00400000; /* bit 22 */
  1649. + }
  1650. + else {
  1651. + reg &= ~0x08000000; /* Bit 27 */
  1652. + }
  1653. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  1654. +}
  1655. +
  1656. +static inline void pcie_phy_rst_assert(int pcie_port)
  1657. +{
  1658. + u32 reg;
  1659. +
  1660. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  1661. + if (pcie_port == 0) {
  1662. + reg |= 0x00001000; /* Bit 12 */
  1663. + }
  1664. + else {
  1665. + reg |= 0x00002000; /* Bit 13 */
  1666. + }
  1667. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  1668. +}
  1669. +
  1670. +static inline void pcie_phy_rst_deassert(int pcie_port)
  1671. +{
  1672. + u32 reg;
  1673. +
  1674. + /* Make sure one micro-second delay */
  1675. + udelay(1);
  1676. +
  1677. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  1678. + if (pcie_port == 0) {
  1679. + reg &= ~0x00001000; /* Bit 12 */
  1680. + }
  1681. + else {
  1682. + reg &= ~0x00002000; /* Bit 13 */
  1683. + }
  1684. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  1685. +}
  1686. +
  1687. +static inline void pcie_device_rst_assert(int pcie_port)
  1688. +{
  1689. + if (pcie_port == 0) {
  1690. + ifx_ebu_led_set_data(11, 0);
  1691. + }
  1692. + else {
  1693. + ifx_ebu_led_set_data(12, 0);
  1694. + }
  1695. +}
  1696. +
  1697. +static inline void pcie_device_rst_deassert(int pcie_port)
  1698. +{
  1699. + mdelay(100);
  1700. + if (pcie_port == 0) {
  1701. + ifx_ebu_led_set_data(11, 1);
  1702. + }
  1703. + else {
  1704. + ifx_ebu_led_set_data(12, 1);
  1705. + }
  1706. + ifx_ebu_led_disable();
  1707. +}
  1708. +
  1709. +static inline void pcie_core_pmu_setup(int pcie_port)
  1710. +{
  1711. + if (pcie_port == 0) {
  1712. + PCIE0_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
  1713. + }
  1714. + else {
  1715. + PCIE1_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
  1716. + }
  1717. +}
  1718. +
  1719. +static inline void pcie_msi_init(int pcie_port)
  1720. +{
  1721. + pcie_msi_pic_init(pcie_port);
  1722. + if (pcie_port == 0) {
  1723. + MSI0_PMU_SETUP(IFX_PMU_ENABLE);
  1724. + }
  1725. + else {
  1726. + MSI1_PMU_SETUP(IFX_PMU_ENABLE);
  1727. + }
  1728. +}
  1729. +
  1730. +static inline u32
  1731. +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
  1732. +{
  1733. + u32 tbus_number = bus_number;
  1734. +
  1735. +#ifdef CONFIG_IFX_PCIE_2ND_CORE
  1736. + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
  1737. + if (pcibios_host_nr() > 1) {
  1738. + tbus_number -= pcibios_1st_host_bus_nr();
  1739. + }
  1740. + }
  1741. +#endif /* CONFIG_IFX_PCI */
  1742. + return tbus_number;
  1743. +}
  1744. +
  1745. +static inline u32
  1746. +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
  1747. +{
  1748. + struct pci_dev *pdev;
  1749. + u32 tvalue = value;
  1750. +
  1751. + /* Sanity check */
  1752. + pdev = pci_get_slot(bus, devfn);
  1753. + if (pdev == NULL) {
  1754. + return tvalue;
  1755. + }
  1756. +
  1757. + /* Only care about PCI bridge */
  1758. + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
  1759. + return tvalue;
  1760. + }
  1761. +
  1762. + if (read) { /* Read hack */
  1763. + #ifdef CONFIG_IFX_PCIE_2ND_CORE
  1764. + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
  1765. + if (pcibios_host_nr() > 1) {
  1766. + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
  1767. + }
  1768. + }
  1769. + #endif /* CONFIG_IFX_PCIE_2ND_CORE */
  1770. + }
  1771. + else { /* Write hack */
  1772. + #ifdef CONFIG_IFX_PCIE_2ND_CORE
  1773. + if (pcie_port == IFX_PCIE_PORT1) { /* Port 1 must check if there are two cores enabled */
  1774. + if (pcibios_host_nr() > 1) {
  1775. + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
  1776. + }
  1777. + }
  1778. + #endif
  1779. + }
  1780. + return tvalue;
  1781. +}
  1782. +
  1783. +#endif /* IFXMIPS_PCIE_AR10_H */
  1784. --- /dev/null
  1785. +++ b/arch/mips/pci/ifxmips_pcie_msi.c
  1786. @@ -0,0 +1,392 @@
  1787. +/******************************************************************************
  1788. +**
  1789. +** FILE NAME : ifxmips_pcie_msi.c
  1790. +** PROJECT : IFX UEIP for VRX200
  1791. +** MODULES : PCI MSI sub module
  1792. +**
  1793. +** DATE : 02 Mar 2009
  1794. +** AUTHOR : Lei Chuanhua
  1795. +** DESCRIPTION : PCIe MSI Driver
  1796. +** COPYRIGHT : Copyright (c) 2009
  1797. +** Infineon Technologies AG
  1798. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  1799. +**
  1800. +** This program is free software; you can redistribute it and/or modify
  1801. +** it under the terms of the GNU General Public License as published by
  1802. +** the Free Software Foundation; either version 2 of the License, or
  1803. +** (at your option) any later version.
  1804. +** HISTORY
  1805. +** $Date $Author $Comment
  1806. +** 02 Mar,2009 Lei Chuanhua Initial version
  1807. +*******************************************************************************/
  1808. +/*!
  1809. + \defgroup IFX_PCIE_MSI MSI OS APIs
  1810. + \ingroup IFX_PCIE
  1811. + \brief PCIe bus driver OS interface functions
  1812. +*/
  1813. +
  1814. +/*!
  1815. + \file ifxmips_pcie_msi.c
  1816. + \ingroup IFX_PCIE
  1817. + \brief PCIe MSI OS interface file
  1818. +*/
  1819. +
  1820. +#ifndef AUTOCONF_INCLUDED
  1821. +#include <linux/config.h>
  1822. +#endif /* AUTOCONF_INCLUDED */
  1823. +#include <linux/init.h>
  1824. +#include <linux/sched.h>
  1825. +#include <linux/slab.h>
  1826. +#include <linux/interrupt.h>
  1827. +#include <linux/kernel_stat.h>
  1828. +#include <linux/pci.h>
  1829. +#include <linux/msi.h>
  1830. +#include <linux/module.h>
  1831. +#include <asm/bootinfo.h>
  1832. +#include <asm/irq.h>
  1833. +#include <asm/traps.h>
  1834. +
  1835. +#include <asm/ifx/ifx_types.h>
  1836. +#include <asm/ifx/ifx_regs.h>
  1837. +#include <asm/ifx/common_routines.h>
  1838. +#include <asm/ifx/irq.h>
  1839. +
  1840. +#include "ifxmips_pcie_reg.h"
  1841. +#include "ifxmips_pcie.h"
  1842. +
  1843. +#define IFX_MSI_IRQ_NUM 16
  1844. +
  1845. +enum {
  1846. + IFX_PCIE_MSI_IDX0 = 0,
  1847. + IFX_PCIE_MSI_IDX1,
  1848. + IFX_PCIE_MSI_IDX2,
  1849. + IFX_PCIE_MSI_IDX3,
  1850. +};
  1851. +
  1852. +typedef struct ifx_msi_irq_idx {
  1853. + const int irq;
  1854. + const int idx;
  1855. +}ifx_msi_irq_idx_t;
  1856. +
  1857. +struct ifx_msi_pic {
  1858. + volatile u32 pic_table[IFX_MSI_IRQ_NUM];
  1859. + volatile u32 pic_endian; /* 0x40 */
  1860. +};
  1861. +typedef struct ifx_msi_pic *ifx_msi_pic_t;
  1862. +
  1863. +typedef struct ifx_msi_irq {
  1864. + const volatile ifx_msi_pic_t msi_pic_p;
  1865. + const u32 msi_phy_base;
  1866. + const ifx_msi_irq_idx_t msi_irq_idx[IFX_MSI_IRQ_NUM];
  1867. + /*
  1868. + * Each bit in msi_free_irq_bitmask represents a MSI interrupt that is
  1869. + * in use.
  1870. + */
  1871. + u16 msi_free_irq_bitmask;
  1872. +
  1873. + /*
  1874. + * Each bit in msi_multiple_irq_bitmask tells that the device using
  1875. + * this bit in msi_free_irq_bitmask is also using the next bit. This
  1876. + * is used so we can disable all of the MSI interrupts when a device
  1877. + * uses multiple.
  1878. + */
  1879. + u16 msi_multiple_irq_bitmask;
  1880. +}ifx_msi_irq_t;
  1881. +
  1882. +static ifx_msi_irq_t msi_irqs[IFX_PCIE_CORE_NR] = {
  1883. + {
  1884. + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI_PIC_REG_BASE,
  1885. + .msi_phy_base = PCIE_MSI_PHY_BASE,
  1886. + .msi_irq_idx = {
  1887. + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1888. + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1889. + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1890. + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1891. + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1892. + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1893. + {IFX_PCIE_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1894. + {IFX_PCIE_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1895. + },
  1896. + .msi_free_irq_bitmask = 0,
  1897. + .msi_multiple_irq_bitmask= 0,
  1898. + },
  1899. +#ifdef CONFIG_IFX_PCIE_2ND_CORE
  1900. + {
  1901. + .msi_pic_p = (const volatile ifx_msi_pic_t)IFX_MSI1_PIC_REG_BASE,
  1902. + .msi_phy_base = PCIE1_MSI_PHY_BASE,
  1903. + .msi_irq_idx = {
  1904. + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1905. + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1906. + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1907. + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1908. + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1909. + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1910. + {IFX_PCIE1_MSI_IR0, IFX_PCIE_MSI_IDX0}, {IFX_PCIE1_MSI_IR1, IFX_PCIE_MSI_IDX1},
  1911. + {IFX_PCIE1_MSI_IR2, IFX_PCIE_MSI_IDX2}, {IFX_PCIE1_MSI_IR3, IFX_PCIE_MSI_IDX3},
  1912. + },
  1913. + .msi_free_irq_bitmask = 0,
  1914. + .msi_multiple_irq_bitmask= 0,
  1915. +
  1916. + },
  1917. +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
  1918. +};
  1919. +
  1920. +/*
  1921. + * This lock controls updates to msi_free_irq_bitmask,
  1922. + * msi_multiple_irq_bitmask and pic register settting
  1923. + */
  1924. +static DEFINE_SPINLOCK(ifx_pcie_msi_lock);
  1925. +
  1926. +void pcie_msi_pic_init(int pcie_port)
  1927. +{
  1928. + spin_lock(&ifx_pcie_msi_lock);
  1929. + msi_irqs[pcie_port].msi_pic_p->pic_endian = IFX_MSI_PIC_BIG_ENDIAN;
  1930. + spin_unlock(&ifx_pcie_msi_lock);
  1931. +}
  1932. +
  1933. +/**
  1934. + * \fn int arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
  1935. + * \brief Called when a driver request MSI interrupts instead of the
  1936. + * legacy INT A-D. This routine will allocate multiple interrupts
  1937. + * for MSI devices that support them. A device can override this by
  1938. + * programming the MSI control bits [6:4] before calling
  1939. + * pci_enable_msi().
  1940. + *
  1941. + * \param[in] pdev Device requesting MSI interrupts
  1942. + * \param[in] desc MSI descriptor
  1943. + *
  1944. + * \return -EINVAL Invalid pcie root port or invalid msi bit
  1945. + * \return 0 OK
  1946. + * \ingroup IFX_PCIE_MSI
  1947. + */
  1948. +int
  1949. +arch_setup_msi_irq(struct pci_dev *pdev, struct msi_desc *desc)
  1950. +{
  1951. + int irq, pos;
  1952. + u16 control;
  1953. + int irq_idx;
  1954. + int irq_step;
  1955. + int configured_private_bits;
  1956. + int request_private_bits;
  1957. + struct msi_msg msg;
  1958. + u16 search_mask;
  1959. + struct ifx_pci_controller *ctrl = pdev->bus->sysdata;
  1960. + int pcie_port = ctrl->port;
  1961. +
  1962. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s %s enter\n", __func__, pci_name(pdev));
  1963. +
  1964. + /* XXX, skip RC MSI itself */
  1965. + if (pdev->pcie_type == PCI_EXP_TYPE_ROOT_PORT) {
  1966. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s RC itself doesn't use MSI interrupt\n", __func__);
  1967. + return -EINVAL;
  1968. + }
  1969. +
  1970. + /*
  1971. + * Read the MSI config to figure out how many IRQs this device
  1972. + * wants. Most devices only want 1, which will give
  1973. + * configured_private_bits and request_private_bits equal 0.
  1974. + */
  1975. + pci_read_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, &control);
  1976. +
  1977. + /*
  1978. + * If the number of private bits has been configured then use
  1979. + * that value instead of the requested number. This gives the
  1980. + * driver the chance to override the number of interrupts
  1981. + * before calling pci_enable_msi().
  1982. + */
  1983. + configured_private_bits = (control & PCI_MSI_FLAGS_QSIZE) >> 4;
  1984. + if (configured_private_bits == 0) {
  1985. + /* Nothing is configured, so use the hardware requested size */
  1986. + request_private_bits = (control & PCI_MSI_FLAGS_QMASK) >> 1;
  1987. + }
  1988. + else {
  1989. + /*
  1990. + * Use the number of configured bits, assuming the
  1991. + * driver wanted to override the hardware request
  1992. + * value.
  1993. + */
  1994. + request_private_bits = configured_private_bits;
  1995. + }
  1996. +
  1997. + /*
  1998. + * The PCI 2.3 spec mandates that there are at most 32
  1999. + * interrupts. If this device asks for more, only give it one.
  2000. + */
  2001. + if (request_private_bits > 5) {
  2002. + request_private_bits = 0;
  2003. + }
  2004. +again:
  2005. + /*
  2006. + * The IRQs have to be aligned on a power of two based on the
  2007. + * number being requested.
  2008. + */
  2009. + irq_step = (1 << request_private_bits);
  2010. +
  2011. + /* Mask with one bit for each IRQ */
  2012. + search_mask = (1 << irq_step) - 1;
  2013. +
  2014. + /*
  2015. + * We're going to search msi_free_irq_bitmask_lock for zero
  2016. + * bits. This represents an MSI interrupt number that isn't in
  2017. + * use.
  2018. + */
  2019. + spin_lock(&ifx_pcie_msi_lock);
  2020. + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos += irq_step) {
  2021. + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & (search_mask << pos)) == 0) {
  2022. + msi_irqs[pcie_port].msi_free_irq_bitmask |= search_mask << pos;
  2023. + msi_irqs[pcie_port].msi_multiple_irq_bitmask |= (search_mask >> 1) << pos;
  2024. + break;
  2025. + }
  2026. + }
  2027. + spin_unlock(&ifx_pcie_msi_lock);
  2028. +
  2029. + /* Make sure the search for available interrupts didn't fail */
  2030. + if (pos >= IFX_MSI_IRQ_NUM) {
  2031. + if (request_private_bits) {
  2032. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s: Unable to find %d free "
  2033. + "interrupts, trying just one", __func__, 1 << request_private_bits);
  2034. + request_private_bits = 0;
  2035. + goto again;
  2036. + }
  2037. + else {
  2038. + printk(KERN_ERR "%s: Unable to find a free MSI interrupt\n", __func__);
  2039. + return -EINVAL;
  2040. + }
  2041. + }
  2042. + irq = msi_irqs[pcie_port].msi_irq_idx[pos].irq;
  2043. + irq_idx = msi_irqs[pcie_port].msi_irq_idx[pos].idx;
  2044. +
  2045. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pos %d, irq %d irq_idx %d\n", pos, irq, irq_idx);
  2046. +
  2047. + /*
  2048. + * Initialize MSI. This has to match the memory-write endianess from the device
  2049. + * Address bits [23:12]
  2050. + */
  2051. + spin_lock(&ifx_pcie_msi_lock);
  2052. + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] = SM(irq_idx, IFX_MSI_PIC_INT_LINE) |
  2053. + SM((msi_irqs[pcie_port].msi_phy_base >> 12), IFX_MSI_PIC_MSG_ADDR) |
  2054. + SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
  2055. +
  2056. + /* Enable this entry */
  2057. + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~IFX_MSI_PCI_INT_DISABLE;
  2058. + spin_unlock(&ifx_pcie_msi_lock);
  2059. +
  2060. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "pic_table[%d]: 0x%08x\n",
  2061. + pos, msi_irqs[pcie_port].msi_pic_p->pic_table[pos]);
  2062. +
  2063. + /* Update the number of IRQs the device has available to it */
  2064. + control &= ~PCI_MSI_FLAGS_QSIZE;
  2065. + control |= (request_private_bits << 4);
  2066. + pci_write_config_word(pdev, desc->msi_attrib.pos + PCI_MSI_FLAGS, control);
  2067. +
  2068. + set_irq_msi(irq, desc);
  2069. + msg.address_hi = 0x0;
  2070. + msg.address_lo = msi_irqs[pcie_port].msi_phy_base;
  2071. + msg.data = SM((1 << pos), IFX_MSI_PIC_MSG_DATA);
  2072. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "msi_data: pos %d 0x%08x\n", pos, msg.data);
  2073. +
  2074. + write_msi_msg(irq, &msg);
  2075. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
  2076. + return 0;
  2077. +}
  2078. +
  2079. +static int
  2080. +pcie_msi_irq_to_port(unsigned int irq, int *port)
  2081. +{
  2082. + int ret = 0;
  2083. +
  2084. + if (irq == IFX_PCIE_MSI_IR0 || irq == IFX_PCIE_MSI_IR1 ||
  2085. + irq == IFX_PCIE_MSI_IR2 || irq == IFX_PCIE_MSI_IR3) {
  2086. + *port = IFX_PCIE_PORT0;
  2087. + }
  2088. +#ifdef CONFIG_IFX_PCIE_2ND_CORE
  2089. + else if (irq == IFX_PCIE1_MSI_IR0 || irq == IFX_PCIE1_MSI_IR1 ||
  2090. + irq == IFX_PCIE1_MSI_IR2 || irq == IFX_PCIE1_MSI_IR3) {
  2091. + *port = IFX_PCIE_PORT1;
  2092. + }
  2093. +#endif /* CONFIG_IFX_PCIE_2ND_CORE */
  2094. + else {
  2095. + printk(KERN_ERR "%s: Attempted to teardown illegal "
  2096. + "MSI interrupt (%d)\n", __func__, irq);
  2097. + ret = -EINVAL;
  2098. + }
  2099. + return ret;
  2100. +}
  2101. +
  2102. +/**
  2103. + * \fn void arch_teardown_msi_irq(unsigned int irq)
  2104. + * \brief Called when a device no longer needs its MSI interrupts. All
  2105. + * MSI interrupts for the device are freed.
  2106. + *
  2107. + * \param irq The devices first irq number. There may be multple in sequence.
  2108. + * \return none
  2109. + * \ingroup IFX_PCIE_MSI
  2110. + */
  2111. +void
  2112. +arch_teardown_msi_irq(unsigned int irq)
  2113. +{
  2114. + int pos;
  2115. + int number_irqs;
  2116. + u16 bitmask;
  2117. + int pcie_port;
  2118. +
  2119. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s enter\n", __func__);
  2120. +
  2121. + BUG_ON(irq > INT_NUM_IM4_IRL31);
  2122. +
  2123. + if (pcie_msi_irq_to_port(irq, &pcie_port) != 0) {
  2124. + return;
  2125. + }
  2126. +
  2127. + /* Shift the mask to the correct bit location, not always correct
  2128. + * Probally, the first match will be chosen.
  2129. + */
  2130. + for (pos = 0; pos < IFX_MSI_IRQ_NUM; pos++) {
  2131. + if ((msi_irqs[pcie_port].msi_irq_idx[pos].irq == irq)
  2132. + && (msi_irqs[pcie_port].msi_free_irq_bitmask & ( 1 << pos))) {
  2133. + break;
  2134. + }
  2135. + }
  2136. + if (pos >= IFX_MSI_IRQ_NUM) {
  2137. + printk(KERN_ERR "%s: Unable to find a matched MSI interrupt\n", __func__);
  2138. + return;
  2139. + }
  2140. + spin_lock(&ifx_pcie_msi_lock);
  2141. + /* Disable this entry */
  2142. + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] |= IFX_MSI_PCI_INT_DISABLE;
  2143. + msi_irqs[pcie_port].msi_pic_p->pic_table[pos] &= ~(IFX_MSI_PIC_INT_LINE | IFX_MSI_PIC_MSG_ADDR | IFX_MSI_PIC_MSG_DATA);
  2144. + spin_unlock(&ifx_pcie_msi_lock);
  2145. + /*
  2146. + * Count the number of IRQs we need to free by looking at the
  2147. + * msi_multiple_irq_bitmask. Each bit set means that the next
  2148. + * IRQ is also owned by this device.
  2149. + */
  2150. + number_irqs = 0;
  2151. + while (((pos + number_irqs) < IFX_MSI_IRQ_NUM) &&
  2152. + (msi_irqs[pcie_port].msi_multiple_irq_bitmask & (1 << (pos + number_irqs)))) {
  2153. + number_irqs++;
  2154. + }
  2155. + number_irqs++;
  2156. +
  2157. + /* Mask with one bit for each IRQ */
  2158. + bitmask = (1 << number_irqs) - 1;
  2159. +
  2160. + bitmask <<= pos;
  2161. + if ((msi_irqs[pcie_port].msi_free_irq_bitmask & bitmask) != bitmask) {
  2162. + printk(KERN_ERR "%s: Attempted to teardown MSI "
  2163. + "interrupt (%d) not in use\n", __func__, irq);
  2164. + return;
  2165. + }
  2166. + /* Checks are done, update the in use bitmask */
  2167. + spin_lock(&ifx_pcie_msi_lock);
  2168. + msi_irqs[pcie_port].msi_free_irq_bitmask &= ~bitmask;
  2169. + msi_irqs[pcie_port].msi_multiple_irq_bitmask &= ~(bitmask >> 1);
  2170. + spin_unlock(&ifx_pcie_msi_lock);
  2171. + IFX_PCIE_PRINT(PCIE_MSG_MSI, "%s exit\n", __func__);
  2172. +}
  2173. +
  2174. +MODULE_LICENSE("GPL");
  2175. +MODULE_AUTHOR("Chuanhua.Lei@infineon.com");
  2176. +MODULE_SUPPORTED_DEVICE("Infineon PCIe IP builtin MSI PIC module");
  2177. +MODULE_DESCRIPTION("Infineon PCIe IP builtin MSI PIC driver");
  2178. +
  2179. --- /dev/null
  2180. +++ b/arch/mips/pci/ifxmips_pcie_phy.c
  2181. @@ -0,0 +1,478 @@
  2182. +/******************************************************************************
  2183. +**
  2184. +** FILE NAME : ifxmips_pcie_phy.c
  2185. +** PROJECT : IFX UEIP for VRX200
  2186. +** MODULES : PCIe PHY sub module
  2187. +**
  2188. +** DATE : 14 May 2009
  2189. +** AUTHOR : Lei Chuanhua
  2190. +** DESCRIPTION : PCIe Root Complex Driver
  2191. +** COPYRIGHT : Copyright (c) 2009
  2192. +** Infineon Technologies AG
  2193. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  2194. +**
  2195. +** This program is free software; you can redistribute it and/or modify
  2196. +** it under the terms of the GNU General Public License as published by
  2197. +** the Free Software Foundation; either version 2 of the License, or
  2198. +** (at your option) any later version.
  2199. +** HISTORY
  2200. +** $Version $Date $Author $Comment
  2201. +** 0.0.1 14 May,2009 Lei Chuanhua Initial version
  2202. +*******************************************************************************/
  2203. +/*!
  2204. + \file ifxmips_pcie_phy.c
  2205. + \ingroup IFX_PCIE
  2206. + \brief PCIe PHY PLL register programming source file
  2207. +*/
  2208. +#include <linux/types.h>
  2209. +#include <linux/kernel.h>
  2210. +#include <asm/paccess.h>
  2211. +#include <linux/delay.h>
  2212. +
  2213. +#include "ifxmips_pcie_reg.h"
  2214. +#include "ifxmips_pcie.h"
  2215. +
  2216. +/* PCIe PDI only supports 16 bit operation */
  2217. +
  2218. +#define IFX_PCIE_PHY_REG_WRITE16(__addr, __data) \
  2219. + ((*(volatile u16 *) (__addr)) = (__data))
  2220. +
  2221. +#define IFX_PCIE_PHY_REG_READ16(__addr) \
  2222. + (*(volatile u16 *) (__addr))
  2223. +
  2224. +#define IFX_PCIE_PHY_REG16(__addr) \
  2225. + (*(volatile u16 *) (__addr))
  2226. +
  2227. +#define IFX_PCIE_PHY_REG(__reg, __value, __mask) do { \
  2228. + u16 read_data; \
  2229. + u16 write_data; \
  2230. + read_data = IFX_PCIE_PHY_REG_READ16((__reg)); \
  2231. + write_data = (read_data & ((u16)~(__mask))) | (((u16)(__value)) & ((u16)(__mask)));\
  2232. + IFX_PCIE_PHY_REG_WRITE16((__reg), write_data); \
  2233. +} while (0)
  2234. +
  2235. +#define IFX_PCIE_PLL_TIMEOUT 1000 /* Tunnable */
  2236. +
  2237. +//#define IFX_PCI_PHY_REG_DUMP
  2238. +
  2239. +#ifdef IFX_PCI_PHY_REG_DUMP
  2240. +static void
  2241. +pcie_phy_reg_dump(int pcie_port)
  2242. +{
  2243. + printk("PLL REGFILE\n");
  2244. + printk("PCIE_PHY_PLL_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL1(pcie_port)));
  2245. + printk("PCIE_PHY_PLL_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL2(pcie_port)));
  2246. + printk("PCIE_PHY_PLL_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL3(pcie_port)));
  2247. + printk("PCIE_PHY_PLL_CTRL4 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL4(pcie_port)));
  2248. + printk("PCIE_PHY_PLL_CTRL5 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL5(pcie_port)));
  2249. + printk("PCIE_PHY_PLL_CTRL6 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL6(pcie_port)));
  2250. + printk("PCIE_PHY_PLL_CTRL7 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_CTRL7(pcie_port)));
  2251. + printk("PCIE_PHY_PLL_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL1(pcie_port)));
  2252. + printk("PCIE_PHY_PLL_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL2(pcie_port)));
  2253. + printk("PCIE_PHY_PLL_A_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_A_CTRL3(pcie_port)));
  2254. + printk("PCIE_PHY_PLL_STATUS 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)));
  2255. +
  2256. + printk("TX1 REGFILE\n");
  2257. + printk("PCIE_PHY_TX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL1(pcie_port)));
  2258. + printk("PCIE_PHY_TX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL2(pcie_port)));
  2259. + printk("PCIE_PHY_TX1_CTRL3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_CTRL3(pcie_port)));
  2260. + printk("PCIE_PHY_TX1_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL1(pcie_port)));
  2261. + printk("PCIE_PHY_TX1_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_A_CTRL2(pcie_port)));
  2262. + printk("PCIE_PHY_TX1_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD1(pcie_port)));
  2263. + printk("PCIE_PHY_TX1_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD2(pcie_port)));
  2264. + printk("PCIE_PHY_TX1_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX1_MOD3(pcie_port)));
  2265. +
  2266. + printk("TX2 REGFILE\n");
  2267. + printk("PCIE_PHY_TX2_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL1(pcie_port)));
  2268. + printk("PCIE_PHY_TX2_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_CTRL2(pcie_port)));
  2269. + printk("PCIE_PHY_TX2_A_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL1(pcie_port)));
  2270. + printk("PCIE_PHY_TX2_A_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_A_CTRL2(pcie_port)));
  2271. + printk("PCIE_PHY_TX2_MOD1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD1(pcie_port)));
  2272. + printk("PCIE_PHY_TX2_MOD2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD2(pcie_port)));
  2273. + printk("PCIE_PHY_TX2_MOD3 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_TX2_MOD3(pcie_port)));
  2274. +
  2275. + printk("RX1 REGFILE\n");
  2276. + printk("PCIE_PHY_RX1_CTRL1 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL1(pcie_port)));
  2277. + printk("PCIE_PHY_RX1_CTRL2 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CTRL2(pcie_port)));
  2278. + printk("PCIE_PHY_RX1_CDR 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_CDR(pcie_port)));
  2279. + printk("PCIE_PHY_RX1_EI 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_EI(pcie_port)));
  2280. + printk("PCIE_PHY_RX1_A_CTRL 0x%04x\n", IFX_PCIE_PHY_REG16(PCIE_PHY_RX1_A_CTRL(pcie_port)));
  2281. +}
  2282. +#endif /* IFX_PCI_PHY_REG_DUMP */
  2283. +
  2284. +static void
  2285. +pcie_phy_comm_setup(int pcie_port)
  2286. +{
  2287. + /* PLL Setting */
  2288. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
  2289. +
  2290. + /* increase the bias reference voltage */
  2291. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
  2292. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
  2293. +
  2294. + /* Endcnt */
  2295. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
  2296. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
  2297. +
  2298. + /* force */
  2299. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
  2300. +
  2301. + /* predrv_ser_en */
  2302. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
  2303. +
  2304. + /* ctrl_lim */
  2305. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
  2306. +
  2307. + /* ctrl */
  2308. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
  2309. +
  2310. + /* predrv_ser_en */
  2311. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
  2312. +
  2313. + /* RTERM*/
  2314. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
  2315. +
  2316. + /* Improved 100MHz clock output */
  2317. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
  2318. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
  2319. +
  2320. + /* Reduced CDR BW to avoid glitches */
  2321. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
  2322. +}
  2323. +
  2324. +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
  2325. +static void
  2326. +pcie_phy_36mhz_mode_setup(int pcie_port)
  2327. +{
  2328. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
  2329. +#ifdef IFX_PCI_PHY_REG_DUMP
  2330. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
  2331. + pcie_phy_reg_dump(pcie_port);
  2332. +#endif
  2333. +
  2334. + /* en_ext_mmd_div_ratio */
  2335. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
  2336. +
  2337. + /* ext_mmd_div_ratio*/
  2338. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
  2339. +
  2340. + /* pll_ensdm */
  2341. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
  2342. +
  2343. + /* en_const_sdm */
  2344. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
  2345. +
  2346. + /* mmd */
  2347. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
  2348. +
  2349. + /* lf_mode */
  2350. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
  2351. +
  2352. + /* const_sdm */
  2353. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
  2354. +
  2355. + /* const sdm */
  2356. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
  2357. +
  2358. + /* pllmod */
  2359. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
  2360. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
  2361. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
  2362. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
  2363. +
  2364. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
  2365. +}
  2366. +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
  2367. +
  2368. +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE
  2369. +static void
  2370. +pcie_phy_36mhz_ssc_mode_setup(int pcie_port)
  2371. +{
  2372. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
  2373. +#ifdef IFX_PCI_PHY_REG_DUMP
  2374. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
  2375. + pcie_phy_reg_dump(pcie_port);
  2376. +#endif
  2377. +
  2378. + /* PLL Setting */
  2379. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL1(pcie_port), 0x120e, 0xFFFF);
  2380. +
  2381. + /* Increase the bias reference voltage */
  2382. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x39D7, 0xFFFF);
  2383. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x0900, 0xFFFF);
  2384. +
  2385. + /* Endcnt */
  2386. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_EI(pcie_port), 0x0004, 0xFFFF);
  2387. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_A_CTRL(pcie_port), 0x6803, 0xFFFF);
  2388. +
  2389. + /* Force */
  2390. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0008, 0x0008);
  2391. +
  2392. + /* Predrv_ser_en */
  2393. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL2(pcie_port), 0x0706, 0xFFFF);
  2394. +
  2395. + /* ctrl_lim */
  2396. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL3(pcie_port), 0x1FFF, 0xFFFF);
  2397. +
  2398. + /* ctrl */
  2399. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_A_CTRL1(pcie_port), 0x0800, 0xFF00);
  2400. +
  2401. + /* predrv_ser_en */
  2402. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4702, 0x7F00);
  2403. +
  2404. + /* RTERM*/
  2405. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL2(pcie_port), 0x2e00, 0xFFFF);
  2406. +
  2407. + /* en_ext_mmd_div_ratio */
  2408. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
  2409. +
  2410. + /* ext_mmd_div_ratio*/
  2411. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
  2412. +
  2413. + /* pll_ensdm */
  2414. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0400, 0x0400);
  2415. +
  2416. + /* en_const_sdm */
  2417. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
  2418. +
  2419. + /* mmd */
  2420. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
  2421. +
  2422. + /* lf_mode */
  2423. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
  2424. +
  2425. + /* const_sdm */
  2426. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
  2427. +
  2428. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0100);
  2429. + /* const sdm */
  2430. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
  2431. +
  2432. + /* pllmod */
  2433. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
  2434. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
  2435. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
  2436. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1c72, 0xFFFF);
  2437. +
  2438. + /* improved 100MHz clock output */
  2439. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL2(pcie_port), 0x3096, 0xFFFF);
  2440. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_A_CTRL2(pcie_port), 0x4707, 0xFFFF);
  2441. +
  2442. + /* reduced CDR BW to avoid glitches */
  2443. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CDR(pcie_port), 0x0235, 0xFFFF);
  2444. +
  2445. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
  2446. +}
  2447. +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE */
  2448. +
  2449. +#ifdef CONFIG_IFX_PCIE_PHY_25MHZ_MODE
  2450. +static void
  2451. +pcie_phy_25mhz_mode_setup(int pcie_port)
  2452. +{
  2453. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
  2454. +#ifdef IFX_PCI_PHY_REG_DUMP
  2455. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
  2456. + pcie_phy_reg_dump(pcie_port);
  2457. +#endif
  2458. + /* en_const_sdm */
  2459. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
  2460. +
  2461. + /* pll_ensdm */
  2462. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0000, 0x0200);
  2463. +
  2464. + /* en_ext_mmd_div_ratio*/
  2465. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0002, 0x0002);
  2466. +
  2467. + /* ext_mmd_div_ratio*/
  2468. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0040, 0x0070);
  2469. +
  2470. + /* mmd */
  2471. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x6000, 0xe000);
  2472. +
  2473. + /* lf_mode */
  2474. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x4000, 0x4000);
  2475. +
  2476. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
  2477. +}
  2478. +#endif /* CONFIG_IFX_PCIE_PHY_25MHZ_MODE */
  2479. +
  2480. +#ifdef CONFIG_IFX_PCIE_PHY_100MHZ_MODE
  2481. +static void
  2482. +pcie_phy_100mhz_mode_setup(int pcie_port)
  2483. +{
  2484. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d enter\n", __func__, pcie_port);
  2485. +#ifdef IFX_PCI_PHY_REG_DUMP
  2486. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Initial PHY register dump\n");
  2487. + pcie_phy_reg_dump(pcie_port);
  2488. +#endif
  2489. + /* en_ext_mmd_div_ratio */
  2490. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0002);
  2491. +
  2492. + /* ext_mmd_div_ratio*/
  2493. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL3(pcie_port), 0x0000, 0x0070);
  2494. +
  2495. + /* pll_ensdm */
  2496. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0200, 0x0200);
  2497. +
  2498. + /* en_const_sdm */
  2499. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x0100, 0x0100);
  2500. +
  2501. + /* mmd */
  2502. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL3(pcie_port), 0x2000, 0xe000);
  2503. +
  2504. + /* lf_mode */
  2505. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_A_CTRL2(pcie_port), 0x0000, 0x4000);
  2506. +
  2507. + /* const_sdm */
  2508. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL1(pcie_port), 0x38e4, 0xFFFF);
  2509. +
  2510. + /* const sdm */
  2511. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL2(pcie_port), 0x00ee, 0x00FF);
  2512. +
  2513. + /* pllmod */
  2514. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL7(pcie_port), 0x0002, 0xFFFF);
  2515. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL6(pcie_port), 0x3a04, 0xFFFF);
  2516. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL5(pcie_port), 0xfae3, 0xFFFF);
  2517. + IFX_PCIE_PHY_REG(PCIE_PHY_PLL_CTRL4(pcie_port), 0x1b72, 0xFFFF);
  2518. +
  2519. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "%s pcie_port %d exit\n", __func__, pcie_port);
  2520. +}
  2521. +#endif /* CONFIG_IFX_PCIE_PHY_100MHZ_MODE */
  2522. +
  2523. +static int
  2524. +pcie_phy_wait_startup_ready(int pcie_port)
  2525. +{
  2526. + int i;
  2527. +
  2528. + for (i = 0; i < IFX_PCIE_PLL_TIMEOUT; i++) {
  2529. + if ((IFX_PCIE_PHY_REG16(PCIE_PHY_PLL_STATUS(pcie_port)) & 0x0040) != 0) {
  2530. + break;
  2531. + }
  2532. + udelay(10);
  2533. + }
  2534. + if (i >= IFX_PCIE_PLL_TIMEOUT) {
  2535. + printk(KERN_ERR "%s PLL Link timeout\n", __func__);
  2536. + return -1;
  2537. + }
  2538. + return 0;
  2539. +}
  2540. +
  2541. +static void
  2542. +pcie_phy_load_enable(int pcie_port, int slice)
  2543. +{
  2544. + /* Set the load_en of tx/rx slice to '1' */
  2545. + switch (slice) {
  2546. + case 1:
  2547. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0010, 0x0010);
  2548. + break;
  2549. + case 2:
  2550. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0010, 0x0010);
  2551. + break;
  2552. + case 3:
  2553. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0002, 0x0002);
  2554. + break;
  2555. + }
  2556. +}
  2557. +
  2558. +static void
  2559. +pcie_phy_load_disable(int pcie_port, int slice)
  2560. +{
  2561. + /* set the load_en of tx/rx slice to '0' */
  2562. + switch (slice) {
  2563. + case 1:
  2564. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_CTRL1(pcie_port), 0x0000, 0x0010);
  2565. + break;
  2566. + case 2:
  2567. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_CTRL1(pcie_port), 0x0000, 0x0010);
  2568. + break;
  2569. + case 3:
  2570. + IFX_PCIE_PHY_REG(PCIE_PHY_RX1_CTRL1(pcie_port), 0x0000, 0x0002);
  2571. + break;
  2572. + }
  2573. +}
  2574. +
  2575. +static void
  2576. +pcie_phy_load_war(int pcie_port)
  2577. +{
  2578. + int slice;
  2579. +
  2580. + for (slice = 1; slice < 4; slice++) {
  2581. + pcie_phy_load_enable(pcie_port, slice);
  2582. + udelay(1);
  2583. + pcie_phy_load_disable(pcie_port, slice);
  2584. + }
  2585. +}
  2586. +
  2587. +static void
  2588. +pcie_phy_tx2_modulation(int pcie_port)
  2589. +{
  2590. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD1(pcie_port), 0x1FFE, 0xFFFF);
  2591. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD2(pcie_port), 0xFFFE, 0xFFFF);
  2592. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0601, 0xFFFF);
  2593. + mdelay(1);
  2594. + IFX_PCIE_PHY_REG(PCIE_PHY_TX2_MOD3(pcie_port), 0x0001, 0xFFFF);
  2595. +}
  2596. +
  2597. +static void
  2598. +pcie_phy_tx1_modulation(int pcie_port)
  2599. +{
  2600. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD1(pcie_port), 0x1FFE, 0xFFFF);
  2601. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD2(pcie_port), 0xFFFE, 0xFFFF);
  2602. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0601, 0xFFFF);
  2603. + mdelay(1);
  2604. + IFX_PCIE_PHY_REG(PCIE_PHY_TX1_MOD3(pcie_port), 0x0001, 0xFFFF);
  2605. +}
  2606. +
  2607. +static void
  2608. +pcie_phy_tx_modulation_war(int pcie_port)
  2609. +{
  2610. + int i;
  2611. +
  2612. +#define PCIE_PHY_MODULATION_NUM 5
  2613. + for (i = 0; i < PCIE_PHY_MODULATION_NUM; i++) {
  2614. + pcie_phy_tx2_modulation(pcie_port);
  2615. + pcie_phy_tx1_modulation(pcie_port);
  2616. + }
  2617. +#undef PCIE_PHY_MODULATION_NUM
  2618. +}
  2619. +
  2620. +void
  2621. +pcie_phy_clock_mode_setup(int pcie_port)
  2622. +{
  2623. + pcie_pdi_big_endian(pcie_port);
  2624. +
  2625. + /* Enable PDI to access PCIe PHY register */
  2626. + pcie_pdi_pmu_enable(pcie_port);
  2627. +
  2628. + /* Configure PLL and PHY clock */
  2629. + pcie_phy_comm_setup(pcie_port);
  2630. +
  2631. +#ifdef CONFIG_IFX_PCIE_PHY_36MHZ_MODE
  2632. + pcie_phy_36mhz_mode_setup(pcie_port);
  2633. +#elif defined(CONFIG_IFX_PCIE_PHY_36MHZ_SSC_MODE)
  2634. + pcie_phy_36mhz_ssc_mode_setup(pcie_port);
  2635. +#elif defined(CONFIG_IFX_PCIE_PHY_25MHZ_MODE)
  2636. + pcie_phy_25mhz_mode_setup(pcie_port);
  2637. +#elif defined (CONFIG_IFX_PCIE_PHY_100MHZ_MODE)
  2638. + pcie_phy_100mhz_mode_setup(pcie_port);
  2639. +#else
  2640. + #error "PCIE PHY Clock Mode must be chosen first!!!!"
  2641. +#endif /* CONFIG_IFX_PCIE_PHY_36MHZ_MODE */
  2642. +
  2643. + /* Enable PCIe PHY and make PLL setting take effect */
  2644. + pcie_phy_pmu_enable(pcie_port);
  2645. +
  2646. + /* Check if we are in startup_ready status */
  2647. + pcie_phy_wait_startup_ready(pcie_port);
  2648. +
  2649. + pcie_phy_load_war(pcie_port);
  2650. +
  2651. + /* Apply TX modulation workarounds */
  2652. + pcie_phy_tx_modulation_war(pcie_port);
  2653. +
  2654. +#ifdef IFX_PCI_PHY_REG_DUMP
  2655. + IFX_PCIE_PRINT(PCIE_MSG_PHY, "Modified PHY register dump\n");
  2656. + pcie_phy_reg_dump(pcie_port);
  2657. +#endif
  2658. +}
  2659. +
  2660. --- /dev/null
  2661. +++ b/arch/mips/pci/ifxmips_pcie_pm.c
  2662. @@ -0,0 +1,176 @@
  2663. +/******************************************************************************
  2664. +**
  2665. +** FILE NAME : ifxmips_pcie_pm.c
  2666. +** PROJECT : IFX UEIP
  2667. +** MODULES : PCIE Root Complex Driver
  2668. +**
  2669. +** DATE : 21 Dec 2009
  2670. +** AUTHOR : Lei Chuanhua
  2671. +** DESCRIPTION : PCIE Root Complex Driver Power Managment
  2672. +** COPYRIGHT : Copyright (c) 2009
  2673. +** Lantiq Deutschland GmbH
  2674. +** Am Campeon 3, 85579 Neubiberg, Germany
  2675. +**
  2676. +** This program is free software; you can redistribute it and/or modify
  2677. +** it under the terms of the GNU General Public License as published by
  2678. +** the Free Software Foundation; either version 2 of the License, or
  2679. +** (at your option) any later version.
  2680. +**
  2681. +** HISTORY
  2682. +** $Date $Author $Comment
  2683. +** 21 Dec,2009 Lei Chuanhua First UEIP release
  2684. +*******************************************************************************/
  2685. +/*!
  2686. + \defgroup IFX_PCIE_PM Power Management functions
  2687. + \ingroup IFX_PCIE
  2688. + \brief IFX PCIE Root Complex Driver power management functions
  2689. +*/
  2690. +
  2691. +/*!
  2692. + \file ifxmips_pcie_pm.c
  2693. + \ingroup IFX_PCIE
  2694. + \brief source file for PCIE Root Complex Driver Power Management
  2695. +*/
  2696. +
  2697. +#ifndef EXPORT_SYMTAB
  2698. +#define EXPORT_SYMTAB
  2699. +#endif
  2700. +#ifndef AUTOCONF_INCLUDED
  2701. +#include <linux/config.h>
  2702. +#endif /* AUTOCONF_INCLUDED */
  2703. +#include <linux/version.h>
  2704. +#include <linux/module.h>
  2705. +#include <linux/types.h>
  2706. +#include <linux/kernel.h>
  2707. +#include <asm/system.h>
  2708. +
  2709. +/* Project header */
  2710. +#include <asm/ifx/ifx_types.h>
  2711. +#include <asm/ifx/ifx_regs.h>
  2712. +#include <asm/ifx/common_routines.h>
  2713. +#include <asm/ifx/ifx_pmcu.h>
  2714. +#include "ifxmips_pcie_pm.h"
  2715. +
  2716. +/**
  2717. + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
  2718. + * \brief the callback function to request pmcu state in the power management hardware-dependent module
  2719. + *
  2720. + * \param pmcuState This parameter is a PMCU state.
  2721. + *
  2722. + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
  2723. + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
  2724. + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
  2725. + * \ingroup IFX_PCIE_PM
  2726. + */
  2727. +static IFX_PMCU_RETURN_t
  2728. +ifx_pcie_pmcu_state_change(IFX_PMCU_STATE_t pmcuState)
  2729. +{
  2730. + switch(pmcuState)
  2731. + {
  2732. + case IFX_PMCU_STATE_D0:
  2733. + return IFX_PMCU_RETURN_SUCCESS;
  2734. + case IFX_PMCU_STATE_D1: // Not Applicable
  2735. + return IFX_PMCU_RETURN_DENIED;
  2736. + case IFX_PMCU_STATE_D2: // Not Applicable
  2737. + return IFX_PMCU_RETURN_DENIED;
  2738. + case IFX_PMCU_STATE_D3: // Module clock gating and Power gating
  2739. + return IFX_PMCU_RETURN_SUCCESS;
  2740. + default:
  2741. + return IFX_PMCU_RETURN_DENIED;
  2742. + }
  2743. +}
  2744. +
  2745. +/**
  2746. + * \fn static IFX_PMCU_RETURN_t ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
  2747. + * \brief the callback function to get pmcu state in the power management hardware-dependent module
  2748. +
  2749. + * \param pmcuState Pointer to return power state.
  2750. + *
  2751. + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
  2752. + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
  2753. + * \return IFX_PMCU_RETURN_DENIED Not allowed to operate power state
  2754. + * \ingroup IFX_PCIE_PM
  2755. + */
  2756. +static IFX_PMCU_RETURN_t
  2757. +ifx_pcie_pmcu_state_get(IFX_PMCU_STATE_t *pmcuState)
  2758. +{
  2759. + return IFX_PMCU_RETURN_SUCCESS;
  2760. +}
  2761. +
  2762. +/**
  2763. + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
  2764. + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
  2765. + *
  2766. + * \param pmcuModule Module
  2767. + * \param newState New state
  2768. + * \param oldState Old state
  2769. + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
  2770. + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
  2771. + * \ingroup IFX_PCIE_PM
  2772. + */
  2773. +static IFX_PMCU_RETURN_t
  2774. +ifx_pcie_pmcu_prechange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
  2775. +{
  2776. + return IFX_PMCU_RETURN_SUCCESS;
  2777. +}
  2778. +
  2779. +/**
  2780. + * \fn IFX_PMCU_RETURN_t ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
  2781. + * \brief Apply all callbacks registered to be executed before a state change for pmcuModule
  2782. + *
  2783. + * \param pmcuModule Module
  2784. + * \param newState New state
  2785. + * \param oldState Old state
  2786. + * \return IFX_PMCU_RETURN_SUCCESS Set Power State successfully
  2787. + * \return IFX_PMCU_RETURN_ERROR Failed to set power state.
  2788. + * \ingroup IFX_PCIE_PM
  2789. + */
  2790. +static IFX_PMCU_RETURN_t
  2791. +ifx_pcie_pmcu_postchange(IFX_PMCU_MODULE_t pmcuModule, IFX_PMCU_STATE_t newState, IFX_PMCU_STATE_t oldState)
  2792. +{
  2793. + return IFX_PMCU_RETURN_SUCCESS;
  2794. +}
  2795. +
  2796. +/**
  2797. + * \fn static void ifx_pcie_pmcu_init(void)
  2798. + * \brief Register with central PMCU module
  2799. + * \return none
  2800. + * \ingroup IFX_PCIE_PM
  2801. + */
  2802. +void
  2803. +ifx_pcie_pmcu_init(void)
  2804. +{
  2805. + IFX_PMCU_REGISTER_t pmcuRegister;
  2806. +
  2807. + /* XXX, hook driver context */
  2808. +
  2809. + /* State function register */
  2810. + memset(&pmcuRegister, 0, sizeof(IFX_PMCU_REGISTER_t));
  2811. + pmcuRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
  2812. + pmcuRegister.pmcuModuleNr = 0;
  2813. + pmcuRegister.ifx_pmcu_state_change = ifx_pcie_pmcu_state_change;
  2814. + pmcuRegister.ifx_pmcu_state_get = ifx_pcie_pmcu_state_get;
  2815. + pmcuRegister.pre = ifx_pcie_pmcu_prechange;
  2816. + pmcuRegister.post= ifx_pcie_pmcu_postchange;
  2817. + ifx_pmcu_register(&pmcuRegister);
  2818. +}
  2819. +
  2820. +/**
  2821. + * \fn static void ifx_pcie_pmcu_exit(void)
  2822. + * \brief Unregister with central PMCU module
  2823. + *
  2824. + * \return none
  2825. + * \ingroup IFX_PCIE_PM
  2826. + */
  2827. +void
  2828. +ifx_pcie_pmcu_exit(void)
  2829. +{
  2830. + IFX_PMCU_REGISTER_t pmcuUnRegister;
  2831. +
  2832. + /* XXX, hook driver context */
  2833. +
  2834. + pmcuUnRegister.pmcuModule = IFX_PMCU_MODULE_PCIE;
  2835. + pmcuUnRegister.pmcuModuleNr = 0;
  2836. + ifx_pmcu_unregister(&pmcuUnRegister);
  2837. +}
  2838. +
  2839. --- /dev/null
  2840. +++ b/arch/mips/pci/ifxmips_pcie_pm.h
  2841. @@ -0,0 +1,36 @@
  2842. +/******************************************************************************
  2843. +**
  2844. +** FILE NAME : ifxmips_pcie_pm.h
  2845. +** PROJECT : IFX UEIP
  2846. +** MODULES : PCIe Root Complex Driver
  2847. +**
  2848. +** DATE : 21 Dec 2009
  2849. +** AUTHOR : Lei Chuanhua
  2850. +** DESCRIPTION : PCIe Root Complex Driver Power Managment
  2851. +** COPYRIGHT : Copyright (c) 2009
  2852. +** Lantiq Deutschland GmbH
  2853. +** Am Campeon 3, 85579 Neubiberg, Germany
  2854. +**
  2855. +** This program is free software; you can redistribute it and/or modify
  2856. +** it under the terms of the GNU General Public License as published by
  2857. +** the Free Software Foundation; either version 2 of the License, or
  2858. +** (at your option) any later version.
  2859. +**
  2860. +** HISTORY
  2861. +** $Date $Author $Comment
  2862. +** 21 Dec,2009 Lei Chuanhua First UEIP release
  2863. +*******************************************************************************/
  2864. +/*!
  2865. + \file ifxmips_pcie_pm.h
  2866. + \ingroup IFX_PCIE
  2867. + \brief header file for PCIe Root Complex Driver Power Management
  2868. +*/
  2869. +
  2870. +#ifndef IFXMIPS_PCIE_PM_H
  2871. +#define IFXMIPS_PCIE_PM_H
  2872. +
  2873. +void ifx_pcie_pmcu_init(void);
  2874. +void ifx_pcie_pmcu_exit(void);
  2875. +
  2876. +#endif /* IFXMIPS_PCIE_PM_H */
  2877. +
  2878. --- /dev/null
  2879. +++ b/arch/mips/pci/ifxmips_pcie_reg.h
  2880. @@ -0,0 +1,1001 @@
  2881. +/******************************************************************************
  2882. +**
  2883. +** FILE NAME : ifxmips_pcie_reg.h
  2884. +** PROJECT : IFX UEIP for VRX200
  2885. +** MODULES : PCIe module
  2886. +**
  2887. +** DATE : 02 Mar 2009
  2888. +** AUTHOR : Lei Chuanhua
  2889. +** DESCRIPTION : PCIe Root Complex Driver
  2890. +** COPYRIGHT : Copyright (c) 2009
  2891. +** Infineon Technologies AG
  2892. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  2893. +**
  2894. +** This program is free software; you can redistribute it and/or modify
  2895. +** it under the terms of the GNU General Public License as published by
  2896. +** the Free Software Foundation; either version 2 of the License, or
  2897. +** (at your option) any later version.
  2898. +** HISTORY
  2899. +** $Version $Date $Author $Comment
  2900. +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
  2901. +*******************************************************************************/
  2902. +#ifndef IFXMIPS_PCIE_REG_H
  2903. +#define IFXMIPS_PCIE_REG_H
  2904. +/*!
  2905. + \file ifxmips_pcie_reg.h
  2906. + \ingroup IFX_PCIE
  2907. + \brief header file for PCIe module register definition
  2908. +*/
  2909. +/* PCIe Address Mapping Base */
  2910. +#define PCIE_CFG_PHY_BASE 0x1D000000UL
  2911. +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
  2912. +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
  2913. +
  2914. +#define PCIE_MEM_PHY_BASE 0x1C000000UL
  2915. +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
  2916. +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
  2917. +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
  2918. +
  2919. +#define PCIE_IO_PHY_BASE 0x1D800000UL
  2920. +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
  2921. +#define PCIE_IO_SIZE (1 * 1024 * 1024)
  2922. +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
  2923. +
  2924. +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
  2925. +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
  2926. +#define PCIE_MSI_PHY_BASE 0x1F600000UL
  2927. +
  2928. +#define PCIE_PDI_PHY_BASE 0x1F106800UL
  2929. +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
  2930. +#define PCIE_PDI_SIZE 0x400
  2931. +
  2932. +#define PCIE1_CFG_PHY_BASE 0x19000000UL
  2933. +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
  2934. +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
  2935. +
  2936. +#define PCIE1_MEM_PHY_BASE 0x18000000UL
  2937. +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
  2938. +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
  2939. +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
  2940. +
  2941. +#define PCIE1_IO_PHY_BASE 0x19800000UL
  2942. +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
  2943. +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
  2944. +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
  2945. +
  2946. +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
  2947. +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
  2948. +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
  2949. +
  2950. +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
  2951. +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
  2952. +#define PCIE1_PDI_SIZE 0x400
  2953. +
  2954. +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
  2955. +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
  2956. +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
  2957. +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
  2958. +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
  2959. +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
  2960. +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
  2961. +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
  2962. +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
  2963. +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
  2964. +
  2965. +/* PCIe Application Logic Register */
  2966. +/* RC Core Control Register */
  2967. +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
  2968. +/* This should be enabled after initializing configuratin registers
  2969. + * Also should check link status retraining bit
  2970. + */
  2971. +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
  2972. +
  2973. +/* RC Core Debug Register */
  2974. +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
  2975. +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
  2976. +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
  2977. +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
  2978. +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
  2979. +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
  2980. +
  2981. +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
  2982. +#define PCIE_RC_DR_PM_DEV_STATE_S 9
  2983. +
  2984. +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
  2985. +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
  2986. +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
  2987. +
  2988. +/* Current Power State Definition */
  2989. +enum {
  2990. + PCIE_RC_DR_D0 = 0,
  2991. + PCIE_RC_DR_D1, /* Not supported */
  2992. + PCIE_RC_DR_D2, /* Not supported */
  2993. + PCIE_RC_DR_D3,
  2994. + PCIE_RC_DR_UN,
  2995. +};
  2996. +
  2997. +/* PHY Link Status Register */
  2998. +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
  2999. +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
  3000. +
  3001. +/* Electromechanical Control Register */
  3002. +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
  3003. +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
  3004. +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
  3005. +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
  3006. +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
  3007. +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
  3008. +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
  3009. +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
  3010. +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
  3011. +
  3012. +/* Interrupt Status Register */
  3013. +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
  3014. +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
  3015. +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
  3016. +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
  3017. +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
  3018. +#define PCIE_IR_SR_AHB_LU_ERR_S 4
  3019. +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
  3020. +#define PCIE_IR_SR_INT_MSG_NUM_S 9
  3021. +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
  3022. +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
  3023. +
  3024. +/* Message Control Register */
  3025. +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
  3026. +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
  3027. +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
  3028. +
  3029. +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
  3030. +
  3031. +/* Vendor-Defined Message Requester ID Register */
  3032. +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
  3033. +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
  3034. +#define PCIE_VDM_RID_VDMRID_S 0
  3035. +
  3036. +/* ASPM Control Register */
  3037. +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
  3038. +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
  3039. +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
  3040. +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
  3041. +
  3042. +/* Vendor Message DW0 Register */
  3043. +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
  3044. +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
  3045. +#define PCIE_VM_MSG_DW0_TYPE_S 0
  3046. +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
  3047. +#define PCIE_VM_MSG_DW0_FORMAT_S 5
  3048. +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
  3049. +#define PCIE_VM_MSG_DW0_TC_S 12
  3050. +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
  3051. +#define PCIE_VM_MSG_DW0_ATTR_S 18
  3052. +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
  3053. +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
  3054. +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
  3055. +#define PCIE_VM_MSG_DW0_LEN_S 22
  3056. +
  3057. +/* Format Definition */
  3058. +enum {
  3059. + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
  3060. + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
  3061. + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
  3062. + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
  3063. +};
  3064. +
  3065. +/* Traffic Class Definition */
  3066. +enum {
  3067. + PCIE_VM_MSG_TC0 = 0,
  3068. + PCIE_VM_MSG_TC1,
  3069. + PCIE_VM_MSG_TC2,
  3070. + PCIE_VM_MSG_TC3,
  3071. + PCIE_VM_MSG_TC4,
  3072. + PCIE_VM_MSG_TC5,
  3073. + PCIE_VM_MSG_TC6,
  3074. + PCIE_VM_MSG_TC7,
  3075. +};
  3076. +
  3077. +/* Attributes Definition */
  3078. +enum {
  3079. + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
  3080. + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
  3081. + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
  3082. + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
  3083. +};
  3084. +
  3085. +/* Payload Size Definition */
  3086. +#define PCIE_VM_MSG_LEN_MIN 0
  3087. +#define PCIE_VM_MSG_LEN_MAX 1024
  3088. +
  3089. +/* Vendor Message DW1 Register */
  3090. +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
  3091. +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
  3092. +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
  3093. +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
  3094. +#define PCIE_VM_MSG_DW1_CODE_S 16
  3095. +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
  3096. +#define PCIE_VM_MSG_DW1_TAG_S 24
  3097. +
  3098. +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
  3099. +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
  3100. +
  3101. +/* Vendor Message Request Register */
  3102. +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
  3103. +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
  3104. +
  3105. +
  3106. +/* AHB Slave Side Band Control Register */
  3107. +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
  3108. +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
  3109. +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
  3110. +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
  3111. +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
  3112. +#define PCIE_AHB_SSB_REQ_ATTR_S 3
  3113. +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
  3114. +#define PCIE_AHB_SSB_REQ_TC_S 5
  3115. +
  3116. +/* AHB Master SideBand Ctrl Register */
  3117. +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
  3118. +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
  3119. +#define PCIE_AHB_MSB_RESP_ATTR_S 0
  3120. +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
  3121. +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
  3122. +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
  3123. +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
  3124. +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
  3125. +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
  3126. +
  3127. +/* AHB Control Register, fixed bus enumeration exception */
  3128. +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
  3129. +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
  3130. +
  3131. +/* Interrupt Enalbe Register */
  3132. +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
  3133. +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
  3134. +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
  3135. +
  3136. +/* PCIe interrupt enable/control/capture register definition */
  3137. +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
  3138. +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
  3139. +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
  3140. +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
  3141. +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
  3142. +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
  3143. +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
  3144. +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
  3145. +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
  3146. +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
  3147. +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
  3148. +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
  3149. +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
  3150. +#define PCIE_IRN_INTA 0x00002000 /* INTA */
  3151. +#define PCIE_IRN_INTB 0x00004000 /* INTB */
  3152. +#define PCIE_IRN_INTC 0x00008000 /* INTC */
  3153. +#define PCIE_IRN_INTD 0x00010000 /* INTD */
  3154. +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
  3155. +
  3156. +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
  3157. + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
  3158. + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
  3159. + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
  3160. + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
  3161. +/* PCIe RC Configuration Register */
  3162. +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
  3163. +
  3164. +/* Bit definition from pci_reg.h */
  3165. +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
  3166. +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
  3167. +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
  3168. +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
  3169. +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
  3170. +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
  3171. +
  3172. +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
  3173. +/* Bus Number Register bits */
  3174. +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
  3175. +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
  3176. +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
  3177. +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
  3178. +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
  3179. +#define PCIE_PNR_SUB_BUS_NUM_S 16
  3180. +
  3181. +/* IO Base/Limit Register bits */
  3182. +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
  3183. +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
  3184. +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
  3185. +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
  3186. +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
  3187. +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
  3188. +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
  3189. +
  3190. +/* Non-prefetchable Memory Base/Limit Register bit */
  3191. +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
  3192. +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
  3193. +#define PCIE_MBML_MEM_BASE_ADDR_S 4
  3194. +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
  3195. +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
  3196. +
  3197. +/* Prefetchable Memory Base/Limit Register bit */
  3198. +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
  3199. +#define PCIE_PMBL_64BIT_ADDR 0x00000001
  3200. +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
  3201. +#define PCIE_PMBL_UPPER_12BIT_S 4
  3202. +#define PCIE_PMBL_E64MA 0x00010000
  3203. +#define PCIE_PMBL_END_ADDR 0xFFF00000
  3204. +#define PCIE_PMBL_END_ADDR_S 20
  3205. +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
  3206. +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
  3207. +
  3208. +/* I/O Base/Limit Upper 16 bits register */
  3209. +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
  3210. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
  3211. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
  3212. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
  3213. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
  3214. +
  3215. +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
  3216. +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
  3217. +
  3218. +/* Interrupt and Secondary Bridge Control Register */
  3219. +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
  3220. +
  3221. +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
  3222. +#define PCIE_INTRBCTRL_INT_LINE_S 0
  3223. +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
  3224. +#define PCIE_INTRBCTRL_INT_PIN_S 8
  3225. +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
  3226. +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
  3227. +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
  3228. +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
  3229. +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
  3230. +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
  3231. +/* Others are read only */
  3232. +enum {
  3233. + PCIE_INTRBCTRL_INT_NON = 0,
  3234. + PCIE_INTRBCTRL_INTA,
  3235. + PCIE_INTRBCTRL_INTB,
  3236. + PCIE_INTRBCTRL_INTC,
  3237. + PCIE_INTRBCTRL_INTD,
  3238. +};
  3239. +
  3240. +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
  3241. +
  3242. +/* Power Management Control and Status Register */
  3243. +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
  3244. +
  3245. +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
  3246. +#define PCIE_PM_CSR_POWER_STATE_S 0
  3247. +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
  3248. +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
  3249. +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
  3250. +
  3251. +/* MSI Capability Register for EP */
  3252. +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
  3253. +
  3254. +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
  3255. +#define PCIE_MCAPR_MSI_CAP_ID_S 0
  3256. +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
  3257. +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
  3258. +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
  3259. +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
  3260. +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
  3261. +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
  3262. +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
  3263. +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
  3264. +
  3265. +/* MSI Message Address Register */
  3266. +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
  3267. +
  3268. +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
  3269. +
  3270. +/* MSI Message Upper Address Register */
  3271. +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
  3272. +
  3273. +/* MSI Message Data Register */
  3274. +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
  3275. +
  3276. +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
  3277. +#define PCIE_MD_DATA_S 0
  3278. +
  3279. +/* PCI Express Capability Register */
  3280. +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
  3281. +
  3282. +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
  3283. +#define PCIE_XCAP_ID_S 0
  3284. +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
  3285. +#define PCIE_XCAP_NEXT_CAP_S 8
  3286. +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
  3287. +#define PCIE_XCAP_VER_S 16
  3288. +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
  3289. +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
  3290. +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
  3291. +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
  3292. +#define PCIE_XCAP_MSG_INT_NUM_S 25
  3293. +
  3294. +/* Device Capability Register */
  3295. +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
  3296. +
  3297. +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
  3298. +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
  3299. +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
  3300. +#define PCIE_DCAP_PHANTOM_FUNC_S 3
  3301. +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
  3302. +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
  3303. +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
  3304. +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
  3305. +#define PCIE_DCAP_EP_L1_LATENCY_S 9
  3306. +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
  3307. +
  3308. +/* Maximum payload size supported */
  3309. +enum {
  3310. + PCIE_MAX_PAYLOAD_128 = 0,
  3311. + PCIE_MAX_PAYLOAD_256,
  3312. + PCIE_MAX_PAYLOAD_512,
  3313. + PCIE_MAX_PAYLOAD_1024,
  3314. + PCIE_MAX_PAYLOAD_2048,
  3315. + PCIE_MAX_PAYLOAD_4096,
  3316. +};
  3317. +
  3318. +/* Device Control and Status Register */
  3319. +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
  3320. +
  3321. +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
  3322. +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
  3323. +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
  3324. +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
  3325. +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
  3326. +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
  3327. +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
  3328. +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
  3329. +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
  3330. +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
  3331. +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
  3332. +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
  3333. +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
  3334. +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
  3335. +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
  3336. +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
  3337. +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
  3338. +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
  3339. +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
  3340. +
  3341. +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
  3342. + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
  3343. + PCIE_DCTLSYS_UR_REQ_EN)
  3344. +
  3345. +/* Link Capability Register */
  3346. +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
  3347. +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
  3348. +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
  3349. +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
  3350. +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
  3351. +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
  3352. +#define PCIE_LCAP_ASPM_LEVEL_S 10
  3353. +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
  3354. +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
  3355. +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
  3356. +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
  3357. +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
  3358. +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
  3359. +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
  3360. +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
  3361. +#define PCIE_LCAP_PORT_NUM_S 24
  3362. +
  3363. +/* Maximum Length width definition */
  3364. +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
  3365. +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
  3366. +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
  3367. +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
  3368. +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
  3369. +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
  3370. +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
  3371. +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
  3372. +
  3373. +/* Active State Link PM definition */
  3374. +enum {
  3375. + PCIE_ASPM_RES0 = 0,
  3376. + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
  3377. + PCIE_ASPM_RES1,
  3378. + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
  3379. +};
  3380. +
  3381. +/* L0s Exit Latency definition */
  3382. +enum {
  3383. + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
  3384. + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
  3385. + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
  3386. + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
  3387. + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
  3388. + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
  3389. + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
  3390. + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
  3391. +};
  3392. +
  3393. +/* L1 Exit Latency definition */
  3394. +enum {
  3395. + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
  3396. + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
  3397. + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
  3398. + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
  3399. + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
  3400. + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
  3401. + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
  3402. + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
  3403. +};
  3404. +
  3405. +/* Link Control and Status Register */
  3406. +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
  3407. +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
  3408. +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
  3409. +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
  3410. +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
  3411. +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
  3412. +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
  3413. +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
  3414. +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
  3415. +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
  3416. +#define PCIE_LCTLSTS_LINK_SPEED_S 16
  3417. +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
  3418. +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
  3419. +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
  3420. +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
  3421. +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
  3422. +
  3423. +/* Slot Capabilities Register */
  3424. +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
  3425. +
  3426. +/* Slot Capabilities */
  3427. +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
  3428. +
  3429. +/* Root Control and Capability Register */
  3430. +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
  3431. +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
  3432. +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
  3433. +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
  3434. +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
  3435. +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
  3436. + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
  3437. +/* Root Status Register */
  3438. +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
  3439. +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
  3440. +#define PCIE_RSTS_PME_REQ_ID_S 0
  3441. +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
  3442. +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
  3443. +
  3444. +/* PCI Express Enhanced Capability Header */
  3445. +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
  3446. +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
  3447. +#define PCIE_ENHANCED_CAP_ID_S 0
  3448. +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
  3449. +#define PCIE_ENHANCED_CAP_VER_S 16
  3450. +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
  3451. +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
  3452. +
  3453. +/* Uncorrectable Error Status Register */
  3454. +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
  3455. +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
  3456. +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
  3457. +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
  3458. +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
  3459. +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
  3460. +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
  3461. +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
  3462. +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
  3463. +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
  3464. +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
  3465. +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
  3466. +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
  3467. + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
  3468. + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
  3469. + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
  3470. +
  3471. +/* Uncorrectable Error Mask Register, Mask means no report */
  3472. +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
  3473. +
  3474. +/* Uncorrectable Error Severity Register */
  3475. +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
  3476. +
  3477. +/* Correctable Error Status Register */
  3478. +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
  3479. +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
  3480. +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
  3481. +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
  3482. +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
  3483. +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
  3484. +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
  3485. +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
  3486. + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
  3487. +
  3488. +/* Correctable Error Mask Register */
  3489. +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
  3490. +
  3491. +/* Advanced Error Capabilities and Control Register */
  3492. +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
  3493. +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
  3494. +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
  3495. +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
  3496. +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
  3497. +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
  3498. +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
  3499. +
  3500. +/* Header Log Register 1 */
  3501. +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
  3502. +
  3503. +/* Header Log Register 2 */
  3504. +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
  3505. +
  3506. +/* Header Log Register 3 */
  3507. +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
  3508. +
  3509. +/* Header Log Register 4 */
  3510. +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
  3511. +
  3512. +/* Root Error Command Register */
  3513. +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
  3514. +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
  3515. +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
  3516. +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
  3517. +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
  3518. + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
  3519. +
  3520. +/* Root Error Status Register */
  3521. +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
  3522. +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
  3523. +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
  3524. +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
  3525. +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
  3526. +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
  3527. +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
  3528. +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
  3529. +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
  3530. +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
  3531. +
  3532. +/* Error Source Indentification Register */
  3533. +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
  3534. +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
  3535. +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
  3536. +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
  3537. +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
  3538. +
  3539. +/* VC Enhanced Capability Header */
  3540. +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
  3541. +
  3542. +/* Port VC Capability Register */
  3543. +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
  3544. +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
  3545. +#define PCIE_PVC1_EXT_VC_CNT_S 0
  3546. +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
  3547. +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
  3548. +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
  3549. +#define PCIE_PVC1_REF_CLK_S 8
  3550. +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
  3551. +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
  3552. +
  3553. +/* Extended Virtual Channel Count Defintion */
  3554. +#define PCIE_EXT_VC_CNT_MIN 0
  3555. +#define PCIE_EXT_VC_CNT_MAX 7
  3556. +
  3557. +/* Port Arbitration Table Entry Size Definition */
  3558. +enum {
  3559. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
  3560. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
  3561. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
  3562. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
  3563. +};
  3564. +
  3565. +/* Port VC Capability Register 2 */
  3566. +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
  3567. +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
  3568. +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
  3569. +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
  3570. +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
  3571. +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
  3572. +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
  3573. +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
  3574. +
  3575. +/* Port VC Control and Status Register */
  3576. +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
  3577. +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
  3578. +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
  3579. +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
  3580. +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
  3581. +
  3582. +/* VC0 Resource Capability Register */
  3583. +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
  3584. +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
  3585. +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
  3586. +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
  3587. +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
  3588. +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
  3589. +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
  3590. +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
  3591. + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
  3592. + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
  3593. +
  3594. +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
  3595. +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
  3596. +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
  3597. +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
  3598. +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
  3599. +
  3600. +/* VC0 Resource Control Register */
  3601. +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
  3602. +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
  3603. +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
  3604. +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
  3605. +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
  3606. +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
  3607. +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
  3608. +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
  3609. +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
  3610. +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
  3611. +
  3612. +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
  3613. +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
  3614. +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
  3615. +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
  3616. +#define PCIE_VC0_RC0_VC_ID_S 24
  3617. +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
  3618. +
  3619. +/* VC0 Resource Status Register */
  3620. +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
  3621. +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
  3622. +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
  3623. +
  3624. +/* Ack Latency Timer and Replay Timer Register */
  3625. +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
  3626. +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
  3627. +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
  3628. +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
  3629. +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
  3630. +
  3631. +/* Other Message Register */
  3632. +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
  3633. +
  3634. +/* Port Force Link Register */
  3635. +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
  3636. +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
  3637. +#define PCIE_PFLR_LINK_NUM_S 0
  3638. +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
  3639. +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
  3640. +#define PCIE_PFLR_LINK_STATE_S 16
  3641. +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
  3642. +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
  3643. +
  3644. +/* Ack Frequency Register */
  3645. +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
  3646. +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
  3647. +#define PCIE_AFR_AF_S 0
  3648. +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
  3649. +#define PCIE_AFR_FTS_NUM_S 8
  3650. +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
  3651. +#define PCIE_AFR_COM_FTS_NUM_S 16
  3652. +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
  3653. +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
  3654. +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
  3655. +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
  3656. +#define PCIE_AFR_FTS_NUM_DEFAULT 32
  3657. +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
  3658. +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
  3659. +
  3660. +/* Port Link Control Register */
  3661. +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
  3662. +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
  3663. +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
  3664. +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
  3665. +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
  3666. +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
  3667. +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
  3668. +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
  3669. +#define PCIE_PLCR_LINK_MODE_S 16
  3670. +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
  3671. +
  3672. +/* Lane Skew Register */
  3673. +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
  3674. +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
  3675. +#define PCIE_LSR_LANE_SKEW_NUM_S 0
  3676. +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
  3677. +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
  3678. +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
  3679. +
  3680. +/* Symbol Number Register */
  3681. +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
  3682. +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
  3683. +#define PCIE_SNR_TS_S 0
  3684. +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
  3685. +#define PCIE_SNR_SKP_S 8
  3686. +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
  3687. +#define PCIE_SNR_REPLAY_TIMER_S 14
  3688. +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
  3689. +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
  3690. +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
  3691. +#define PCIE_SNR_FC_TIMER_S 28
  3692. +
  3693. +/* Symbol Timer Register and Filter Mask Register 1 */
  3694. +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
  3695. +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
  3696. +#define PCIE_STRFMR_SKP_INTERVAL_S 0
  3697. +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
  3698. +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
  3699. +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
  3700. +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
  3701. +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
  3702. +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
  3703. +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
  3704. +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
  3705. +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
  3706. +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
  3707. +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
  3708. +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
  3709. +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
  3710. +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
  3711. +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
  3712. +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
  3713. +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
  3714. +
  3715. +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
  3716. +
  3717. +/* Filter Masker Register 2 */
  3718. +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
  3719. +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
  3720. +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
  3721. +
  3722. +/* Debug Register 0 */
  3723. +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
  3724. +
  3725. +/* Debug Register 1 */
  3726. +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
  3727. +
  3728. +/* Transmit Posted FC Credit Status Register */
  3729. +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
  3730. +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
  3731. +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
  3732. +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
  3733. +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
  3734. +
  3735. +/* Transmit Non-Posted FC Credit Status */
  3736. +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
  3737. +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
  3738. +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
  3739. +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
  3740. +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
  3741. +
  3742. +/* Transmit Complete FC Credit Status Register */
  3743. +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
  3744. +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
  3745. +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
  3746. +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
  3747. +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
  3748. +
  3749. +/* Queue Status Register */
  3750. +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
  3751. +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
  3752. +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
  3753. +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
  3754. +
  3755. +/* VC Transmit Arbitration Register 1 */
  3756. +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
  3757. +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
  3758. +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
  3759. +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
  3760. +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
  3761. +
  3762. +/* VC Transmit Arbitration Register 2 */
  3763. +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
  3764. +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
  3765. +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
  3766. +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
  3767. +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
  3768. +
  3769. +/* VC0 Posted Receive Queue Control Register */
  3770. +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
  3771. +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
  3772. +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
  3773. +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
  3774. +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
  3775. +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
  3776. +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
  3777. +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
  3778. +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
  3779. +
  3780. +/* VC0 Non-Posted Receive Queue Control */
  3781. +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
  3782. +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
  3783. +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
  3784. +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
  3785. +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
  3786. +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
  3787. +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
  3788. +
  3789. +/* VC0 Completion Receive Queue Control */
  3790. +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
  3791. +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
  3792. +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
  3793. +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
  3794. +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
  3795. +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
  3796. +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
  3797. +
  3798. +/* Applicable to the above three registers */
  3799. +enum {
  3800. + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
  3801. + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
  3802. + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
  3803. +};
  3804. +
  3805. +/* VC0 Posted Buffer Depth Register */
  3806. +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
  3807. +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
  3808. +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
  3809. +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
  3810. +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
  3811. +
  3812. +/* VC0 Non-Posted Buffer Depth Register */
  3813. +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
  3814. +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
  3815. +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
  3816. +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
  3817. +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
  3818. +
  3819. +/* VC0 Completion Buffer Depth Register */
  3820. +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
  3821. +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
  3822. +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
  3823. +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
  3824. +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
  3825. +
  3826. +/* PHY Status Register, all zeros in VR9 */
  3827. +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
  3828. +
  3829. +/* PHY Control Register, all zeros in VR9 */
  3830. +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
  3831. +
  3832. +/*
  3833. + * PCIe PDI PHY register definition, suppose all the following
  3834. + * stuff is confidential.
  3835. + * XXX, detailed bit definition
  3836. + */
  3837. +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
  3838. +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
  3839. +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
  3840. +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
  3841. +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
  3842. +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
  3843. +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
  3844. +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
  3845. +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
  3846. +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
  3847. +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
  3848. +
  3849. +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
  3850. +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
  3851. +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
  3852. +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
  3853. +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
  3854. +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
  3855. +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
  3856. +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
  3857. +
  3858. +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
  3859. +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
  3860. +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
  3861. +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
  3862. +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
  3863. +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
  3864. +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
  3865. +
  3866. +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
  3867. +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
  3868. +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
  3869. +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
  3870. +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
  3871. +
  3872. +/* Interrupt related stuff */
  3873. +#define PCIE_LEGACY_DISABLE 0
  3874. +#define PCIE_LEGACY_INTA 1
  3875. +#define PCIE_LEGACY_INTB 2
  3876. +#define PCIE_LEGACY_INTC 3
  3877. +#define PCIE_LEGACY_INTD 4
  3878. +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
  3879. +
  3880. +#endif /* IFXMIPS_PCIE_REG_H */
  3881. +
  3882. --- /dev/null
  3883. +++ b/arch/mips/pci/ifxmips_pcie_vr9.h
  3884. @@ -0,0 +1,269 @@
  3885. +/****************************************************************************
  3886. + Copyright (c) 2010
  3887. + Lantiq Deutschland GmbH
  3888. + Am Campeon 3; 85579 Neubiberg, Germany
  3889. +
  3890. + For licensing information, see the file 'LICENSE' in the root folder of
  3891. + this software module.
  3892. +
  3893. + *****************************************************************************/
  3894. +/*!
  3895. + \file ifxmips_pcie_vr9.h
  3896. + \ingroup IFX_PCIE
  3897. + \brief PCIe RC driver vr9 specific file
  3898. +*/
  3899. +
  3900. +#ifndef IFXMIPS_PCIE_VR9_H
  3901. +#define IFXMIPS_PCIE_VR9_H
  3902. +
  3903. +#include <linux/types.h>
  3904. +#include <linux/delay.h>
  3905. +
  3906. +#include <linux/gpio.h>
  3907. +#include <lantiq_soc.h>
  3908. +
  3909. +#define IFX_PCIE_GPIO_RESET 494
  3910. +
  3911. +#define IFX_REG_R32 ltq_r32
  3912. +#define IFX_REG_W32 ltq_w32
  3913. +#define CONFIG_IFX_PCIE_HW_SWAP
  3914. +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
  3915. +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
  3916. +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
  3917. +
  3918. +#define IFX_RCU (KSEG1 | 0x1F203000)
  3919. +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
  3920. +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
  3921. +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
  3922. +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
  3923. +
  3924. +#define IFX_PMU1_MODULE_PCIE_PHY (0)
  3925. +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
  3926. +#define IFX_PMU1_MODULE_PDI (4)
  3927. +#define IFX_PMU1_MODULE_MSI (5)
  3928. +
  3929. +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
  3930. +
  3931. +
  3932. +#define IFX_GPIO (KSEG1 | 0x1E100B00)
  3933. +#define ALT0 ((volatile u32*)(IFX_GPIO + 0x007c))
  3934. +#define ALT1 ((volatile u32*)(IFX_GPIO + 0x0080))
  3935. +#define OD ((volatile u32*)(IFX_GPIO + 0x0084))
  3936. +#define DIR ((volatile u32*)(IFX_GPIO + 0x0078))
  3937. +#define OUT ((volatile u32*)(IFX_GPIO + 0x0070))
  3938. +
  3939. +
  3940. +static inline void pcie_ep_gpio_rst_init(int pcie_port)
  3941. +{
  3942. +
  3943. + gpio_request(IFX_PCIE_GPIO_RESET, "pcie-reset");
  3944. + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
  3945. + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
  3946. +
  3947. +/* ifx_gpio_pin_reserve(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  3948. + ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  3949. + ifx_gpio_dir_out_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  3950. + ifx_gpio_altsel0_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  3951. + ifx_gpio_altsel1_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  3952. + ifx_gpio_open_drain_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);*/
  3953. +}
  3954. +
  3955. +static inline void pcie_ahb_pmu_setup(void)
  3956. +{
  3957. + /* Enable AHB bus master/slave */
  3958. + struct clk *clk;
  3959. + clk = clk_get_sys("1d900000.pcie", "ahb");
  3960. + clk_enable(clk);
  3961. +
  3962. + //AHBM_PMU_SETUP(IFX_PMU_ENABLE);
  3963. + //AHBS_PMU_SETUP(IFX_PMU_ENABLE);
  3964. +}
  3965. +
  3966. +static inline void pcie_rcu_endian_setup(int pcie_port)
  3967. +{
  3968. + u32 reg;
  3969. +
  3970. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  3971. +#ifdef CONFIG_IFX_PCIE_HW_SWAP
  3972. + reg |= IFX_RCU_AHB_BE_PCIE_M;
  3973. + reg |= IFX_RCU_AHB_BE_PCIE_S;
  3974. + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
  3975. +#else
  3976. + reg |= IFX_RCU_AHB_BE_PCIE_M;
  3977. + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
  3978. + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
  3979. +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
  3980. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  3981. + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
  3982. +}
  3983. +
  3984. +static inline void pcie_phy_pmu_enable(int pcie_port)
  3985. +{
  3986. + struct clk *clk;
  3987. + clk = clk_get_sys("1d900000.pcie", "phy");
  3988. + clk_enable(clk);
  3989. +
  3990. + //PCIE_PHY_PMU_SETUP(IFX_PMU_ENABLE);
  3991. +}
  3992. +
  3993. +static inline void pcie_phy_pmu_disable(int pcie_port)
  3994. +{
  3995. + struct clk *clk;
  3996. + clk = clk_get_sys("1d900000.pcie", "phy");
  3997. + clk_disable(clk);
  3998. +
  3999. +// PCIE_PHY_PMU_SETUP(IFX_PMU_DISABLE);
  4000. +}
  4001. +
  4002. +static inline void pcie_pdi_big_endian(int pcie_port)
  4003. +{
  4004. + u32 reg;
  4005. +
  4006. + /* SRAM2PDI endianness control. */
  4007. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  4008. + /* Config AHB->PCIe and PDI endianness */
  4009. + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
  4010. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  4011. +}
  4012. +
  4013. +static inline void pcie_pdi_pmu_enable(int pcie_port)
  4014. +{
  4015. + /* Enable PDI to access PCIe PHY register */
  4016. + struct clk *clk;
  4017. + clk = clk_get_sys("1d900000.pcie", "pdi");
  4018. + clk_enable(clk);
  4019. + //PDI_PMU_SETUP(IFX_PMU_ENABLE);
  4020. +}
  4021. +
  4022. +static inline void pcie_core_rst_assert(int pcie_port)
  4023. +{
  4024. + u32 reg;
  4025. +
  4026. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  4027. +
  4028. + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
  4029. + reg |= 0x00400000;
  4030. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  4031. +}
  4032. +
  4033. +static inline void pcie_core_rst_deassert(int pcie_port)
  4034. +{
  4035. + u32 reg;
  4036. +
  4037. + /* Make sure one micro-second delay */
  4038. + udelay(1);
  4039. +
  4040. + /* Reset PCIe PHY & Core, bit 22 */
  4041. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  4042. + reg &= ~0x00400000;
  4043. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  4044. +}
  4045. +
  4046. +static inline void pcie_phy_rst_assert(int pcie_port)
  4047. +{
  4048. + u32 reg;
  4049. +
  4050. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  4051. + reg |= 0x00001000; /* Bit 12 */
  4052. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  4053. +}
  4054. +
  4055. +static inline void pcie_phy_rst_deassert(int pcie_port)
  4056. +{
  4057. + u32 reg;
  4058. +
  4059. + /* Make sure one micro-second delay */
  4060. + udelay(1);
  4061. +
  4062. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  4063. + reg &= ~0x00001000; /* Bit 12 */
  4064. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  4065. +}
  4066. +
  4067. +static inline void pcie_device_rst_assert(int pcie_port)
  4068. +{
  4069. + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
  4070. +// ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  4071. +}
  4072. +
  4073. +static inline void pcie_device_rst_deassert(int pcie_port)
  4074. +{
  4075. + mdelay(100);
  4076. + gpio_direction_output(IFX_PCIE_GPIO_RESET, 1);
  4077. +// gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
  4078. + //ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  4079. +}
  4080. +
  4081. +static inline void pcie_core_pmu_setup(int pcie_port)
  4082. +{
  4083. + struct clk *clk;
  4084. + clk = clk_get_sys("1d900000.pcie", "ctl");
  4085. + clk_enable(clk);
  4086. + clk = clk_get_sys("1d900000.pcie", "bus");
  4087. + clk_enable(clk);
  4088. +
  4089. + /* PCIe Core controller enabled */
  4090. +// PCIE_CTRL_PMU_SETUP(IFX_PMU_ENABLE);
  4091. +
  4092. + /* Enable PCIe L0 Clock */
  4093. +// PCIE_L0_CLK_PMU_SETUP(IFX_PMU_ENABLE);
  4094. +}
  4095. +
  4096. +static inline void pcie_msi_init(int pcie_port)
  4097. +{
  4098. + struct clk *clk;
  4099. + pcie_msi_pic_init(pcie_port);
  4100. + clk = clk_get_sys("ltq_pcie", "msi");
  4101. + clk_enable(clk);
  4102. +// MSI_PMU_SETUP(IFX_PMU_ENABLE);
  4103. +}
  4104. +
  4105. +static inline u32
  4106. +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
  4107. +{
  4108. + u32 tbus_number = bus_number;
  4109. +
  4110. +#ifdef CONFIG_PCI_LANTIQ
  4111. + if (pcibios_host_nr() > 1) {
  4112. + tbus_number -= pcibios_1st_host_bus_nr();
  4113. + }
  4114. +#endif /* CONFIG_PCI_LANTIQ */
  4115. + return tbus_number;
  4116. +}
  4117. +
  4118. +static inline u32
  4119. +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
  4120. +{
  4121. + struct pci_dev *pdev;
  4122. + u32 tvalue = value;
  4123. +
  4124. + /* Sanity check */
  4125. + pdev = pci_get_slot(bus, devfn);
  4126. + if (pdev == NULL) {
  4127. + return tvalue;
  4128. + }
  4129. +
  4130. + /* Only care about PCI bridge */
  4131. + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
  4132. + return tvalue;
  4133. + }
  4134. +
  4135. + if (read) { /* Read hack */
  4136. + #ifdef CONFIG_PCI_LANTIQ
  4137. + if (pcibios_host_nr() > 1) {
  4138. + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
  4139. + }
  4140. + #endif /* CONFIG_PCI_LANTIQ */
  4141. + }
  4142. + else { /* Write hack */
  4143. + #ifdef CONFIG_PCI_LANTIQ
  4144. + if (pcibios_host_nr() > 1) {
  4145. + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
  4146. + }
  4147. + #endif
  4148. + }
  4149. + return tvalue;
  4150. +}
  4151. +
  4152. +#endif /* IFXMIPS_PCIE_VR9_H */
  4153. +
  4154. --- a/arch/mips/pci/pci.c
  4155. +++ b/arch/mips/pci/pci.c
  4156. @@ -251,6 +251,31 @@ static int __init pcibios_init(void)
  4157. subsys_initcall(pcibios_init);
  4158. +int pcibios_host_nr(void)
  4159. +{
  4160. + int count;
  4161. + struct pci_controller *hose;
  4162. + for (count = 0, hose = hose_head; hose; hose = hose->next, count++) {
  4163. + ;
  4164. + }
  4165. + return count;
  4166. +}
  4167. +EXPORT_SYMBOL(pcibios_host_nr);
  4168. +
  4169. +int pcibios_1st_host_bus_nr(void)
  4170. +{
  4171. + int bus_nr = 0;
  4172. + struct pci_controller *hose = hose_head;
  4173. +
  4174. + if (hose != NULL) {
  4175. + if (hose->bus != NULL) {
  4176. + bus_nr = hose->bus->number + 1;
  4177. + }
  4178. + }
  4179. + return bus_nr;
  4180. +}
  4181. +EXPORT_SYMBOL(pcibios_1st_host_bus_nr);
  4182. +
  4183. static int pcibios_enable_resources(struct pci_dev *dev, int mask)
  4184. {
  4185. u16 cmd, old_cmd;
  4186. --- /dev/null
  4187. +++ b/arch/mips/pci/pcie-lantiq.h
  4188. @@ -0,0 +1,1305 @@
  4189. +/******************************************************************************
  4190. +**
  4191. +** FILE NAME : ifxmips_pcie_reg.h
  4192. +** PROJECT : IFX UEIP for VRX200
  4193. +** MODULES : PCIe module
  4194. +**
  4195. +** DATE : 02 Mar 2009
  4196. +** AUTHOR : Lei Chuanhua
  4197. +** DESCRIPTION : PCIe Root Complex Driver
  4198. +** COPYRIGHT : Copyright (c) 2009
  4199. +** Infineon Technologies AG
  4200. +** Am Campeon 1-12, 85579 Neubiberg, Germany
  4201. +**
  4202. +** This program is free software; you can redistribute it and/or modify
  4203. +** it under the terms of the GNU General Public License as published by
  4204. +** the Free Software Foundation; either version 2 of the License, or
  4205. +** (at your option) any later version.
  4206. +** HISTORY
  4207. +** $Version $Date $Author $Comment
  4208. +** 0.0.1 17 Mar,2009 Lei Chuanhua Initial version
  4209. +*******************************************************************************/
  4210. +#ifndef IFXMIPS_PCIE_REG_H
  4211. +#define IFXMIPS_PCIE_REG_H
  4212. +#include <linux/version.h>
  4213. +#include <linux/types.h>
  4214. +#include <linux/pci.h>
  4215. +#include <linux/interrupt.h>
  4216. +/*!
  4217. + \file ifxmips_pcie_reg.h
  4218. + \ingroup IFX_PCIE
  4219. + \brief header file for PCIe module register definition
  4220. +*/
  4221. +/* PCIe Address Mapping Base */
  4222. +#define PCIE_CFG_PHY_BASE 0x1D000000UL
  4223. +#define PCIE_CFG_BASE (KSEG1 + PCIE_CFG_PHY_BASE)
  4224. +#define PCIE_CFG_SIZE (8 * 1024 * 1024)
  4225. +
  4226. +#define PCIE_MEM_PHY_BASE 0x1C000000UL
  4227. +#define PCIE_MEM_BASE (KSEG1 + PCIE_MEM_PHY_BASE)
  4228. +#define PCIE_MEM_SIZE (16 * 1024 * 1024)
  4229. +#define PCIE_MEM_PHY_END (PCIE_MEM_PHY_BASE + PCIE_MEM_SIZE - 1)
  4230. +
  4231. +#define PCIE_IO_PHY_BASE 0x1D800000UL
  4232. +#define PCIE_IO_BASE (KSEG1 + PCIE_IO_PHY_BASE)
  4233. +#define PCIE_IO_SIZE (1 * 1024 * 1024)
  4234. +#define PCIE_IO_PHY_END (PCIE_IO_PHY_BASE + PCIE_IO_SIZE - 1)
  4235. +
  4236. +#define PCIE_RC_CFG_BASE (KSEG1 + 0x1D900000)
  4237. +#define PCIE_APP_LOGIC_REG (KSEG1 + 0x1E100900)
  4238. +#define PCIE_MSI_PHY_BASE 0x1F600000UL
  4239. +
  4240. +#define PCIE_PDI_PHY_BASE 0x1F106800UL
  4241. +#define PCIE_PDI_BASE (KSEG1 + PCIE_PDI_PHY_BASE)
  4242. +#define PCIE_PDI_SIZE 0x400
  4243. +
  4244. +#define PCIE1_CFG_PHY_BASE 0x19000000UL
  4245. +#define PCIE1_CFG_BASE (KSEG1 + PCIE1_CFG_PHY_BASE)
  4246. +#define PCIE1_CFG_SIZE (8 * 1024 * 1024)
  4247. +
  4248. +#define PCIE1_MEM_PHY_BASE 0x18000000UL
  4249. +#define PCIE1_MEM_BASE (KSEG1 + PCIE1_MEM_PHY_BASE)
  4250. +#define PCIE1_MEM_SIZE (16 * 1024 * 1024)
  4251. +#define PCIE1_MEM_PHY_END (PCIE1_MEM_PHY_BASE + PCIE1_MEM_SIZE - 1)
  4252. +
  4253. +#define PCIE1_IO_PHY_BASE 0x19800000UL
  4254. +#define PCIE1_IO_BASE (KSEG1 + PCIE1_IO_PHY_BASE)
  4255. +#define PCIE1_IO_SIZE (1 * 1024 * 1024)
  4256. +#define PCIE1_IO_PHY_END (PCIE1_IO_PHY_BASE + PCIE1_IO_SIZE - 1)
  4257. +
  4258. +#define PCIE1_RC_CFG_BASE (KSEG1 + 0x19900000)
  4259. +#define PCIE1_APP_LOGIC_REG (KSEG1 + 0x1E100700)
  4260. +#define PCIE1_MSI_PHY_BASE 0x1F400000UL
  4261. +
  4262. +#define PCIE1_PDI_PHY_BASE 0x1F700400UL
  4263. +#define PCIE1_PDI_BASE (KSEG1 + PCIE1_PDI_PHY_BASE)
  4264. +#define PCIE1_PDI_SIZE 0x400
  4265. +
  4266. +#define PCIE_CFG_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_CFG_BASE) : (PCIE_CFG_BASE))
  4267. +#define PCIE_MEM_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_BASE) : (PCIE_MEM_BASE))
  4268. +#define PCIE_IO_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_BASE) : (PCIE_IO_BASE))
  4269. +#define PCIE_MEM_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_MEM_PHY_BASE) : (PCIE_MEM_PHY_BASE))
  4270. +#define PCIE_MEM_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_MEM_PHY_END) : (PCIE_MEM_PHY_END))
  4271. +#define PCIE_IO_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_IO_PHY_BASE) : (PCIE_IO_PHY_BASE))
  4272. +#define PCIE_IO_PHY_PORT_TO_END(X) ((X) > 0 ? (PCIE1_IO_PHY_END) : (PCIE_IO_PHY_END))
  4273. +#define PCIE_APP_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_APP_LOGIC_REG) : (PCIE_APP_LOGIC_REG))
  4274. +#define PCIE_RC_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_RC_CFG_BASE) : (PCIE_RC_CFG_BASE))
  4275. +#define PCIE_PHY_PORT_TO_BASE(X) ((X) > 0 ? (PCIE1_PDI_BASE) : (PCIE_PDI_BASE))
  4276. +
  4277. +/* PCIe Application Logic Register */
  4278. +/* RC Core Control Register */
  4279. +#define PCIE_RC_CCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x10)
  4280. +/* This should be enabled after initializing configuratin registers
  4281. + * Also should check link status retraining bit
  4282. + */
  4283. +#define PCIE_RC_CCR_LTSSM_ENABLE 0x00000001 /* Enable LTSSM to continue link establishment */
  4284. +
  4285. +/* RC Core Debug Register */
  4286. +#define PCIE_RC_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x14)
  4287. +#define PCIE_RC_DR_DLL_UP 0x00000001 /* Data Link Layer Up */
  4288. +#define PCIE_RC_DR_CURRENT_POWER_STATE 0x0000000E /* Current Power State */
  4289. +#define PCIE_RC_DR_CURRENT_POWER_STATE_S 1
  4290. +#define PCIE_RC_DR_CURRENT_LTSSM_STATE 0x000001F0 /* Current LTSSM State */
  4291. +#define PCIE_RC_DR_CURRENT_LTSSM_STATE_S 4
  4292. +
  4293. +#define PCIE_RC_DR_PM_DEV_STATE 0x00000E00 /* Power Management D-State */
  4294. +#define PCIE_RC_DR_PM_DEV_STATE_S 9
  4295. +
  4296. +#define PCIE_RC_DR_PM_ENABLED 0x00001000 /* Power Management State from PMU */
  4297. +#define PCIE_RC_DR_PME_EVENT_ENABLED 0x00002000 /* Power Management Event Enable State */
  4298. +#define PCIE_RC_DR_AUX_POWER_ENABLED 0x00004000 /* Auxiliary Power Enable */
  4299. +
  4300. +/* Current Power State Definition */
  4301. +enum {
  4302. + PCIE_RC_DR_D0 = 0,
  4303. + PCIE_RC_DR_D1, /* Not supported */
  4304. + PCIE_RC_DR_D2, /* Not supported */
  4305. + PCIE_RC_DR_D3,
  4306. + PCIE_RC_DR_UN,
  4307. +};
  4308. +
  4309. +/* PHY Link Status Register */
  4310. +#define PCIE_PHY_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x18)
  4311. +#define PCIE_PHY_SR_PHY_LINK_UP 0x00000001 /* PHY Link Up/Down Indicator */
  4312. +
  4313. +/* Electromechanical Control Register */
  4314. +#define PCIE_EM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x1C)
  4315. +#define PCIE_EM_CR_CARD_IS_PRESENT 0x00000001 /* Card Presence Detect State */
  4316. +#define PCIE_EM_CR_MRL_OPEN 0x00000002 /* MRL Sensor State */
  4317. +#define PCIE_EM_CR_POWER_FAULT_SET 0x00000004 /* Power Fault Detected */
  4318. +#define PCIE_EM_CR_MRL_SENSOR_SET 0x00000008 /* MRL Sensor Changed */
  4319. +#define PCIE_EM_CR_PRESENT_DETECT_SET 0x00000010 /* Card Presense Detect Changed */
  4320. +#define PCIE_EM_CR_CMD_CPL_INT_SET 0x00000020 /* Command Complete Interrupt */
  4321. +#define PCIE_EM_CR_SYS_INTERLOCK_SET 0x00000040 /* System Electromechanical IterLock Engaged */
  4322. +#define PCIE_EM_CR_ATTENTION_BUTTON_SET 0x00000080 /* Attention Button Pressed */
  4323. +
  4324. +/* Interrupt Status Register */
  4325. +#define PCIE_IR_SR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x20)
  4326. +#define PCIE_IR_SR_PME_CAUSE_MSI 0x00000002 /* MSI caused by PME */
  4327. +#define PCIE_IR_SR_HP_PME_WAKE_GEN 0x00000004 /* Hotplug PME Wake Generation */
  4328. +#define PCIE_IR_SR_HP_MSI 0x00000008 /* Hotplug MSI */
  4329. +#define PCIE_IR_SR_AHB_LU_ERR 0x00000030 /* AHB Bridge Lookup Error Signals */
  4330. +#define PCIE_IR_SR_AHB_LU_ERR_S 4
  4331. +#define PCIE_IR_SR_INT_MSG_NUM 0x00003E00 /* Interrupt Message Number */
  4332. +#define PCIE_IR_SR_INT_MSG_NUM_S 9
  4333. +#define PCIE_IR_SR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
  4334. +#define PCIE_IR_SR_AER_INT_MSG_NUM_S 27
  4335. +
  4336. +/* Message Control Register */
  4337. +#define PCIE_MSG_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x30)
  4338. +#define PCIE_MSG_CR_GEN_PME_TURN_OFF_MSG 0x00000001 /* Generate PME Turn Off Message */
  4339. +#define PCIE_MSG_CR_GEN_UNLOCK_MSG 0x00000002 /* Generate Unlock Message */
  4340. +
  4341. +#define PCIE_VDM_DR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x34)
  4342. +
  4343. +/* Vendor-Defined Message Requester ID Register */
  4344. +#define PCIE_VDM_RID(X) (PCIE_APP_PORT_TO_BASE (X) + 0x38)
  4345. +#define PCIE_VDM_RID_VENROR_MSG_REQ_ID 0x0000FFFF
  4346. +#define PCIE_VDM_RID_VDMRID_S 0
  4347. +
  4348. +/* ASPM Control Register */
  4349. +#define PCIE_ASPM_CR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x40)
  4350. +#define PCIE_ASPM_CR_HOT_RST 0x00000001 /* Hot Reset Request to the downstream device */
  4351. +#define PCIE_ASPM_CR_REQ_EXIT_L1 0x00000002 /* Request to Exit L1 */
  4352. +#define PCIE_ASPM_CR_REQ_ENTER_L1 0x00000004 /* Request to Enter L1 */
  4353. +
  4354. +/* Vendor Message DW0 Register */
  4355. +#define PCIE_VM_MSG_DW0(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x50)
  4356. +#define PCIE_VM_MSG_DW0_TYPE 0x0000001F /* Message type */
  4357. +#define PCIE_VM_MSG_DW0_TYPE_S 0
  4358. +#define PCIE_VM_MSG_DW0_FORMAT 0x00000060 /* Format */
  4359. +#define PCIE_VM_MSG_DW0_FORMAT_S 5
  4360. +#define PCIE_VM_MSG_DW0_TC 0x00007000 /* Traffic Class */
  4361. +#define PCIE_VM_MSG_DW0_TC_S 12
  4362. +#define PCIE_VM_MSG_DW0_ATTR 0x000C0000 /* Atrributes */
  4363. +#define PCIE_VM_MSG_DW0_ATTR_S 18
  4364. +#define PCIE_VM_MSG_DW0_EP_TLP 0x00100000 /* Poisoned TLP */
  4365. +#define PCIE_VM_MSG_DW0_TD 0x00200000 /* TLP Digest */
  4366. +#define PCIE_VM_MSG_DW0_LEN 0xFFC00000 /* Length */
  4367. +#define PCIE_VM_MSG_DW0_LEN_S 22
  4368. +
  4369. +/* Format Definition */
  4370. +enum {
  4371. + PCIE_VM_MSG_FORMAT_00 = 0, /* 3DW Hdr, no data*/
  4372. + PCIE_VM_MSG_FORMAT_01, /* 4DW Hdr, no data */
  4373. + PCIE_VM_MSG_FORMAT_10, /* 3DW Hdr, with data */
  4374. + PCIE_VM_MSG_FORMAT_11, /* 4DW Hdr, with data */
  4375. +};
  4376. +
  4377. +/* Traffic Class Definition */
  4378. +enum {
  4379. + PCIE_VM_MSG_TC0 = 0,
  4380. + PCIE_VM_MSG_TC1,
  4381. + PCIE_VM_MSG_TC2,
  4382. + PCIE_VM_MSG_TC3,
  4383. + PCIE_VM_MSG_TC4,
  4384. + PCIE_VM_MSG_TC5,
  4385. + PCIE_VM_MSG_TC6,
  4386. + PCIE_VM_MSG_TC7,
  4387. +};
  4388. +
  4389. +/* Attributes Definition */
  4390. +enum {
  4391. + PCIE_VM_MSG_ATTR_00 = 0, /* RO and No Snoop cleared */
  4392. + PCIE_VM_MSG_ATTR_01, /* RO cleared , No Snoop set */
  4393. + PCIE_VM_MSG_ATTR_10, /* RO set, No Snoop cleared*/
  4394. + PCIE_VM_MSG_ATTR_11, /* RO and No Snoop set */
  4395. +};
  4396. +
  4397. +/* Payload Size Definition */
  4398. +#define PCIE_VM_MSG_LEN_MIN 0
  4399. +#define PCIE_VM_MSG_LEN_MAX 1024
  4400. +
  4401. +/* Vendor Message DW1 Register */
  4402. +#define PCIE_VM_MSG_DW1(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x54)
  4403. +#define PCIE_VM_MSG_DW1_FUNC_NUM 0x00000070 /* Function Number */
  4404. +#define PCIE_VM_MSG_DW1_FUNC_NUM_S 8
  4405. +#define PCIE_VM_MSG_DW1_CODE 0x00FF0000 /* Message Code */
  4406. +#define PCIE_VM_MSG_DW1_CODE_S 16
  4407. +#define PCIE_VM_MSG_DW1_TAG 0xFF000000 /* Tag */
  4408. +#define PCIE_VM_MSG_DW1_TAG_S 24
  4409. +
  4410. +#define PCIE_VM_MSG_DW2(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x58)
  4411. +#define PCIE_VM_MSG_DW3(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x5C)
  4412. +
  4413. +/* Vendor Message Request Register */
  4414. +#define PCIE_VM_MSG_REQR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x60)
  4415. +#define PCIE_VM_MSG_REQR_REQ 0x00000001 /* Vendor Message Request */
  4416. +
  4417. +
  4418. +/* AHB Slave Side Band Control Register */
  4419. +#define PCIE_AHB_SSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x70)
  4420. +#define PCIE_AHB_SSB_REQ_BCM 0x00000001 /* Slave Reques BCM filed */
  4421. +#define PCIE_AHB_SSB_REQ_EP 0x00000002 /* Slave Reques EP filed */
  4422. +#define PCIE_AHB_SSB_REQ_TD 0x00000004 /* Slave Reques TD filed */
  4423. +#define PCIE_AHB_SSB_REQ_ATTR 0x00000018 /* Slave Reques Attribute number */
  4424. +#define PCIE_AHB_SSB_REQ_ATTR_S 3
  4425. +#define PCIE_AHB_SSB_REQ_TC 0x000000E0 /* Slave Request TC Field */
  4426. +#define PCIE_AHB_SSB_REQ_TC_S 5
  4427. +
  4428. +/* AHB Master SideBand Ctrl Register */
  4429. +#define PCIE_AHB_MSB(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x74)
  4430. +#define PCIE_AHB_MSB_RESP_ATTR 0x00000003 /* Master Response Attribute number */
  4431. +#define PCIE_AHB_MSB_RESP_ATTR_S 0
  4432. +#define PCIE_AHB_MSB_RESP_BAD_EOT 0x00000004 /* Master Response Badeot filed */
  4433. +#define PCIE_AHB_MSB_RESP_BCM 0x00000008 /* Master Response BCM filed */
  4434. +#define PCIE_AHB_MSB_RESP_EP 0x00000010 /* Master Response EP filed */
  4435. +#define PCIE_AHB_MSB_RESP_TD 0x00000020 /* Master Response TD filed */
  4436. +#define PCIE_AHB_MSB_RESP_FUN_NUM 0x000003C0 /* Master Response Function number */
  4437. +#define PCIE_AHB_MSB_RESP_FUN_NUM_S 6
  4438. +
  4439. +/* AHB Control Register, fixed bus enumeration exception */
  4440. +#define PCIE_AHB_CTRL(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0x78)
  4441. +#define PCIE_AHB_CTRL_BUS_ERROR_SUPPRESS 0x00000001
  4442. +
  4443. +/* Interrupt Enalbe Register */
  4444. +#define PCIE_IRNEN(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF4)
  4445. +#define PCIE_IRNCR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xF8)
  4446. +#define PCIE_IRNICR(X) (volatile u32*)(PCIE_APP_PORT_TO_BASE(X) + 0xFC)
  4447. +
  4448. +/* PCIe interrupt enable/control/capture register definition */
  4449. +#define PCIE_IRN_AER_REPORT 0x00000001 /* AER Interrupt */
  4450. +#define PCIE_IRN_AER_MSIX 0x00000002 /* Advanced Error MSI-X Interrupt */
  4451. +#define PCIE_IRN_PME 0x00000004 /* PME Interrupt */
  4452. +#define PCIE_IRN_HOTPLUG 0x00000008 /* Hotplug Interrupt */
  4453. +#define PCIE_IRN_RX_VDM_MSG 0x00000010 /* Vendor-Defined Message Interrupt */
  4454. +#define PCIE_IRN_RX_CORRECTABLE_ERR_MSG 0x00000020 /* Correctable Error Message Interrupt */
  4455. +#define PCIE_IRN_RX_NON_FATAL_ERR_MSG 0x00000040 /* Non-fatal Error Message */
  4456. +#define PCIE_IRN_RX_FATAL_ERR_MSG 0x00000080 /* Fatal Error Message */
  4457. +#define PCIE_IRN_RX_PME_MSG 0x00000100 /* PME Message Interrupt */
  4458. +#define PCIE_IRN_RX_PME_TURNOFF_ACK 0x00000200 /* PME Turnoff Ack Message Interrupt */
  4459. +#define PCIE_IRN_AHB_BR_FATAL_ERR 0x00000400 /* AHB Fatal Error Interrupt */
  4460. +#define PCIE_IRN_LINK_AUTO_BW_STATUS 0x00000800 /* Link Auto Bandwidth Status Interrupt */
  4461. +#define PCIE_IRN_BW_MGT 0x00001000 /* Bandwidth Managment Interrupt */
  4462. +#define PCIE_IRN_INTA 0x00002000 /* INTA */
  4463. +#define PCIE_IRN_INTB 0x00004000 /* INTB */
  4464. +#define PCIE_IRN_INTC 0x00008000 /* INTC */
  4465. +#define PCIE_IRN_INTD 0x00010000 /* INTD */
  4466. +#define PCIE_IRN_WAKEUP 0x00020000 /* Wake up Interrupt */
  4467. +
  4468. +#define PCIE_RC_CORE_COMBINED_INT (PCIE_IRN_AER_REPORT | PCIE_IRN_AER_MSIX | PCIE_IRN_PME | \
  4469. + PCIE_IRN_HOTPLUG | PCIE_IRN_RX_VDM_MSG | PCIE_IRN_RX_CORRECTABLE_ERR_MSG |\
  4470. + PCIE_IRN_RX_NON_FATAL_ERR_MSG | PCIE_IRN_RX_FATAL_ERR_MSG | \
  4471. + PCIE_IRN_RX_PME_MSG | PCIE_IRN_RX_PME_TURNOFF_ACK | PCIE_IRN_AHB_BR_FATAL_ERR | \
  4472. + PCIE_IRN_LINK_AUTO_BW_STATUS | PCIE_IRN_BW_MGT)
  4473. +/* PCIe RC Configuration Register */
  4474. +#define PCIE_VDID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x00)
  4475. +
  4476. +/* Bit definition from pci_reg.h */
  4477. +#define PCIE_PCICMDSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x04)
  4478. +#define PCIE_CCRID(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x08)
  4479. +#define PCIE_CLSLTHTBR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x0C) /* EP only */
  4480. +/* BAR0, BAR1,Only necessary if the bridges implements a device-specific register set or memory buffer */
  4481. +#define PCIE_BAR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10) /* Not used*/
  4482. +#define PCIE_BAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14) /* Not used */
  4483. +
  4484. +#define PCIE_BNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x18) /* Mandatory */
  4485. +/* Bus Number Register bits */
  4486. +#define PCIE_BNR_PRIMARY_BUS_NUM 0x000000FF
  4487. +#define PCIE_BNR_PRIMARY_BUS_NUM_S 0
  4488. +#define PCIE_PNR_SECONDARY_BUS_NUM 0x0000FF00
  4489. +#define PCIE_PNR_SECONDARY_BUS_NUM_S 8
  4490. +#define PCIE_PNR_SUB_BUS_NUM 0x00FF0000
  4491. +#define PCIE_PNR_SUB_BUS_NUM_S 16
  4492. +
  4493. +/* IO Base/Limit Register bits */
  4494. +#define PCIE_IOBLSECS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x1C) /* RC only */
  4495. +#define PCIE_IOBLSECS_32BIT_IO_ADDR 0x00000001
  4496. +#define PCIE_IOBLSECS_IO_BASE_ADDR 0x000000F0
  4497. +#define PCIE_IOBLSECS_IO_BASE_ADDR_S 4
  4498. +#define PCIE_IOBLSECS_32BIT_IOLIMT 0x00000100
  4499. +#define PCIE_IOBLSECS_IO_LIMIT_ADDR 0x0000F000
  4500. +#define PCIE_IOBLSECS_IO_LIMIT_ADDR_S 12
  4501. +
  4502. +/* Non-prefetchable Memory Base/Limit Register bit */
  4503. +#define PCIE_MBML(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x20) /* RC only */
  4504. +#define PCIE_MBML_MEM_BASE_ADDR 0x0000FFF0
  4505. +#define PCIE_MBML_MEM_BASE_ADDR_S 4
  4506. +#define PCIE_MBML_MEM_LIMIT_ADDR 0xFFF00000
  4507. +#define PCIE_MBML_MEM_LIMIT_ADDR_S 20
  4508. +
  4509. +/* Prefetchable Memory Base/Limit Register bit */
  4510. +#define PCIE_PMBL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x24) /* RC only */
  4511. +#define PCIE_PMBL_64BIT_ADDR 0x00000001
  4512. +#define PCIE_PMBL_UPPER_12BIT 0x0000FFF0
  4513. +#define PCIE_PMBL_UPPER_12BIT_S 4
  4514. +#define PCIE_PMBL_E64MA 0x00010000
  4515. +#define PCIE_PMBL_END_ADDR 0xFFF00000
  4516. +#define PCIE_PMBL_END_ADDR_S 20
  4517. +#define PCIE_PMBU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x28) /* RC only */
  4518. +#define PCIE_PMLU32(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x2C) /* RC only */
  4519. +
  4520. +/* I/O Base/Limit Upper 16 bits register */
  4521. +#define PCIE_IO_BANDL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x30) /* RC only */
  4522. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE 0x0000FFFF
  4523. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_BASE_S 0
  4524. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT 0xFFFF0000
  4525. +#define PCIE_IO_BANDL_UPPER_16BIT_IO_LIMIT_S 16
  4526. +
  4527. +#define PCIE_CPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x34)
  4528. +#define PCIE_EBBAR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x38)
  4529. +
  4530. +/* Interrupt and Secondary Bridge Control Register */
  4531. +#define PCIE_INTRBCTRL(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x3C)
  4532. +
  4533. +#define PCIE_INTRBCTRL_INT_LINE 0x000000FF
  4534. +#define PCIE_INTRBCTRL_INT_LINE_S 0
  4535. +#define PCIE_INTRBCTRL_INT_PIN 0x0000FF00
  4536. +#define PCIE_INTRBCTRL_INT_PIN_S 8
  4537. +#define PCIE_INTRBCTRL_PARITY_ERR_RESP_ENABLE 0x00010000 /* #PERR */
  4538. +#define PCIE_INTRBCTRL_SERR_ENABLE 0x00020000 /* #SERR */
  4539. +#define PCIE_INTRBCTRL_ISA_ENABLE 0x00040000 /* ISA enable, IO 64KB only */
  4540. +#define PCIE_INTRBCTRL_VGA_ENABLE 0x00080000 /* VGA enable */
  4541. +#define PCIE_INTRBCTRL_VGA_16BIT_DECODE 0x00100000 /* VGA 16bit decode */
  4542. +#define PCIE_INTRBCTRL_RST_SECONDARY_BUS 0x00400000 /* Secondary bus rest, hot rest, 1ms */
  4543. +/* Others are read only */
  4544. +enum {
  4545. + PCIE_INTRBCTRL_INT_NON = 0,
  4546. + PCIE_INTRBCTRL_INTA,
  4547. + PCIE_INTRBCTRL_INTB,
  4548. + PCIE_INTRBCTRL_INTC,
  4549. + PCIE_INTRBCTRL_INTD,
  4550. +};
  4551. +
  4552. +#define PCIE_PM_CAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x40)
  4553. +
  4554. +/* Power Management Control and Status Register */
  4555. +#define PCIE_PM_CSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x44)
  4556. +
  4557. +#define PCIE_PM_CSR_POWER_STATE 0x00000003 /* Power State */
  4558. +#define PCIE_PM_CSR_POWER_STATE_S 0
  4559. +#define PCIE_PM_CSR_SW_RST 0x00000008 /* Soft Reset Enabled */
  4560. +#define PCIE_PM_CSR_PME_ENABLE 0x00000100 /* PME Enable */
  4561. +#define PCIE_PM_CSR_PME_STATUS 0x00008000 /* PME status */
  4562. +
  4563. +/* MSI Capability Register for EP */
  4564. +#define PCIE_MCAPR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x50)
  4565. +
  4566. +#define PCIE_MCAPR_MSI_CAP_ID 0x000000FF /* MSI Capability ID */
  4567. +#define PCIE_MCAPR_MSI_CAP_ID_S 0
  4568. +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR 0x0000FF00 /* Next Capability Pointer */
  4569. +#define PCIE_MCAPR_MSI_NEXT_CAP_PTR_S 8
  4570. +#define PCIE_MCAPR_MSI_ENABLE 0x00010000 /* MSI Enable */
  4571. +#define PCIE_MCAPR_MULTI_MSG_CAP 0x000E0000 /* Multiple Message Capable */
  4572. +#define PCIE_MCAPR_MULTI_MSG_CAP_S 17
  4573. +#define PCIE_MCAPR_MULTI_MSG_ENABLE 0x00700000 /* Multiple Message Enable */
  4574. +#define PCIE_MCAPR_MULTI_MSG_ENABLE_S 20
  4575. +#define PCIE_MCAPR_ADDR64_CAP 0X00800000 /* 64-bit Address Capable */
  4576. +
  4577. +/* MSI Message Address Register */
  4578. +#define PCIE_MA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x54)
  4579. +
  4580. +#define PCIE_MA_ADDR_MASK 0xFFFFFFFC /* Message Address */
  4581. +
  4582. +/* MSI Message Upper Address Register */
  4583. +#define PCIE_MUA(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x58)
  4584. +
  4585. +/* MSI Message Data Register */
  4586. +#define PCIE_MD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x5C)
  4587. +
  4588. +#define PCIE_MD_DATA 0x0000FFFF /* Message Data */
  4589. +#define PCIE_MD_DATA_S 0
  4590. +
  4591. +/* PCI Express Capability Register */
  4592. +#define PCIE_XCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70)
  4593. +
  4594. +#define PCIE_XCAP_ID 0x000000FF /* PCI Express Capability ID */
  4595. +#define PCIE_XCAP_ID_S 0
  4596. +#define PCIE_XCAP_NEXT_CAP 0x0000FF00 /* Next Capability Pointer */
  4597. +#define PCIE_XCAP_NEXT_CAP_S 8
  4598. +#define PCIE_XCAP_VER 0x000F0000 /* PCI Express Capability Version */
  4599. +#define PCIE_XCAP_VER_S 16
  4600. +#define PCIE_XCAP_DEV_PORT_TYPE 0x00F00000 /* Device Port Type */
  4601. +#define PCIE_XCAP_DEV_PORT_TYPE_S 20
  4602. +#define PCIE_XCAP_SLOT_IMPLEMENTED 0x01000000 /* Slot Implemented */
  4603. +#define PCIE_XCAP_MSG_INT_NUM 0x3E000000 /* Interrupt Message Number */
  4604. +#define PCIE_XCAP_MSG_INT_NUM_S 25
  4605. +
  4606. +/* Device Capability Register */
  4607. +#define PCIE_DCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74)
  4608. +
  4609. +#define PCIE_DCAP_MAX_PAYLOAD_SIZE 0x00000007 /* Max Payload size */
  4610. +#define PCIE_DCAP_MAX_PAYLOAD_SIZE_S 0
  4611. +#define PCIE_DCAP_PHANTOM_FUNC 0x00000018 /* Phanton Function, not supported */
  4612. +#define PCIE_DCAP_PHANTOM_FUNC_S 3
  4613. +#define PCIE_DCAP_EXT_TAG 0x00000020 /* Extended Tag Field */
  4614. +#define PCIE_DCAP_EP_L0S_LATENCY 0x000001C0 /* EP L0s latency only */
  4615. +#define PCIE_DCAP_EP_L0S_LATENCY_S 6
  4616. +#define PCIE_DCAP_EP_L1_LATENCY 0x00000E00 /* EP L1 latency only */
  4617. +#define PCIE_DCAP_EP_L1_LATENCY_S 9
  4618. +#define PCIE_DCAP_ROLE_BASE_ERR_REPORT 0x00008000 /* Role Based ERR */
  4619. +
  4620. +/* Maximum payload size supported */
  4621. +enum {
  4622. + PCIE_MAX_PAYLOAD_128 = 0,
  4623. + PCIE_MAX_PAYLOAD_256,
  4624. + PCIE_MAX_PAYLOAD_512,
  4625. + PCIE_MAX_PAYLOAD_1024,
  4626. + PCIE_MAX_PAYLOAD_2048,
  4627. + PCIE_MAX_PAYLOAD_4096,
  4628. +};
  4629. +
  4630. +/* Device Control and Status Register */
  4631. +#define PCIE_DCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x78)
  4632. +
  4633. +#define PCIE_DCTLSTS_CORRECTABLE_ERR_EN 0x00000001 /* COR-ERR */
  4634. +#define PCIE_DCTLSTS_NONFATAL_ERR_EN 0x00000002 /* Non-fatal ERR */
  4635. +#define PCIE_DCTLSTS_FATAL_ERR_EN 0x00000004 /* Fatal ERR */
  4636. +#define PCIE_DCTLSYS_UR_REQ_EN 0x00000008 /* UR ERR */
  4637. +#define PCIE_DCTLSTS_RELAXED_ORDERING_EN 0x00000010 /* Enable relaxing ordering */
  4638. +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE 0x000000E0 /* Max payload mask */
  4639. +#define PCIE_DCTLSTS_MAX_PAYLOAD_SIZE_S 5
  4640. +#define PCIE_DCTLSTS_EXT_TAG_EN 0x00000100 /* Extended tag field */
  4641. +#define PCIE_DCTLSTS_PHANTOM_FUNC_EN 0x00000200 /* Phantom Function Enable */
  4642. +#define PCIE_DCTLSTS_AUX_PM_EN 0x00000400 /* AUX Power PM Enable */
  4643. +#define PCIE_DCTLSTS_NO_SNOOP_EN 0x00000800 /* Enable no snoop, except root port*/
  4644. +#define PCIE_DCTLSTS_MAX_READ_SIZE 0x00007000 /* Max Read Request size*/
  4645. +#define PCIE_DCTLSTS_MAX_READ_SIZE_S 12
  4646. +#define PCIE_DCTLSTS_CORRECTABLE_ERR 0x00010000 /* COR-ERR Detected */
  4647. +#define PCIE_DCTLSTS_NONFATAL_ERR 0x00020000 /* Non-Fatal ERR Detected */
  4648. +#define PCIE_DCTLSTS_FATAL_ER 0x00040000 /* Fatal ERR Detected */
  4649. +#define PCIE_DCTLSTS_UNSUPPORTED_REQ 0x00080000 /* UR Detected */
  4650. +#define PCIE_DCTLSTS_AUX_POWER 0x00100000 /* Aux Power Detected */
  4651. +#define PCIE_DCTLSTS_TRANSACT_PENDING 0x00200000 /* Transaction pending */
  4652. +
  4653. +#define PCIE_DCTLSTS_ERR_EN (PCIE_DCTLSTS_CORRECTABLE_ERR_EN | \
  4654. + PCIE_DCTLSTS_NONFATAL_ERR_EN | PCIE_DCTLSTS_FATAL_ERR_EN | \
  4655. + PCIE_DCTLSYS_UR_REQ_EN)
  4656. +
  4657. +/* Link Capability Register */
  4658. +#define PCIE_LCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7C)
  4659. +#define PCIE_LCAP_MAX_LINK_SPEED 0x0000000F /* Max link speed, 0x1 by default */
  4660. +#define PCIE_LCAP_MAX_LINK_SPEED_S 0
  4661. +#define PCIE_LCAP_MAX_LENGTH_WIDTH 0x000003F0 /* Maxium Length Width */
  4662. +#define PCIE_LCAP_MAX_LENGTH_WIDTH_S 4
  4663. +#define PCIE_LCAP_ASPM_LEVEL 0x00000C00 /* Active State Link PM Support */
  4664. +#define PCIE_LCAP_ASPM_LEVEL_S 10
  4665. +#define PCIE_LCAP_L0S_EIXT_LATENCY 0x00007000 /* L0s Exit Latency */
  4666. +#define PCIE_LCAP_L0S_EIXT_LATENCY_S 12
  4667. +#define PCIE_LCAP_L1_EXIT_LATENCY 0x00038000 /* L1 Exit Latency */
  4668. +#define PCIE_LCAP_L1_EXIT_LATENCY_S 15
  4669. +#define PCIE_LCAP_CLK_PM 0x00040000 /* Clock Power Management */
  4670. +#define PCIE_LCAP_SDER 0x00080000 /* Surprise Down Error Reporting */
  4671. +#define PCIE_LCAP_DLL_ACTIVE_REPROT 0x00100000 /* Data Link Layer Active Reporting Capable */
  4672. +#define PCIE_LCAP_PORT_NUM 0xFF0000000 /* Port number */
  4673. +#define PCIE_LCAP_PORT_NUM_S 24
  4674. +
  4675. +/* Maximum Length width definition */
  4676. +#define PCIE_MAX_LENGTH_WIDTH_RES 0x00
  4677. +#define PCIE_MAX_LENGTH_WIDTH_X1 0x01 /* Default */
  4678. +#define PCIE_MAX_LENGTH_WIDTH_X2 0x02
  4679. +#define PCIE_MAX_LENGTH_WIDTH_X4 0x04
  4680. +#define PCIE_MAX_LENGTH_WIDTH_X8 0x08
  4681. +#define PCIE_MAX_LENGTH_WIDTH_X12 0x0C
  4682. +#define PCIE_MAX_LENGTH_WIDTH_X16 0x10
  4683. +#define PCIE_MAX_LENGTH_WIDTH_X32 0x20
  4684. +
  4685. +/* Active State Link PM definition */
  4686. +enum {
  4687. + PCIE_ASPM_RES0 = 0,
  4688. + PCIE_ASPM_L0S_ENTRY_SUPPORT, /* L0s */
  4689. + PCIE_ASPM_RES1,
  4690. + PCIE_ASPM_L0S_L1_ENTRY_SUPPORT, /* L0s and L1, default */
  4691. +};
  4692. +
  4693. +/* L0s Exit Latency definition */
  4694. +enum {
  4695. + PCIE_L0S_EIXT_LATENCY_L64NS = 0, /* < 64 ns */
  4696. + PCIE_L0S_EIXT_LATENCY_B64A128, /* > 64 ns < 128 ns */
  4697. + PCIE_L0S_EIXT_LATENCY_B128A256, /* > 128 ns < 256 ns */
  4698. + PCIE_L0S_EIXT_LATENCY_B256A512, /* > 256 ns < 512 ns */
  4699. + PCIE_L0S_EIXT_LATENCY_B512TO1U, /* > 512 ns < 1 us */
  4700. + PCIE_L0S_EIXT_LATENCY_B1A2U, /* > 1 us < 2 us */
  4701. + PCIE_L0S_EIXT_LATENCY_B2A4U, /* > 2 us < 4 us */
  4702. + PCIE_L0S_EIXT_LATENCY_M4US, /* > 4 us */
  4703. +};
  4704. +
  4705. +/* L1 Exit Latency definition */
  4706. +enum {
  4707. + PCIE_L1_EXIT_LATENCY_L1US = 0, /* < 1 us */
  4708. + PCIE_L1_EXIT_LATENCY_B1A2, /* > 1 us < 2 us */
  4709. + PCIE_L1_EXIT_LATENCY_B2A4, /* > 2 us < 4 us */
  4710. + PCIE_L1_EXIT_LATENCY_B4A8, /* > 4 us < 8 us */
  4711. + PCIE_L1_EXIT_LATENCY_B8A16, /* > 8 us < 16 us */
  4712. + PCIE_L1_EXIT_LATENCY_B16A32, /* > 16 us < 32 us */
  4713. + PCIE_L1_EXIT_LATENCY_B32A64, /* > 32 us < 64 us */
  4714. + PCIE_L1_EXIT_LATENCY_M64US, /* > 64 us */
  4715. +};
  4716. +
  4717. +/* Link Control and Status Register */
  4718. +#define PCIE_LCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x80)
  4719. +#define PCIE_LCTLSTS_ASPM_ENABLE 0x00000003 /* Active State Link PM Control */
  4720. +#define PCIE_LCTLSTS_ASPM_ENABLE_S 0
  4721. +#define PCIE_LCTLSTS_RCB128 0x00000008 /* Read Completion Boundary 128*/
  4722. +#define PCIE_LCTLSTS_LINK_DISABLE 0x00000010 /* Link Disable */
  4723. +#define PCIE_LCTLSTS_RETRIAN_LINK 0x00000020 /* Retrain Link */
  4724. +#define PCIE_LCTLSTS_COM_CLK_CFG 0x00000040 /* Common Clock Configuration */
  4725. +#define PCIE_LCTLSTS_EXT_SYNC 0x00000080 /* Extended Synch */
  4726. +#define PCIE_LCTLSTS_CLK_PM_EN 0x00000100 /* Enable Clock Powerm Management */
  4727. +#define PCIE_LCTLSTS_LINK_SPEED 0x000F0000 /* Link Speed */
  4728. +#define PCIE_LCTLSTS_LINK_SPEED_S 16
  4729. +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH 0x03F00000 /* Negotiated Link Width */
  4730. +#define PCIE_LCTLSTS_NEGOTIATED_LINK_WIDTH_S 20
  4731. +#define PCIE_LCTLSTS_RETRAIN_PENDING 0x08000000 /* Link training is ongoing */
  4732. +#define PCIE_LCTLSTS_SLOT_CLK_CFG 0x10000000 /* Slot Clock Configuration */
  4733. +#define PCIE_LCTLSTS_DLL_ACTIVE 0x20000000 /* Data Link Layer Active */
  4734. +
  4735. +/* Slot Capabilities Register */
  4736. +#define PCIE_SLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x84)
  4737. +
  4738. +/* Slot Capabilities */
  4739. +#define PCIE_SLCTLSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x88)
  4740. +
  4741. +/* Root Control and Capability Register */
  4742. +#define PCIE_RCTLCAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x8C)
  4743. +#define PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR 0x00000001 /* #SERR on COR-ERR */
  4744. +#define PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR 0x00000002 /* #SERR on Non-Fatal ERR */
  4745. +#define PCIE_RCTLCAP_SERR_ON_FATAL_ERR 0x00000004 /* #SERR on Fatal ERR */
  4746. +#define PCIE_RCTLCAP_PME_INT_EN 0x00000008 /* PME Interrupt Enable */
  4747. +#define PCIE_RCTLCAP_SERR_ENABLE (PCIE_RCTLCAP_SERR_ON_CORRECTABLE_ERR | \
  4748. + PCIE_RCTLCAP_SERR_ON_NONFATAL_ERR | PCIE_RCTLCAP_SERR_ON_FATAL_ERR)
  4749. +/* Root Status Register */
  4750. +#define PCIE_RSTS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x90)
  4751. +#define PCIE_RSTS_PME_REQ_ID 0x0000FFFF /* PME Request ID */
  4752. +#define PCIE_RSTS_PME_REQ_ID_S 0
  4753. +#define PCIE_RSTS_PME_STATUS 0x00010000 /* PME Status */
  4754. +#define PCIE_RSTS_PME_PENDING 0x00020000 /* PME Pending */
  4755. +
  4756. +/* PCI Express Enhanced Capability Header */
  4757. +#define PCIE_ENHANCED_CAP(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x100)
  4758. +#define PCIE_ENHANCED_CAP_ID 0x0000FFFF /* PCI Express Extended Capability ID */
  4759. +#define PCIE_ENHANCED_CAP_ID_S 0
  4760. +#define PCIE_ENHANCED_CAP_VER 0x000F0000 /* Capability Version */
  4761. +#define PCIE_ENHANCED_CAP_VER_S 16
  4762. +#define PCIE_ENHANCED_CAP_NEXT_OFFSET 0xFFF00000 /* Next Capability Offset */
  4763. +#define PCIE_ENHANCED_CAP_NEXT_OFFSET_S 20
  4764. +
  4765. +/* Uncorrectable Error Status Register */
  4766. +#define PCIE_UES_R(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x104)
  4767. +#define PCIE_DATA_LINK_PROTOCOL_ERR 0x00000010 /* Data Link Protocol Error Status */
  4768. +#define PCIE_SURPRISE_DOWN_ERROR 0x00000020 /* Surprise Down Error Status */
  4769. +#define PCIE_POISONED_TLP 0x00001000 /* Poisoned TLP Status */
  4770. +#define PCIE_FC_PROTOCOL_ERR 0x00002000 /* Flow Control Protocol Error Status */
  4771. +#define PCIE_COMPLETION_TIMEOUT 0x00004000 /* Completion Timeout Status */
  4772. +#define PCIE_COMPLETOR_ABORT 0x00008000 /* Completer Abort Error */
  4773. +#define PCIE_UNEXPECTED_COMPLETION 0x00010000 /* Unexpected Completion Status */
  4774. +#define PCIE_RECEIVER_OVERFLOW 0x00020000 /* Receive Overflow Status */
  4775. +#define PCIE_MALFORNED_TLP 0x00040000 /* Malformed TLP Stauts */
  4776. +#define PCIE_ECRC_ERR 0x00080000 /* ECRC Error Stauts */
  4777. +#define PCIE_UR_REQ 0x00100000 /* Unsupported Request Error Status */
  4778. +#define PCIE_ALL_UNCORRECTABLE_ERR (PCIE_DATA_LINK_PROTOCOL_ERR | PCIE_SURPRISE_DOWN_ERROR | \
  4779. + PCIE_POISONED_TLP | PCIE_FC_PROTOCOL_ERR | PCIE_COMPLETION_TIMEOUT | \
  4780. + PCIE_COMPLETOR_ABORT | PCIE_UNEXPECTED_COMPLETION | PCIE_RECEIVER_OVERFLOW |\
  4781. + PCIE_MALFORNED_TLP | PCIE_ECRC_ERR | PCIE_UR_REQ)
  4782. +
  4783. +/* Uncorrectable Error Mask Register, Mask means no report */
  4784. +#define PCIE_UEMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x108)
  4785. +
  4786. +/* Uncorrectable Error Severity Register */
  4787. +#define PCIE_UESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x10C)
  4788. +
  4789. +/* Correctable Error Status Register */
  4790. +#define PCIE_CESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x110)
  4791. +#define PCIE_RX_ERR 0x00000001 /* Receive Error Status */
  4792. +#define PCIE_BAD_TLP 0x00000040 /* Bad TLP Status */
  4793. +#define PCIE_BAD_DLLP 0x00000080 /* Bad DLLP Status */
  4794. +#define PCIE_REPLAY_NUM_ROLLOVER 0x00000100 /* Replay Number Rollover Status */
  4795. +#define PCIE_REPLAY_TIMER_TIMEOUT_ERR 0x00001000 /* Reply Timer Timeout Status */
  4796. +#define PCIE_ADVISORY_NONFTAL_ERR 0x00002000 /* Advisory Non-Fatal Error Status */
  4797. +#define PCIE_CORRECTABLE_ERR (PCIE_RX_ERR | PCIE_BAD_TLP | PCIE_BAD_DLLP | PCIE_REPLAY_NUM_ROLLOVER |\
  4798. + PCIE_REPLAY_TIMER_TIMEOUT_ERR | PCIE_ADVISORY_NONFTAL_ERR)
  4799. +
  4800. +/* Correctable Error Mask Register */
  4801. +#define PCIE_CEMR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x114)
  4802. +
  4803. +/* Advanced Error Capabilities and Control Register */
  4804. +#define PCIE_AECCR(X) (volatile u32*)(PCIE_RC_CFG_BASE + 0x118)
  4805. +#define PCIE_AECCR_FIRST_ERR_PTR 0x0000001F /* First Error Pointer */
  4806. +#define PCIE_AECCR_FIRST_ERR_PTR_S 0
  4807. +#define PCIE_AECCR_ECRC_GEN_CAP 0x00000020 /* ECRC Generation Capable */
  4808. +#define PCIE_AECCR_ECRC_GEN_EN 0x00000040 /* ECRC Generation Enable */
  4809. +#define PCIE_AECCR_ECRC_CHECK_CAP 0x00000080 /* ECRC Check Capable */
  4810. +#define PCIE_AECCR_ECRC_CHECK_EN 0x00000100 /* ECRC Check Enable */
  4811. +
  4812. +/* Header Log Register 1 */
  4813. +#define PCIE_HLR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x11C)
  4814. +
  4815. +/* Header Log Register 2 */
  4816. +#define PCIE_HLR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x120)
  4817. +
  4818. +/* Header Log Register 3 */
  4819. +#define PCIE_HLR3(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x124)
  4820. +
  4821. +/* Header Log Register 4 */
  4822. +#define PCIE_HLR4(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x128)
  4823. +
  4824. +/* Root Error Command Register */
  4825. +#define PCIE_RECR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x12C)
  4826. +#define PCIE_RECR_CORRECTABLE_ERR_REPORT_EN 0x00000001 /* COR-ERR */
  4827. +#define PCIE_RECR_NONFATAL_ERR_REPORT_EN 0x00000002 /* Non-Fatal ERR */
  4828. +#define PCIE_RECR_FATAL_ERR_REPORT_EN 0x00000004 /* Fatal ERR */
  4829. +#define PCIE_RECR_ERR_REPORT_EN (PCIE_RECR_CORRECTABLE_ERR_REPORT_EN | \
  4830. + PCIE_RECR_NONFATAL_ERR_REPORT_EN | PCIE_RECR_FATAL_ERR_REPORT_EN)
  4831. +
  4832. +/* Root Error Status Register */
  4833. +#define PCIE_RESR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x130)
  4834. +#define PCIE_RESR_CORRECTABLE_ERR 0x00000001 /* COR-ERR Receveid */
  4835. +#define PCIE_RESR_MULTI_CORRECTABLE_ERR 0x00000002 /* Multiple COR-ERR Received */
  4836. +#define PCIE_RESR_FATAL_NOFATAL_ERR 0x00000004 /* ERR Fatal/Non-Fatal Received */
  4837. +#define PCIE_RESR_MULTI_FATAL_NOFATAL_ERR 0x00000008 /* Multiple ERR Fatal/Non-Fatal Received */
  4838. +#define PCIE_RESR_FIRST_UNCORRECTABLE_FATAL_ERR 0x00000010 /* First UN-COR Fatal */
  4839. +#define PCIR_RESR_NON_FATAL_ERR 0x00000020 /* Non-Fatal Error Message Received */
  4840. +#define PCIE_RESR_FATAL_ERR 0x00000040 /* Fatal Message Received */
  4841. +#define PCIE_RESR_AER_INT_MSG_NUM 0xF8000000 /* Advanced Error Interrupt Message Number */
  4842. +#define PCIE_RESR_AER_INT_MSG_NUM_S 27
  4843. +
  4844. +/* Error Source Indentification Register */
  4845. +#define PCIE_ESIR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x134)
  4846. +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID 0x0000FFFF
  4847. +#define PCIE_ESIR_CORRECTABLE_ERR_SRC_ID_S 0
  4848. +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID 0xFFFF0000
  4849. +#define PCIE_ESIR_FATAL_NON_FATAL_SRC_ID_S 16
  4850. +
  4851. +/* VC Enhanced Capability Header */
  4852. +#define PCIE_VC_ECH(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x140)
  4853. +
  4854. +/* Port VC Capability Register */
  4855. +#define PCIE_PVC1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x144)
  4856. +#define PCIE_PVC1_EXT_VC_CNT 0x00000007 /* Extended VC Count */
  4857. +#define PCIE_PVC1_EXT_VC_CNT_S 0
  4858. +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT 0x00000070 /* Low Priority Extended VC Count */
  4859. +#define PCIE_PVC1_LOW_PRI_EXT_VC_CNT_S 4
  4860. +#define PCIE_PVC1_REF_CLK 0x00000300 /* Reference Clock */
  4861. +#define PCIE_PVC1_REF_CLK_S 8
  4862. +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE 0x00000C00 /* Port Arbitration Table Entry Size */
  4863. +#define PCIE_PVC1_PORT_ARB_TAB_ENTRY_SIZE_S 10
  4864. +
  4865. +/* Extended Virtual Channel Count Defintion */
  4866. +#define PCIE_EXT_VC_CNT_MIN 0
  4867. +#define PCIE_EXT_VC_CNT_MAX 7
  4868. +
  4869. +/* Port Arbitration Table Entry Size Definition */
  4870. +enum {
  4871. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S1BIT = 0,
  4872. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S2BIT,
  4873. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S4BIT,
  4874. + PCIE_PORT_ARB_TAB_ENTRY_SIZE_S8BIT,
  4875. +};
  4876. +
  4877. +/* Port VC Capability Register 2 */
  4878. +#define PCIE_PVC2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x148)
  4879. +#define PCIE_PVC2_VC_ARB_16P_FIXED_WRR 0x00000001 /* HW Fixed arbitration, 16 phase WRR */
  4880. +#define PCIE_PVC2_VC_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
  4881. +#define PCIE_PVC2_VC_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
  4882. +#define PCIE_PVC2_VC_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
  4883. +#define PCIE_PVC2_VC_ARB_WRR 0x0000000F
  4884. +#define PCIE_PVC2_VC_ARB_TAB_OFFSET 0xFF000000 /* VC arbitration table offset, not support */
  4885. +#define PCIE_PVC2_VC_ARB_TAB_OFFSET_S 24
  4886. +
  4887. +/* Port VC Control and Status Register */
  4888. +#define PCIE_PVCCRSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x14C)
  4889. +#define PCIE_PVCCRSR_LOAD_VC_ARB_TAB 0x00000001 /* Load VC Arbitration Table */
  4890. +#define PCIE_PVCCRSR_VC_ARB_SEL 0x0000000E /* VC Arbitration Select */
  4891. +#define PCIE_PVCCRSR_VC_ARB_SEL_S 1
  4892. +#define PCIE_PVCCRSR_VC_ARB_TAB_STATUS 0x00010000 /* Arbitration Status */
  4893. +
  4894. +/* VC0 Resource Capability Register */
  4895. +#define PCIE_VC0_RC(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x150)
  4896. +#define PCIE_VC0_RC_PORT_ARB_HW_FIXED 0x00000001 /* HW Fixed arbitration */
  4897. +#define PCIE_VC0_RC_PORT_ARB_32P_WRR 0x00000002 /* 32 phase WRR */
  4898. +#define PCIE_VC0_RC_PORT_ARB_64P_WRR 0x00000004 /* 64 phase WRR */
  4899. +#define PCIE_VC0_RC_PORT_ARB_128P_WRR 0x00000008 /* 128 phase WRR */
  4900. +#define PCIE_VC0_RC_PORT_ARB_TM_128P_WRR 0x00000010 /* Time-based 128 phase WRR */
  4901. +#define PCIE_VC0_RC_PORT_ARB_TM_256P_WRR 0x00000020 /* Time-based 256 phase WRR */
  4902. +#define PCIE_VC0_RC_PORT_ARB (PCIE_VC0_RC_PORT_ARB_HW_FIXED | PCIE_VC0_RC_PORT_ARB_32P_WRR |\
  4903. + PCIE_VC0_RC_PORT_ARB_64P_WRR | PCIE_VC0_RC_PORT_ARB_128P_WRR | \
  4904. + PCIE_VC0_RC_PORT_ARB_TM_128P_WRR | PCIE_VC0_RC_PORT_ARB_TM_256P_WRR)
  4905. +
  4906. +#define PCIE_VC0_RC_REJECT_SNOOP 0x00008000 /* Reject Snoop Transactioin */
  4907. +#define PCIE_VC0_RC_MAX_TIMESLOTS 0x007F0000 /* Maximum time Slots */
  4908. +#define PCIE_VC0_RC_MAX_TIMESLOTS_S 16
  4909. +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET 0xFF000000 /* Port Arbitration Table Offset */
  4910. +#define PCIE_VC0_RC_PORT_ARB_TAB_OFFSET_S 24
  4911. +
  4912. +/* VC0 Resource Control Register */
  4913. +#define PCIE_VC0_RC0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x154)
  4914. +#define PCIE_VC0_RC0_TVM0 0x00000001 /* TC0 and VC0 */
  4915. +#define PCIE_VC0_RC0_TVM1 0x00000002 /* TC1 and VC1 */
  4916. +#define PCIE_VC0_RC0_TVM2 0x00000004 /* TC2 and VC2 */
  4917. +#define PCIE_VC0_RC0_TVM3 0x00000008 /* TC3 and VC3 */
  4918. +#define PCIE_VC0_RC0_TVM4 0x00000010 /* TC4 and VC4 */
  4919. +#define PCIE_VC0_RC0_TVM5 0x00000020 /* TC5 and VC5 */
  4920. +#define PCIE_VC0_RC0_TVM6 0x00000040 /* TC6 and VC6 */
  4921. +#define PCIE_VC0_RC0_TVM7 0x00000080 /* TC7 and VC7 */
  4922. +#define PCIE_VC0_RC0_TC_VC 0x000000FF /* TC/VC mask */
  4923. +
  4924. +#define PCIE_VC0_RC0_LOAD_PORT_ARB_TAB 0x00010000 /* Load Port Arbitration Table */
  4925. +#define PCIE_VC0_RC0_PORT_ARB_SEL 0x000E0000 /* Port Arbitration Select */
  4926. +#define PCIE_VC0_RC0_PORT_ARB_SEL_S 17
  4927. +#define PCIE_VC0_RC0_VC_ID 0x07000000 /* VC ID */
  4928. +#define PCIE_VC0_RC0_VC_ID_S 24
  4929. +#define PCIE_VC0_RC0_VC_EN 0x80000000 /* VC Enable */
  4930. +
  4931. +/* VC0 Resource Status Register */
  4932. +#define PCIE_VC0_RSR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x158)
  4933. +#define PCIE_VC0_RSR0_PORT_ARB_TAB_STATUS 0x00010000 /* Port Arbitration Table Status,not used */
  4934. +#define PCIE_VC0_RSR0_VC_NEG_PENDING 0x00020000 /* VC Negotiation Pending */
  4935. +
  4936. +/* Ack Latency Timer and Replay Timer Register */
  4937. +#define PCIE_ALTRT(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x700)
  4938. +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT 0x0000FFFF /* Round Trip Latency Time Limit */
  4939. +#define PCIE_ALTRT_ROUND_TRIP_LATENCY_LIMIT_S 0
  4940. +#define PCIE_ALTRT_REPLAY_TIME_LIMIT 0xFFFF0000 /* Replay Time Limit */
  4941. +#define PCIE_ALTRT_REPLAY_TIME_LIMIT_S 16
  4942. +
  4943. +/* Other Message Register */
  4944. +#define PCIE_OMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x704)
  4945. +
  4946. +/* Port Force Link Register */
  4947. +#define PCIE_PFLR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x708)
  4948. +#define PCIE_PFLR_LINK_NUM 0x000000FF /* Link Number */
  4949. +#define PCIE_PFLR_LINK_NUM_S 0
  4950. +#define PCIE_PFLR_FORCE_LINK 0x00008000 /* Force link */
  4951. +#define PCIE_PFLR_LINK_STATE 0x003F0000 /* Link State */
  4952. +#define PCIE_PFLR_LINK_STATE_S 16
  4953. +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT 0xFF000000 /* Low Power Entrance Count, only for EP */
  4954. +#define PCIE_PFLR_LOW_POWER_ENTRY_CNT_S 24
  4955. +
  4956. +/* Ack Frequency Register */
  4957. +#define PCIE_AFR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x70C)
  4958. +#define PCIE_AFR_AF 0x000000FF /* Ack Frequency */
  4959. +#define PCIE_AFR_AF_S 0
  4960. +#define PCIE_AFR_FTS_NUM 0x0000FF00 /* The number of Fast Training Sequence from L0S to L0 */
  4961. +#define PCIE_AFR_FTS_NUM_S 8
  4962. +#define PCIE_AFR_COM_FTS_NUM 0x00FF0000 /* N_FTS; when common clock is used*/
  4963. +#define PCIE_AFR_COM_FTS_NUM_S 16
  4964. +#define PCIE_AFR_L0S_ENTRY_LATENCY 0x07000000 /* L0s Entrance Latency */
  4965. +#define PCIE_AFR_L0S_ENTRY_LATENCY_S 24
  4966. +#define PCIE_AFR_L1_ENTRY_LATENCY 0x38000000 /* L1 Entrance Latency */
  4967. +#define PCIE_AFR_L1_ENTRY_LATENCY_S 27
  4968. +#define PCIE_AFR_FTS_NUM_DEFAULT 32
  4969. +#define PCIE_AFR_L0S_ENTRY_LATENCY_DEFAULT 7
  4970. +#define PCIE_AFR_L1_ENTRY_LATENCY_DEFAULT 5
  4971. +
  4972. +/* Port Link Control Register */
  4973. +#define PCIE_PLCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x710)
  4974. +#define PCIE_PLCR_OTHER_MSG_REQ 0x00000001 /* Other Message Request */
  4975. +#define PCIE_PLCR_SCRAMBLE_DISABLE 0x00000002 /* Scramble Disable */
  4976. +#define PCIE_PLCR_LOOPBACK_EN 0x00000004 /* Loopback Enable */
  4977. +#define PCIE_PLCR_LTSSM_HOT_RST 0x00000008 /* Force LTSSM to the hot reset */
  4978. +#define PCIE_PLCR_DLL_LINK_EN 0x00000020 /* Enable Link initialization */
  4979. +#define PCIE_PLCR_FAST_LINK_SIM_EN 0x00000080 /* Sets all internal timers to fast mode for simulation purposes */
  4980. +#define PCIE_PLCR_LINK_MODE 0x003F0000 /* Link Mode Enable Mask */
  4981. +#define PCIE_PLCR_LINK_MODE_S 16
  4982. +#define PCIE_PLCR_CORRUPTED_CRC_EN 0x02000000 /* Enabled Corrupt CRC */
  4983. +
  4984. +/* Lane Skew Register */
  4985. +#define PCIE_LSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x714)
  4986. +#define PCIE_LSR_LANE_SKEW_NUM 0x00FFFFFF /* Insert Lane Skew for Transmit, not applicable */
  4987. +#define PCIE_LSR_LANE_SKEW_NUM_S 0
  4988. +#define PCIE_LSR_FC_DISABLE 0x01000000 /* Disable of Flow Control */
  4989. +#define PCIE_LSR_ACKNAK_DISABLE 0x02000000 /* Disable of Ack/Nak */
  4990. +#define PCIE_LSR_LANE_DESKEW_DISABLE 0x80000000 /* Disable of Lane-to-Lane Skew */
  4991. +
  4992. +/* Symbol Number Register */
  4993. +#define PCIE_SNR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x718)
  4994. +#define PCIE_SNR_TS 0x0000000F /* Number of TS Symbol */
  4995. +#define PCIE_SNR_TS_S 0
  4996. +#define PCIE_SNR_SKP 0x00000700 /* Number of SKP Symbol */
  4997. +#define PCIE_SNR_SKP_S 8
  4998. +#define PCIE_SNR_REPLAY_TIMER 0x0007C000 /* Timer Modifier for Replay Timer */
  4999. +#define PCIE_SNR_REPLAY_TIMER_S 14
  5000. +#define PCIE_SNR_ACKNAK_LATENCY_TIMER 0x00F80000 /* Timer Modifier for Ack/Nak Latency Timer */
  5001. +#define PCIE_SNR_ACKNAK_LATENCY_TIMER_S 19
  5002. +#define PCIE_SNR_FC_TIMER 0x1F000000 /* Timer Modifier for Flow Control Watchdog Timer */
  5003. +#define PCIE_SNR_FC_TIMER_S 28
  5004. +
  5005. +/* Symbol Timer Register and Filter Mask Register 1 */
  5006. +#define PCIE_STRFMR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x71C)
  5007. +#define PCIE_STRFMR_SKP_INTERVAL 0x000007FF /* SKP lnterval Value */
  5008. +#define PCIE_STRFMR_SKP_INTERVAL_S 0
  5009. +#define PCIE_STRFMR_FC_WDT_DISABLE 0x00008000 /* Disable of FC Watchdog Timer */
  5010. +#define PCIE_STRFMR_TLP_FUNC_MISMATCH_OK 0x00010000 /* Mask Function Mismatch Filtering for Incoming Requests */
  5011. +#define PCIE_STRFMR_POISONED_TLP_OK 0x00020000 /* Mask Poisoned TLP Filtering */
  5012. +#define PCIE_STRFMR_BAR_MATCH_OK 0x00040000 /* Mask BAR Match Filtering */
  5013. +#define PCIE_STRFMR_TYPE1_CFG_REQ_OK 0x00080000 /* Mask Type 1 Configuration Request Filtering */
  5014. +#define PCIE_STRFMR_LOCKED_REQ_OK 0x00100000 /* Mask Locked Request Filtering */
  5015. +#define PCIE_STRFMR_CPL_TAG_ERR_RULES_OK 0x00200000 /* Mask Tag Error Rules for Received Completions */
  5016. +#define PCIE_STRFMR_CPL_REQUESTOR_ID_MISMATCH_OK 0x00400000 /* Mask Requester ID Mismatch Error for Received Completions */
  5017. +#define PCIE_STRFMR_CPL_FUNC_MISMATCH_OK 0x00800000 /* Mask Function Mismatch Error for Received Completions */
  5018. +#define PCIE_STRFMR_CPL_TC_MISMATCH_OK 0x01000000 /* Mask Traffic Class Mismatch Error for Received Completions */
  5019. +#define PCIE_STRFMR_CPL_ATTR_MISMATCH_OK 0x02000000 /* Mask Attribute Mismatch Error for Received Completions */
  5020. +#define PCIE_STRFMR_CPL_LENGTH_MISMATCH_OK 0x04000000 /* Mask Length Mismatch Error for Received Completions */
  5021. +#define PCIE_STRFMR_TLP_ECRC_ERR_OK 0x08000000 /* Mask ECRC Error Filtering */
  5022. +#define PCIE_STRFMR_CPL_TLP_ECRC_OK 0x10000000 /* Mask ECRC Error Filtering for Completions */
  5023. +#define PCIE_STRFMR_RX_TLP_MSG_NO_DROP 0x20000000 /* Send Message TLPs */
  5024. +#define PCIE_STRFMR_RX_IO_TRANS_ENABLE 0x40000000 /* Mask Filtering of received I/O Requests */
  5025. +#define PCIE_STRFMR_RX_CFG_TRANS_ENABLE 0x80000000 /* Mask Filtering of Received Configuration Requests */
  5026. +
  5027. +#define PCIE_DEF_SKP_INTERVAL 700 /* 1180 ~1538 , 125MHz * 2, 250MHz * 1 */
  5028. +
  5029. +/* Filter Masker Register 2 */
  5030. +#define PCIE_FMR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x720)
  5031. +#define PCIE_FMR2_VENDOR_MSG0_PASSED_TO_TRGT1 0x00000001 /* Mask RADM Filtering and Error Handling Rules */
  5032. +#define PCIE_FMR2_VENDOR_MSG1_PASSED_TO_TRGT1 0x00000002 /* Mask RADM Filtering and Error Handling Rules */
  5033. +
  5034. +/* Debug Register 0 */
  5035. +#define PCIE_DBR0(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x728)
  5036. +
  5037. +/* Debug Register 1 */
  5038. +#define PCIE_DBR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x72C)
  5039. +
  5040. +/* Transmit Posted FC Credit Status Register */
  5041. +#define PCIE_TPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x730)
  5042. +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS 0x00000FFF /* Transmit Posted Data FC Credits */
  5043. +#define PCIE_TPFCS_TX_P_DATA_FC_CREDITS_S 0
  5044. +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS 0x000FF000 /* Transmit Posted Header FC Credits */
  5045. +#define PCIE_TPFCS_TX_P_HDR_FC_CREDITS_S 12
  5046. +
  5047. +/* Transmit Non-Posted FC Credit Status */
  5048. +#define PCIE_TNPFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x734)
  5049. +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS 0x00000FFF /* Transmit Non-Posted Data FC Credits */
  5050. +#define PCIE_TNPFCS_TX_NP_DATA_FC_CREDITS_S 0
  5051. +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS 0x000FF000 /* Transmit Non-Posted Header FC Credits */
  5052. +#define PCIE_TNPFCS_TX_NP_HDR_FC_CREDITS_S 12
  5053. +
  5054. +/* Transmit Complete FC Credit Status Register */
  5055. +#define PCIE_TCFCS(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x738)
  5056. +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS 0x00000FFF /* Transmit Completion Data FC Credits */
  5057. +#define PCIE_TCFCS_TX_CPL_DATA_FC_CREDITS_S 0
  5058. +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS 0x000FF000 /* Transmit Completion Header FC Credits */
  5059. +#define PCIE_TCFCS_TX_CPL_HDR_FC_CREDITS_S 12
  5060. +
  5061. +/* Queue Status Register */
  5062. +#define PCIE_QSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x73C)
  5063. +#define PCIE_QSR_WAIT_UPDATE_FC_DLL 0x00000001 /* Received TLP FC Credits Not Returned */
  5064. +#define PCIE_QSR_TX_RETRY_BUF_NOT_EMPTY 0x00000002 /* Transmit Retry Buffer Not Empty */
  5065. +#define PCIE_QSR_RX_QUEUE_NOT_EMPTY 0x00000004 /* Received Queue Not Empty */
  5066. +
  5067. +/* VC Transmit Arbitration Register 1 */
  5068. +#define PCIE_VCTAR1(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x740)
  5069. +#define PCIE_VCTAR1_WRR_WEIGHT_VC0 0x000000FF /* WRR Weight for VC0 */
  5070. +#define PCIE_VCTAR1_WRR_WEIGHT_VC1 0x0000FF00 /* WRR Weight for VC1 */
  5071. +#define PCIE_VCTAR1_WRR_WEIGHT_VC2 0x00FF0000 /* WRR Weight for VC2 */
  5072. +#define PCIE_VCTAR1_WRR_WEIGHT_VC3 0xFF000000 /* WRR Weight for VC3 */
  5073. +
  5074. +/* VC Transmit Arbitration Register 2 */
  5075. +#define PCIE_VCTAR2(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x744)
  5076. +#define PCIE_VCTAR2_WRR_WEIGHT_VC4 0x000000FF /* WRR Weight for VC4 */
  5077. +#define PCIE_VCTAR2_WRR_WEIGHT_VC5 0x0000FF00 /* WRR Weight for VC5 */
  5078. +#define PCIE_VCTAR2_WRR_WEIGHT_VC6 0x00FF0000 /* WRR Weight for VC6 */
  5079. +#define PCIE_VCTAR2_WRR_WEIGHT_VC7 0xFF000000 /* WRR Weight for VC7 */
  5080. +
  5081. +/* VC0 Posted Receive Queue Control Register */
  5082. +#define PCIE_VC0_PRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x748)
  5083. +#define PCIE_VC0_PRQCR_P_DATA_CREDITS 0x00000FFF /* VC0 Posted Data Credits */
  5084. +#define PCIE_VC0_PRQCR_P_DATA_CREDITS_S 0
  5085. +#define PCIE_VC0_PRQCR_P_HDR_CREDITS 0x000FF000 /* VC0 Posted Header Credits */
  5086. +#define PCIE_VC0_PRQCR_P_HDR_CREDITS_S 12
  5087. +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE 0x00E00000 /* VC0 Posted TLP Queue Mode */
  5088. +#define PCIE_VC0_PRQCR_P_TLP_QUEUE_MODE_S 20
  5089. +#define PCIE_VC0_PRQCR_TLP_RELAX_ORDER 0x40000000 /* TLP Type Ordering for VC0 */
  5090. +#define PCIE_VC0_PRQCR_VC_STRICT_ORDER 0x80000000 /* VC0 Ordering for Receive Queues */
  5091. +
  5092. +/* VC0 Non-Posted Receive Queue Control */
  5093. +#define PCIE_VC0_NPRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x74C)
  5094. +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS 0x00000FFF /* VC0 Non-Posted Data Credits */
  5095. +#define PCIE_VC0_NPRQCR_NP_DATA_CREDITS_S 0
  5096. +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS 0x000FF000 /* VC0 Non-Posted Header Credits */
  5097. +#define PCIE_VC0_NPRQCR_NP_HDR_CREDITS_S 12
  5098. +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE 0x00E00000 /* VC0 Non-Posted TLP Queue Mode */
  5099. +#define PCIE_VC0_NPRQCR_NP_TLP_QUEUE_MODE_S 20
  5100. +
  5101. +/* VC0 Completion Receive Queue Control */
  5102. +#define PCIE_VC0_CRQCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x750)
  5103. +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS 0x00000FFF /* VC0 Completion TLP Queue Mode */
  5104. +#define PCIE_VC0_CRQCR_CPL_DATA_CREDITS_S 0
  5105. +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS 0x000FF000 /* VC0 Completion Header Credits */
  5106. +#define PCIE_VC0_CRQCR_CPL_HDR_CREDITS_S 12
  5107. +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE 0x00E00000 /* VC0 Completion Data Credits */
  5108. +#define PCIE_VC0_CRQCR_CPL_TLP_QUEUE_MODE_S 21
  5109. +
  5110. +/* Applicable to the above three registers */
  5111. +enum {
  5112. + PCIE_VC0_TLP_QUEUE_MODE_STORE_FORWARD = 1,
  5113. + PCIE_VC0_TLP_QUEUE_MODE_CUT_THROUGH = 2,
  5114. + PCIE_VC0_TLP_QUEUE_MODE_BYPASS = 4,
  5115. +};
  5116. +
  5117. +/* VC0 Posted Buffer Depth Register */
  5118. +#define PCIE_VC0_PBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7A8)
  5119. +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Posted Data Queue Depth */
  5120. +#define PCIE_VC0_PBD_P_DATA_QUEUE_ENTRIES_S 0
  5121. +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Posted Header Queue Depth */
  5122. +#define PCIE_VC0_PBD_P_HDR_QUEUE_ENTRIES_S 16
  5123. +
  5124. +/* VC0 Non-Posted Buffer Depth Register */
  5125. +#define PCIE_VC0_NPBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7AC)
  5126. +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES 0x00003FFF /* VC0 Non-Posted Data Queue Depth */
  5127. +#define PCIE_VC0_NPBD_NP_DATA_QUEUE_ENTRIES_S 0
  5128. +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Non-Posted Header Queue Depth */
  5129. +#define PCIE_VC0_NPBD_NP_HDR_QUEUE_ENTRIES_S 16
  5130. +
  5131. +/* VC0 Completion Buffer Depth Register */
  5132. +#define PCIE_VC0_CBD(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x7B0)
  5133. +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES 0x00003FFF /* C0 Completion Data Queue Depth */
  5134. +#define PCIE_VC0_CBD_CPL_DATA_QUEUE_ENTRIES_S 0
  5135. +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES 0x03FF0000 /* VC0 Completion Header Queue Depth */
  5136. +#define PCIE_VC0_CBD_CPL_HDR_QUEUE_ENTRIES_S 16
  5137. +
  5138. +/* PHY Status Register, all zeros in VR9 */
  5139. +#define PCIE_PHYSR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x810)
  5140. +
  5141. +/* PHY Control Register, all zeros in VR9 */
  5142. +#define PCIE_PHYCR(X) (volatile u32*)(PCIE_RC_PORT_TO_BASE(X) + 0x814)
  5143. +
  5144. +/*
  5145. + * PCIe PDI PHY register definition, suppose all the following
  5146. + * stuff is confidential.
  5147. + * XXX, detailed bit definition
  5148. + */
  5149. +#define PCIE_PHY_PLL_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x22 << 1))
  5150. +#define PCIE_PHY_PLL_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x23 << 1))
  5151. +#define PCIE_PHY_PLL_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x24 << 1))
  5152. +#define PCIE_PHY_PLL_CTRL4(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x25 << 1))
  5153. +#define PCIE_PHY_PLL_CTRL5(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x26 << 1))
  5154. +#define PCIE_PHY_PLL_CTRL6(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x27 << 1))
  5155. +#define PCIE_PHY_PLL_CTRL7(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x28 << 1))
  5156. +#define PCIE_PHY_PLL_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x29 << 1))
  5157. +#define PCIE_PHY_PLL_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2A << 1))
  5158. +#define PCIE_PHY_PLL_A_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2B << 1))
  5159. +#define PCIE_PHY_PLL_STATUS(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x2C << 1))
  5160. +
  5161. +#define PCIE_PHY_TX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x30 << 1))
  5162. +#define PCIE_PHY_TX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x31 << 1))
  5163. +#define PCIE_PHY_TX1_CTRL3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x32 << 1))
  5164. +#define PCIE_PHY_TX1_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x33 << 1))
  5165. +#define PCIE_PHY_TX1_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x34 << 1))
  5166. +#define PCIE_PHY_TX1_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x35 << 1))
  5167. +#define PCIE_PHY_TX1_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x36 << 1))
  5168. +#define PCIE_PHY_TX1_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x37 << 1))
  5169. +
  5170. +#define PCIE_PHY_TX2_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x38 << 1))
  5171. +#define PCIE_PHY_TX2_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x39 << 1))
  5172. +#define PCIE_PHY_TX2_A_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3B << 1))
  5173. +#define PCIE_PHY_TX2_A_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3C << 1))
  5174. +#define PCIE_PHY_TX2_MOD1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3D << 1))
  5175. +#define PCIE_PHY_TX2_MOD2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3E << 1))
  5176. +#define PCIE_PHY_TX2_MOD3(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x3F << 1))
  5177. +
  5178. +#define PCIE_PHY_RX1_CTRL1(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x50 << 1))
  5179. +#define PCIE_PHY_RX1_CTRL2(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x51 << 1))
  5180. +#define PCIE_PHY_RX1_CDR(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x52 << 1))
  5181. +#define PCIE_PHY_RX1_EI(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x53 << 1))
  5182. +#define PCIE_PHY_RX1_A_CTRL(X) (PCIE_PHY_PORT_TO_BASE(X) + (0x55 << 1))
  5183. +
  5184. +/* Interrupt related stuff */
  5185. +#define PCIE_LEGACY_DISABLE 0
  5186. +#define PCIE_LEGACY_INTA 1
  5187. +#define PCIE_LEGACY_INTB 2
  5188. +#define PCIE_LEGACY_INTC 3
  5189. +#define PCIE_LEGACY_INTD 4
  5190. +#define PCIE_LEGACY_INT_MAX PCIE_LEGACY_INTD
  5191. +
  5192. +#define PCIE_IRQ_LOCK(lock) do { \
  5193. + unsigned long flags; \
  5194. + spin_lock_irqsave(&(lock), flags);
  5195. +#define PCIE_IRQ_UNLOCK(lock) \
  5196. + spin_unlock_irqrestore(&(lock), flags); \
  5197. +} while (0)
  5198. +
  5199. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
  5200. +#define IRQF_SHARED SA_SHIRQ
  5201. +#endif
  5202. +
  5203. +#define PCIE_MSG_MSI 0x00000001
  5204. +#define PCIE_MSG_ISR 0x00000002
  5205. +#define PCIE_MSG_FIXUP 0x00000004
  5206. +#define PCIE_MSG_READ_CFG 0x00000008
  5207. +#define PCIE_MSG_WRITE_CFG 0x00000010
  5208. +#define PCIE_MSG_CFG (PCIE_MSG_READ_CFG | PCIE_MSG_WRITE_CFG)
  5209. +#define PCIE_MSG_REG 0x00000020
  5210. +#define PCIE_MSG_INIT 0x00000040
  5211. +#define PCIE_MSG_ERR 0x00000080
  5212. +#define PCIE_MSG_PHY 0x00000100
  5213. +#define PCIE_MSG_ANY 0x000001ff
  5214. +
  5215. +#define IFX_PCIE_PORT0 0
  5216. +#define IFX_PCIE_PORT1 1
  5217. +
  5218. +#ifdef CONFIG_IFX_PCIE_2ND_CORE
  5219. +#define IFX_PCIE_CORE_NR 2
  5220. +#else
  5221. +#define IFX_PCIE_CORE_NR 1
  5222. +#endif
  5223. +
  5224. +//#define IFX_PCIE_ERROR_INT
  5225. +
  5226. +//#define IFX_PCIE_DBG
  5227. +
  5228. +#if defined(IFX_PCIE_DBG)
  5229. +#define IFX_PCIE_PRINT(_m, _fmt, args...) do { \
  5230. + if (g_pcie_debug_flag & (_m)) { \
  5231. + ifx_pcie_debug((_fmt), ##args); \
  5232. + } \
  5233. +} while (0)
  5234. +
  5235. +#define INLINE
  5236. +#else
  5237. +#define IFX_PCIE_PRINT(_m, _fmt, args...) \
  5238. + do {} while(0)
  5239. +#define INLINE inline
  5240. +#endif
  5241. +
  5242. +struct ifx_pci_controller {
  5243. + struct pci_controller pcic;
  5244. +
  5245. + /* RC specific, per host bus information */
  5246. + u32 port; /* Port index, 0 -- 1st core, 1 -- 2nd core */
  5247. +};
  5248. +
  5249. +typedef struct ifx_pcie_ir_irq {
  5250. + const unsigned int irq;
  5251. + const char name[16];
  5252. +}ifx_pcie_ir_irq_t;
  5253. +
  5254. +typedef struct ifx_pcie_legacy_irq{
  5255. + const u32 irq_bit;
  5256. + const int irq;
  5257. +}ifx_pcie_legacy_irq_t;
  5258. +
  5259. +typedef struct ifx_pcie_irq {
  5260. + ifx_pcie_ir_irq_t ir_irq;
  5261. + ifx_pcie_legacy_irq_t legacy_irq[PCIE_LEGACY_INT_MAX];
  5262. +}ifx_pcie_irq_t;
  5263. +
  5264. +extern u32 g_pcie_debug_flag;
  5265. +extern void ifx_pcie_debug(const char *fmt, ...);
  5266. +extern void pcie_phy_clock_mode_setup(int pcie_port);
  5267. +extern void pcie_msi_pic_init(int pcie_port);
  5268. +extern u32 ifx_pcie_bus_enum_read_hack(int where, u32 value);
  5269. +extern u32 ifx_pcie_bus_enum_write_hack(int where, u32 value);
  5270. +
  5271. +
  5272. +#include <linux/types.h>
  5273. +#include <linux/delay.h>
  5274. +#include <linux/gpio.h>
  5275. +#include <linux/clk.h>
  5276. +
  5277. +#include <lantiq_soc.h>
  5278. +
  5279. +#define IFX_PCIE_GPIO_RESET 38
  5280. +#define IFX_REG_R32 ltq_r32
  5281. +#define IFX_REG_W32 ltq_w32
  5282. +#define CONFIG_IFX_PCIE_HW_SWAP
  5283. +#define IFX_RCU_AHB_ENDIAN ((volatile u32*)(IFX_RCU + 0x004C))
  5284. +#define IFX_RCU_RST_REQ ((volatile u32*)(IFX_RCU + 0x0010))
  5285. +#define IFX_RCU_AHB_BE_PCIE_PDI 0x00000080 /* Configure PCIE PDI module in big endian*/
  5286. +
  5287. +#define IFX_RCU (KSEG1 | 0x1F203000)
  5288. +#define IFX_RCU_AHB_BE_PCIE_M 0x00000001 /* Configure AHB master port that connects to PCIe RC in big endian */
  5289. +#define IFX_RCU_AHB_BE_PCIE_S 0x00000010 /* Configure AHB slave port that connects to PCIe RC in little endian */
  5290. +#define IFX_RCU_AHB_BE_XBAR_M 0x00000002 /* Configure AHB master port that connects to XBAR in big endian */
  5291. +#define CONFIG_IFX_PCIE_PHY_36MHZ_MODE
  5292. +
  5293. +#define IFX_PMU1_MODULE_PCIE_PHY (0)
  5294. +#define IFX_PMU1_MODULE_PCIE_CTRL (1)
  5295. +#define IFX_PMU1_MODULE_PDI (4)
  5296. +#define IFX_PMU1_MODULE_MSI (5)
  5297. +
  5298. +#define IFX_PMU_MODULE_PCIE_L0_CLK (31)
  5299. +
  5300. +
  5301. +static inline void pcie_ep_gpio_rst_init(int pcie_port)
  5302. +{
  5303. +}
  5304. +
  5305. +static inline void pcie_ahb_pmu_setup(void)
  5306. +{
  5307. + struct clk *clk;
  5308. + clk = clk_get_sys("ltq_pcie", "ahb");
  5309. + clk_enable(clk);
  5310. + //ltq_pmu_enable(PMU_AHBM | PMU_AHBS);
  5311. +}
  5312. +
  5313. +static inline void pcie_rcu_endian_setup(int pcie_port)
  5314. +{
  5315. + u32 reg;
  5316. +
  5317. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  5318. +#ifdef CONFIG_IFX_PCIE_HW_SWAP
  5319. + reg |= IFX_RCU_AHB_BE_PCIE_M;
  5320. + reg |= IFX_RCU_AHB_BE_PCIE_S;
  5321. + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
  5322. +#else
  5323. + reg |= IFX_RCU_AHB_BE_PCIE_M;
  5324. + reg &= ~IFX_RCU_AHB_BE_PCIE_S;
  5325. + reg &= ~IFX_RCU_AHB_BE_XBAR_M;
  5326. +#endif /* CONFIG_IFX_PCIE_HW_SWAP */
  5327. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  5328. + IFX_PCIE_PRINT(PCIE_MSG_REG, "%s IFX_RCU_AHB_ENDIAN: 0x%08x\n", __func__, IFX_REG_R32(IFX_RCU_AHB_ENDIAN));
  5329. +}
  5330. +
  5331. +static inline void pcie_phy_pmu_enable(int pcie_port)
  5332. +{
  5333. + struct clk *clk;
  5334. + clk = clk_get_sys("ltq_pcie", "phy");
  5335. + clk_enable(clk);
  5336. + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PCIE_PHY);
  5337. +}
  5338. +
  5339. +static inline void pcie_phy_pmu_disable(int pcie_port)
  5340. +{
  5341. + struct clk *clk;
  5342. + clk = clk_get_sys("ltq_pcie", "phy");
  5343. + clk_disable(clk);
  5344. + //ltq_pmu1_disable(1<<IFX_PMU1_MODULE_PCIE_PHY);
  5345. +}
  5346. +
  5347. +static inline void pcie_pdi_big_endian(int pcie_port)
  5348. +{
  5349. + u32 reg;
  5350. +
  5351. + /* SRAM2PDI endianness control. */
  5352. + reg = IFX_REG_R32(IFX_RCU_AHB_ENDIAN);
  5353. + /* Config AHB->PCIe and PDI endianness */
  5354. + reg |= IFX_RCU_AHB_BE_PCIE_PDI;
  5355. + IFX_REG_W32(reg, IFX_RCU_AHB_ENDIAN);
  5356. +}
  5357. +
  5358. +static inline void pcie_pdi_pmu_enable(int pcie_port)
  5359. +{
  5360. + struct clk *clk;
  5361. + clk = clk_get_sys("ltq_pcie", "pdi");
  5362. + clk_enable(clk);
  5363. + //ltq_pmu1_enable(1<<IFX_PMU1_MODULE_PDI);
  5364. +}
  5365. +
  5366. +static inline void pcie_core_rst_assert(int pcie_port)
  5367. +{
  5368. + u32 reg;
  5369. +
  5370. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  5371. +
  5372. + /* Reset PCIe PHY & Core, bit 22, bit 26 may be affected if write it directly */
  5373. + reg |= 0x00400000;
  5374. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  5375. +}
  5376. +
  5377. +static inline void pcie_core_rst_deassert(int pcie_port)
  5378. +{
  5379. + u32 reg;
  5380. +
  5381. + /* Make sure one micro-second delay */
  5382. + udelay(1);
  5383. +
  5384. + /* Reset PCIe PHY & Core, bit 22 */
  5385. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  5386. + reg &= ~0x00400000;
  5387. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  5388. +}
  5389. +
  5390. +static inline void pcie_phy_rst_assert(int pcie_port)
  5391. +{
  5392. + u32 reg;
  5393. +
  5394. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  5395. + reg |= 0x00001000; /* Bit 12 */
  5396. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  5397. +}
  5398. +
  5399. +static inline void pcie_phy_rst_deassert(int pcie_port)
  5400. +{
  5401. + u32 reg;
  5402. +
  5403. + /* Make sure one micro-second delay */
  5404. + udelay(1);
  5405. +
  5406. + reg = IFX_REG_R32(IFX_RCU_RST_REQ);
  5407. + reg &= ~0x00001000; /* Bit 12 */
  5408. + IFX_REG_W32(reg, IFX_RCU_RST_REQ);
  5409. +}
  5410. +
  5411. +static inline void pcie_device_rst_assert(int pcie_port)
  5412. +{
  5413. + gpio_set_value(IFX_PCIE_GPIO_RESET, 0);
  5414. + // ifx_gpio_output_clear(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  5415. +}
  5416. +
  5417. +static inline void pcie_device_rst_deassert(int pcie_port)
  5418. +{
  5419. + mdelay(100);
  5420. + gpio_set_value(IFX_PCIE_GPIO_RESET, 1);
  5421. +// ifx_gpio_output_set(IFX_PCIE_GPIO_RESET, ifx_pcie_gpio_module_id);
  5422. +}
  5423. +
  5424. +static inline void pcie_core_pmu_setup(int pcie_port)
  5425. +{
  5426. + struct clk *clk;
  5427. + clk = clk_get_sys("ltq_pcie", "ctl");
  5428. + clk_enable(clk);
  5429. + clk = clk_get_sys("ltq_pcie", "bus");
  5430. + clk_enable(clk);
  5431. +
  5432. + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_PCIE_CTRL);
  5433. + //ltq_pmu_enable(1 << IFX_PMU_MODULE_PCIE_L0_CLK);
  5434. +}
  5435. +
  5436. +static inline void pcie_msi_init(int pcie_port)
  5437. +{
  5438. + struct clk *clk;
  5439. + pcie_msi_pic_init(pcie_port);
  5440. + clk = clk_get_sys("ltq_pcie", "msi");
  5441. + clk_enable(clk);
  5442. + //ltq_pmu1_enable(1 << IFX_PMU1_MODULE_MSI);
  5443. +}
  5444. +
  5445. +static inline u32
  5446. +ifx_pcie_bus_nr_deduct(u32 bus_number, int pcie_port)
  5447. +{
  5448. + u32 tbus_number = bus_number;
  5449. +
  5450. +#ifdef CONFIG_PCI_LANTIQ
  5451. + if (pcibios_host_nr() > 1) {
  5452. + tbus_number -= pcibios_1st_host_bus_nr();
  5453. + }
  5454. +#endif /* CONFIG_PCI_LANTIQ */
  5455. + return tbus_number;
  5456. +}
  5457. +
  5458. +static inline u32
  5459. +ifx_pcie_bus_enum_hack(struct pci_bus *bus, u32 devfn, int where, u32 value, int pcie_port, int read)
  5460. +{
  5461. + struct pci_dev *pdev;
  5462. + u32 tvalue = value;
  5463. +
  5464. + /* Sanity check */
  5465. + pdev = pci_get_slot(bus, devfn);
  5466. + if (pdev == NULL) {
  5467. + return tvalue;
  5468. + }
  5469. +
  5470. + /* Only care about PCI bridge */
  5471. + if (pdev->hdr_type != PCI_HEADER_TYPE_BRIDGE) {
  5472. + return tvalue;
  5473. + }
  5474. +
  5475. + if (read) { /* Read hack */
  5476. + #ifdef CONFIG_PCI_LANTIQ
  5477. + if (pcibios_host_nr() > 1) {
  5478. + tvalue = ifx_pcie_bus_enum_read_hack(where, tvalue);
  5479. + }
  5480. + #endif /* CONFIG_PCI_LANTIQ */
  5481. + }
  5482. + else { /* Write hack */
  5483. + #ifdef CONFIG_PCI_LANTIQ
  5484. + if (pcibios_host_nr() > 1) {
  5485. + tvalue = ifx_pcie_bus_enum_write_hack(where, tvalue);
  5486. + }
  5487. + #endif
  5488. + }
  5489. + return tvalue;
  5490. +}
  5491. +
  5492. +#endif /* IFXMIPS_PCIE_VR9_H */
  5493. +
  5494. --- a/drivers/pci/pcie/aer/Kconfig
  5495. +++ b/drivers/pci/pcie/aer/Kconfig
  5496. @@ -19,6 +19,7 @@ config PCIEAER
  5497. config PCIE_ECRC
  5498. bool "PCI Express ECRC settings control"
  5499. depends on PCIEAER
  5500. + default n
  5501. help
  5502. Used to override firmware/bios settings for PCI Express ECRC
  5503. (transaction layer end-to-end CRC checking).
  5504. --- a/include/linux/pci.h
  5505. +++ b/include/linux/pci.h
  5506. @@ -1163,6 +1163,8 @@ void pci_walk_bus(struct pci_bus *top, i
  5507. void *userdata);
  5508. int pci_cfg_space_size(struct pci_dev *dev);
  5509. unsigned char pci_bus_max_busnr(struct pci_bus *bus);
  5510. +int pcibios_host_nr(void);
  5511. +int pcibios_1st_host_bus_nr(void);
  5512. void pci_setup_bridge(struct pci_bus *bus);
  5513. resource_size_t pcibios_window_alignment(struct pci_bus *bus,
  5514. unsigned long type);
  5515. --- a/include/linux/pci_ids.h
  5516. +++ b/include/linux/pci_ids.h
  5517. @@ -1051,6 +1051,12 @@
  5518. #define PCI_DEVICE_ID_SGI_LITHIUM 0x1002
  5519. #define PCI_DEVICE_ID_SGI_IOC4 0x100a
  5520. +#define PCI_VENDOR_ID_INFINEON 0x15D1
  5521. +#define PCI_DEVICE_ID_INFINEON_DANUBE 0x000F
  5522. +#define PCI_DEVICE_ID_INFINEON_PCIE 0x0011
  5523. +#define PCI_VENDOR_ID_LANTIQ 0x1BEF
  5524. +#define PCI_DEVICE_ID_LANTIQ_PCIE 0x00
  5525. +
  5526. #define PCI_VENDOR_ID_WINBOND 0x10ad
  5527. #define PCI_DEVICE_ID_WINBOND_82C105 0x0105
  5528. #define PCI_DEVICE_ID_WINBOND_83C553 0x0565